多功能数字钟的设计与仿真

合集下载

多功能电子钟的设计与仿真

多功能电子钟的设计与仿真

目录中文摘要 (1)英文摘要 (2)1 设计背景 (3)1.1 VLSI及其设计工具发展概况 (3)1.2 HDL概述 (4)1.2.1 VHDL简介 (6)1.2.2 Verilog HDL简介 (7)1.2.3 VHDL和Verilog HDL综合比较 (9)1.3 EDA软件工具概述 (9)2 测试平台的建立 (11)2.1 测试平台概述 (11)2.2 测试平台的构造 (12)2.3 测试平台的编写准则 (13)2.4 测试程序的编写风格 (14)2.5 自动化验证 (16)3 多功能电子钟的设计和仿真 (18)3.1 设计说明 (18)3.2 信号说明 (18)3.3 设计实现 (19)3.3.1 数字钟与调时模块 (20)3.3.2 跑表模块 (23)3.3.3 闹钟设置模块 (25)3.3.4 日期计数及其设置模块 (27)3.3.5 显示模块 (29)3.3.6 报时模块 (30)3.3.7 分频模块 (31)3.3.8 功能指示 (32)3.3.9 按键模式切换 (32)3.4 模拟仿真 (33)3.4.1 仿真软件ModelSim简介 (33)3.4.2 仿真流程概述 (33)3.4.3 测试平台及仿真结果 (34)结论 (43)谢辞 (44)参考文献 (45)多功能电子钟的设计与仿真摘要:随着EDA技术的发展,使用硬件描述的设计方法已经成了为一种趋势。

用HDL描述电路的功能、信号连接关系以及定时关系能更有效的表述电路的特性。

在众多的硬件描述语言中只有VHDL和Verilog HDL以它们完美精确的性能优势最终成为了标准语言,并且它们还在不断完善发展中。

随着设计尺寸和复杂度的增加,数字设计验证的困难程度也在增加。

为了面对这种挑战,验证工程师们要依靠多种验证工具和方法。

对于那些设计大规模的、百万门级的设计,工程师们通常会使用一系列的形式化验证工具。

然而,对于小规模的设计,设计工程师们通常发现了带有测试平台的硬件描述语言的仿真器工作最佳。

毕业设计(论文)-基于单片机多功能电子时钟的设计与仿真(含程序仿真)[管理资料]

毕业设计(论文)-基于单片机多功能电子时钟的设计与仿真(含程序仿真)[管理资料]

程序仿真等全套设计,联系153893706第1章绪论二十一世纪的今天,最具代表性的计时产品就是电子万年历,它是近代世界钟表业界的第三次革命。

第一次是摆和摆轮游丝的发明,相对稳定的机械振荡频率源使钟表的走时差从分级缩小到秒级,代表性的产品就是带有摆或摆轮游丝的机械钟或表。

第二次革命是石英晶体振荡器的应用,发明了走时精度更高的石英电子钟表,使钟表的走时月差从分级缩小到秒级。

第三次革命就是单片机数码计时技术的应用(电子万年历),使计时产品的走时日差从分级缩小到1/600万秒,从原有传统指针计时的方式发展为人们日常更为熟悉的夜光数字显示方式,直观明了,并增加了全自动日期、星期、温度以及其他日常附属信息的显示功能,它更符合消费者的生活需求!因此,电子万年历的出现带来了钟表计时业界跨跃性的进步……我国生产的电子万年历有很多种,总体上来说以研究多功能电子万年历为主,使万年历除了原有的显示时间,日期等基本功能外,还具有闹铃,报警等功能。

商家生产的电子万年历更从质量,价格,实用上考虑,不断的改进电子万年历的设计,使其更加的具有市场。

本设计为软件,硬件相结合的一组设计。

在软件设计过程中,应对硬件部分有相关了解,这样有助于对设计题目的更深了解,有助于软件设计。

基本的要了解一些主要器件的基本功能和作用。

除了采用集成化的时钟芯片外,还有采用MCU的方案,利用AT89系列单片微机制成万年历电路,采用软件和硬件结合的方法,控制LED数码管输出,分别用来显示年、月、日、时、分、秒,其最大特点是:硬件电路简单,安装方便易于实现,软件设计独特,可靠。

AT89C52是由ATMEL公司推出的一种小型单片机。

95年出现在中国市场。

其主要特点为采用Flash存贮器技术,降低了制造成本,其软件、硬件与MCS-51完全兼容,可以很快被中国广大用户接受。

本文介绍了基于AT89C52单片机设计的电子万年历。

选题背景及研究的目的与意义设计的目的电子钟已成为人们日常生活中必不可少的物品,广泛用于个人家庭以及车站码头、剧院、办公室等公共场所,给人们的生活、学习、工作、娱乐带来了极大的方便。

2017毕业论文-多功能数字钟的设计与仿真

2017毕业论文-多功能数字钟的设计与仿真

2017毕业论文-多功能数字钟的设计与仿真2017毕业论文-多功能数字钟的设计与仿真多功能数字钟制作与调试多功能数字钟的设计与仿真设计任务与要求数字钟制作的具体要求如下:1.能进行正常的时、分、秒计时功能。

使用6个七段发光二极管数码管显示时间。

其中时位以24小时为计数周期。

2.能进行手动校时。

利用三个单刀双掷开关分别对时位、分位、秒位进行校正。

3.会制作整点报时电路。

4.能绘制数字钟电路的原理图和印制板布线图。

5.列出数字钟电路的元器件明细清单。

6.写出数字钟电路的安装与调试说明,并按步骤进行仿真、制作与调试。

前言数字钟以其显示的直观性、走时准确稳定而受到人们的欢迎,广泛应用于家庭、车站、码头、剧场等场合,给人们的生活、学习、工作、娱乐带来了极大的方便。

该电路基本组成包含了数字电路的主要组成部分,能帮助同学们将以前所做项目有机的、系统地联系起来,培养综合分析、设计、制作和调试数字电路的能力。

数字钟是一个将“时”、“分”、“秒”显示于人的视觉器官的计时装置。

它的计时周期为24小时,显示满刻度为23时59分59秒,另外应有校时功能和报时功能。

因此,一个基本的数字钟电路主要由五部分组成。

其整机框图如图0-1所示。

图0-1 数字钟整体框图第一章555定时器组成的振荡器学习目标——能叙述555定时器逻辑功能、管脚功能,并能正确使用555定时器。

——会用555定时器构成振荡器。

工作任务学习555定时器逻辑功能、管脚功能和使用方法。

用555定时器制作出1kHz方波信号的振荡电路。

晶体振荡器的作用是产生时间标准信号。

数字钟的精度,主要取决于时间标准信号的频率及其稳定度。

因此,一般采用石英晶体振荡器经过分频后获得时间标准信号。

也可采用由门电路或555定时器构成的多谐振荡器作为时间标准信号源。

1.1 认识555定时器读一读555定时器可以实现模拟和数字两项功能。

1.可产生精确的时间延迟和振荡,内部有3个5kΩ的电阻分压器,故称555。

数字钟的设计与仿真-完整演示、功能强大

数字钟的设计与仿真-完整演示、功能强大

闹钟
计时
开关群
五、原理图的设计
2、计时原理
五、原理图的设计 2.1 秒信号的产生 由555 定时器 得到1Hz 的脉冲,功能主要是产生标准秒脉冲信 号和提供功能扩展电路所需要 的信号。 555计时器构成的多谐振荡器的工作原理:
它由分压器、比较器、基本R—S 触发器和放电三极管等部分组成。
五、原理图的设计
2.3 译码电路设计之星期的显示 关于星期的显示,本小组采用指示灯亮灭来指示星期。
五、原理图的设计
2.3 译码电路设计 星期显示的译码电路直接由基本门电路组成:
五、原理图的设计 2.4 整点报时功能原理
蜂 鸣 器
判断是 否 是否 为55秒 前50秒 后
五、原理图的设计
555计时器的内部结构图
A

A

五、原理图的设计
多谢振荡器的模拟电路图
五、原理图的设计
2.2 计数器模块原理 在数字钟的控制电路中,分和秒的控制都是一样的,都是由 一个十进制计数 器和一个六进制计数器串联而成的,在电路的设 计中我采用的是统一的器件 74LS161N 的反馈置数法来实现十进制 功能和六进制功能,根据74LS161 的结构 把输出端的0101 (十进 制为5)用一个与非门74LS00 引到Load 端便可置0,这 样就实现了 六进制计数。同样,在输出端的1001 (十进制为9)用一个与非门 74LS00 引到Load 端便可置0,这样就实现了十进制计数。在分和秒 的进位时, 用秒计数器的Load 端接分计数器的CLK控制时钟脉冲, 脉冲在上升沿来时计数 器开始计数。时计数器可由两个十进制计 数器串接并通过反馈接成二十四制计数器。
三、设计结果
我小组设计的数字钟已达到设计要求。可完成基本的计时功 能。 并设计有拓展项目:闹钟功能,计时部分添加星期的显示。

多功能数字钟的设计与仿真

多功能数字钟的设计与仿真
1绪论……………………………………………………………………1
2 Proteus软件介绍……………………………………………………………………2
3数字钟的原理框图…………………………………………………4
4电路的设计……………………………………………………………5
4.1主体电路的设计………………………………………………………………5
6电路功能测试以及常见问题解决本法………………………………………………………20
6.1电路功能测试………………………………………………………………………20
6.2常见问题解决办法……………………………………………………………………2 0
7元件清单…………………………………………………………21
8心得体会…………………………………………………………………………22
1)proteus的工作过程
运行proteus的ISIS程序后,进入该仿真软件的主界面。在工作前,要设置view菜单下的捕捉对齐和system下的颜色、图形界面大小等项目。通过工具栏中的p(从库中选择元件命令)命令,在pick devices窗口中选择电路所需的元件,放置元件并调整其相对位置,元件参数设置,元器件间连线,编写程序;在source菜单的Definecode generation tools菜单命令下,选择程序编译的工具、路径、扩展名等项目;在source菜单的Add/removesource files命令下,加入单片机硬件电路的对应程序;通过debug菜单的相应命令仿真程序和电路的运行情况。
9参考文献…………………………………………………………………………………23
多功能数字钟的设计
1.绪论
数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,并且可以实现更多的功能,如:定时控制、整点报时、闹钟、触摸报整点时数等,在现实生活中,各种数字钟已得到了非常广泛的使用。数字钟的设计方法有许多种,例如,可用中小规模集成电路组成数字钟,也还可以利用单片机来实现数字钟等。这些方法都各有其特点,其中利用中小规模集成电路组建数字钟,原理简单,但由于集成电路集成度有限,对于需要实现较多功能的电路设计比较复杂,对于制作者焊接和布线有较高的要求。用单片机实现的电子钟具有结构简单,并便于功能的扩展,但需要涉及到汇编以及C语言编写程序,对设计者有较高的要求。本次设计为用中小规模集成电路组成数字钟。

多功能数字钟的电路设计与仿真讲课稿

多功能数字钟的电路设计与仿真讲课稿

此文档收集于网络,如有侵权请联系网站删除长沙学院电子技术课程设计说明书目题多功能数字钟的电路设计)电子信息与电气工程系部系(专业(班级电子信息工程(2)班)姓名粟青松学2013044232号导指教师刘亮龙英陈希张海涛....起日止期2015.6.15-2015.6.19此文档仅供学习和交流.此文档收集于网络,如有侵权请联系网站删除电子技术课程设计任务书(28)系(部):电子信息与电气工程系专业:电子信息工程指导教师:张海涛此文档仅供学习和交流.此文档收集于网络,如有侵权请联系网站删除长沙学院课程设计鉴定表此文档仅供学习和交流.此文档收集于网络,如有侵权请联系网站删除目录...................................................................................................................................................... 1.设计方案1 .............................................................................................................................. 1设计方案原理构思1.1设计主要原理1.1.1 ...................................................................... ...................................................... 1 .设计电路原理框图1.1.2 ...................................................................... ..............................................1 .................................................................................................................................. 21.2各模块电路分析标准脉冲发生器1.2.11Hz.......................................................................... ....................................... 2 .译码显示电路1.2.2 ...................................................................... ...................................................... 3 .计数器电路1.2.3 ...................................................................... .......................................................... 5.校时电路1.2.4 ...................................................................... .............................................................. 6.闹钟电路1.2.5 ...................................................................... .............................................................. 7.整点报时电路1.2.6 ...................................................................... ...................................................... 8. ........................................................................................................... 9.多功能数字钟总体设计电路图1.3 1........................................................................... ........................................................................ 1仿真调试2 .1 ........................................................................................................................................ 12.1总体仿真图11各个功能仿真调试2.2.............................................................................................................................校时电路仿真调试2.2.111 ......................................................................... ...........................................闹钟电路仿真调试2.2.2 ...................................................................... ............................................ 12.整点报时电路仿真调试2.2.3 ...................................................................... ....................................13 ......................................................................... .............................................................. 15.3 结果分析与总结........................................................................................................................................... 15分析总结3.1........................................................................................................................ 15遇到问题及解决方法3.2 ........................................................................... .............................................................................16. 参考文献此文档仅供学习和交流.此文档收集于网络,如有侵权请联系网站删除1 设计方案1.1 设计方案原理构思1.1.1 设计主要原理该设计主要由以下几部分组成:震荡器、分频器、秒计数器、分计数器、时计数器、BCD-七段显示译码/驱动器、LED七段显示数码管、时间校准电路、整点报时电路还有闹钟电路。

数字钟的设计与仿真

数字钟的设计与仿真

综合实践(论文)题目数字钟学院通信与电子工程学院专业班级学生姓名学生学号指导教师摘要:本次设计主要是利用数字电路实验箱上的74LS160、555定时器、74LS00与七段显示译码器设计简易数字钟,实现准确计时,以数字形式显示时、分、秒的时间和校时功能。

由于采用纯数字硬件设计制作,与传统机械表相比,它具有走时准、显示直观、无机械传动装置等特点。

它的小时周期为12,分和秒的周期为60。

关键字:数字时钟时计数器分计数器秒计数器校时器目录摘要: (I)第1章绪论 (1)1.1 设计要求 (1)1.2 设计任务 (1)第2章总体框图 (2)2.1 总体框图 (2)2.2 设计思路及模块功能 (2)第3章选择器件 (3)3.1 74LS160(本实验需要6片) (4)3.2 74LS04(本实验需要1片) (6)3.3 74LS00(本实验需要2片) (7)3.4 74LS20(本实验需要1个) (8)3.5 LED(本实验需要6个) (9)3.6 三极管8099(本实验需要1个) (11)3.7 小灯泡(本实验需要1个) (11)第4章功能模块 (13)4.1 秒脉冲发生器 (13)4.2 计数译码显示 (13)4.3 整点报时电路 (17)第 5章总体设计电路图 (19)结论 (21)参考文献 (22)附录 (23)第1章绪论1.1 设计要求能进行正常的时,分,秒计时功能,分别由6个数码管显示24h,60min,60s.Sb键进行校时:按下Sh键时,时计数器一秒速度递增,并按24循环,记满23后再回00.Sm键进行校分:按下Sm键时,分计时器以秒速度递增,并按60计数循环,记满59后再回00,但不能向“时”进位。

Sc键进行秒清零:按下Sc键时,可对秒清零。

扬声器整点报时:当计时器达59'51、59'53、59'55及59'57时,鸣叫声频率为500Hz;到达59'59是为最后一声整点报时,频率为1k Hz。

多功能数字钟设计与仿真

多功能数字钟设计与仿真

学号:课程设计题目学院专业班级姓名指导教师年月日课程设计任务书学生姓名:专业班级:指导教师:工作单位:题目: 多功能数字钟的设计仿真与制作初始条件:利用集成译码器、计数器、定时器、数码管、脉冲发生器和必要的门电路等数字器件实现系统设计。

(也可以使用单片机系统设计实现)要求完成的主要任务: (包括课程设计工作量及技术要求,以及说明书撰写等具体要求)1、课程设计工作量:1周内完成对多功能数字钟的设计、仿真、装配与调试。

2、技术要求:设计一个数字钟。

要求用六位数码管显示时间,格式为00:00:00。

具有60进制和12进制计数功能,秒、分为60进制计数,时为12进制计数。

③有七段数码显示功能,能显示时、分、秒计时的结果。

④设计提供连续触发脉冲的脉冲信号发生器,⑤具有校时单元,整点报时单元。

⑥确定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路,画出总体电路原理图,阐述基本原理。

3、查阅至少5篇参考文献。

按《武汉理工大学课程设计工作规范》要求撰写设计报告书。

全文用A4纸打印,图纸应符合绘图规范。

时间安排:1、2010年6月22~23 日,查阅相关资料,学习设计原理。

2、2010年6 月24~25 日,方案选择和电路设计仿真。

3、2010 年6 月26~28 日,电路调试和设计说明书撰写。

4、2010 年7月1日上交课程设计成果及报告,同时进行答辩。

指导教师签名:年月日系主任(或责任教师)签名:年月日目录1.绪论 (4)2.Multisim软件介绍 (5)3.总体方案的设计与实现 (7)3.1数字钟的原理框图 (7)3.2各模块功能分析 (8)3.2.1 晶体振荡器 (8)3.2.2分频器电路 (9)3.2.3时间计数单元 (11)3.2.4译码驱动及显示单元 (12)3.2.5校时电源电路 (13)3.2.6整点报时电路 (14)4.电路的安装与调试 (15)5.数字钟仿真图 (16)6.元件清单 (19)7.总结与心得体会 (20)8.参考文献 (22)1.绪论计算机尤其是以微细加工技术支持的微型计算机技术飞速发展,其应用渗透到了各行各业。

《电子技术课程设计报告》:多功能数字钟电路设计与仿真

《电子技术课程设计报告》:多功能数字钟电路设计与仿真

电子技术课程设计报告——多功能数字钟电路设计与仿真目录一、实验名称 (1)二、用途 (1)三、主要技术指标 (1)四、设计步骤 (1)1、数字钟的构成 (1)2、各模块设计 (2)(1)石英晶体振荡器 (2)(2)分频器 (3)(3)分秒计时器 (4)(4) 小时计时器 (4)(5)译码器与数码管 (5)(6)校时电路 (6)(7)整点报时电路 (6)(8)闹钟电路 (7)五、电路仿真及调试 (8)六、元器件明细表 (8)七、小结 (10)一、实验名称多功能数字钟电路设计与仿真二、用途数字钟是一种用数字电路技术实现时、分、秒计时的钟表。

与机械钟相比具有更高的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。

数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。

由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定,通常使用石英晶体振荡器电路构成数字钟。

三、主要技术指标①时间以24小时为一个周期;②数值显示时、分、秒;③有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;④具有整点报时功能,当时间到达整点前5秒进行蜂鸣报时;⑤具有闹钟功能,当时间到达预设的时间进行蜂鸣闹铃;⑥为了保证计时的稳定及准确须由石英晶体振荡器提供时间基准信号。

四、设计步骤1、数字钟的构成数字式计时器应由秒发生装置、计秒,计分,计时部分、时间显示部分、时间校正和闹钟报时等几部分组成。

所涉及的电子器件主要有振荡器、加法计数器、译码器、显示器、寄存器、比较器等。

其中,振荡器组成标准秒信号发生器;由不同进制的计数器、译码器和显示器组成计时,显示系统;寄存器和比较器构成定点报时系统。

其结构原理图如下:该系统的主要工作原理是:①振荡器产生高稳定的高频脉冲信号,作为数字钟的时间基准(系统时钟),再经分频器输出标准秒脉冲信号。

②秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。

多功能数字钟的设计与仿真分析

多功能数字钟的设计与仿真分析

淮海工学院课程设计报告书课程名称:电子技术课程设计题目:多功能数字钟的设计与仿真分析学院:电子工程学院(东港)学期:2012-2013-2专业班级: D通信工程111 姓名:学号:1 引言数字钟是采用数字电路实现对时、分、秒,数字显示的计时装置。

早已成为人们日常生活中不可少的必需品,给人们的生活、学习、工作、娱乐带来极大的方便。

由于数字集成电路技术的发展,数字钟的设计已经是个课程的基础。

由电子电路实现一个自动数字钟,完成秒分时自动调节及其相关功能,加强学生手动实践能力成为合适首选的方案之一。

数字钟是现代计时器,也可用作时间控制的时钟源。

数字钟由于其具有走时准,显示直观,款式新颖,附加功能多等优点而受到人们的欢迎。

设计一个具有整点报时,可对时的数字钟。

由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。

如闹铃、按时自动打铃、等,所有这些,都是以钟表数字化为基础的。

因此,研究数字钟及扩大其应用,有着非常现实的意义。

2 主要目的和要求实验设计目的:掌握各芯片的逻辑功能及使用方法;掌握数字钟的设计方法和计数器相互级联的方法;进一步掌握数字系统的设计和数字系统功能的测试方法;熟悉集成电路的使用方法。

功能要求:设计一个高精度、高稳定度的时钟信号源。

用秒脉冲作信号源,数字钟具有显示时、分、秒的24小时制功能和显示星期的功能。

数字钟具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间。

计时过程具有整点报时功能。

3 数字钟构成与仿真分析3.1 数字钟的基本构成数字钟一般由振荡器、分频器、计数器、译码器、显示器、校时电路、报时电路等部分组成,这些都是数字电路中应用最广的基本电路。

3.2 工作原理分析数字钟实际上是一个对标准频率(1Hz)进行计数的计数电路。

振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。

多功能数字钟设计与仿真讲解

多功能数字钟设计与仿真讲解

长沙学院电子技术课程设计说明书题目多功能数字钟的电路设计系(部) 电子信息与电气工程系专业(班级) 电子信息工程(2)班姓名粟青松学号2013044232指导教师张海涛.陈希.龙英.刘亮. 起止日期2015.6.15-2015.6.19电子技术课程设计任务书(28)系(部):电子信息与电气工程系专业:电子信息工程指导教师:张海涛课题名称多功能数字钟的电路设计设计内容及要求数字钟是采用数字电路实现“时”、“分”、“秒”数字显示的计时装置。

由于数字集成电路的发展和石英晶体振荡器的使用,使得数字钟的精度、稳定度远远超过了机械钟表。

钟表的数字化在提高报时精度的同时,也大大扩展了它的功能,诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭路灯等。

因此,研究数字钟及扩大其应用,有着非常现实的意义。

1.掌握数字钟的设计、组装与调试方法。

2.熟悉集成电路的使用方法,能够运用所学知识设计一定规模的电路。

基本任务:1.时钟显示功能,能够以十进制显示“时”、“分”、“秒”。

2.具有快速校准时、分、秒的功能。

3.计时准确度,每天计时误差不超过 1s。

扩展任务:1.闹钟功能,可按设定的时间闹时。

2.日历显示功能。

将时间的显示扩展为“年”、“月”、“日”。

3.整点自动报时,在离整点10s时,便自动发出鸣叫声,步长 1s,每隔1s 鸣叫一次,前四响是低音,最后一响为高音,最后一响结束为整点。

设计工作量1、系统整体设计;2、系统设计及仿真;3、在Multisim或同类型电路设计软件中进行仿真并进行演示;4、提交一份完整的课程设计说明书,包括设计原理、仿真分析、调试过程,参考文献、设计总结等。

进度安排起止日期(或时间量)设计内容(或预期目标)备注第一天课题介绍,答疑,收集材料第二天设计方案论证第三天进行具体设计第四天进行具体设计第五天编写设计说明书指导老师意见年月日教研室意见年月日长沙学院课程设计鉴定表姓名粟青松学号2013044323 专业电子信息工程班级 2设计题目多功能数字钟的电路设计指导教师张海涛指导教师意见:评定成绩:教师签名:日期:答辩小组意见:评定成绩:答辩小组长签名:日期:教研室意见:最终评定等级:教研室主任签名:日期:说明课程设计成绩分“优秀”、“良好”、“中等”、“及格”、“不及格”五等。

eda多功能数字钟实验报告

eda多功能数字钟实验报告

eda多功能数字钟实验报告EDA多功能数字钟实验报告一、引言数字钟是现代生活中常见的一种时间显示工具,其准确性和便携性使其成为人们生活中不可或缺的一部分。

本实验旨在设计并制作一款多功能数字钟,通过EDA(电子设计自动化)软件进行模拟和仿真,验证其功能和性能。

二、设计原理1. 时钟电路:采用CMOS(互补金属氧化物半导体)技术设计时钟电路,包括时钟发生器、计数器和显示器。

时钟发生器产生稳定的方波信号,计数器根据方波信号进行计数,显示器将计数结果以数字形式显示出来。

2. 功能模块:多功能数字钟除了显示时间外,还应具备日期显示、闹钟设置、温度检测等功能。

为实现这些功能,需要添加相应的模块,如时钟芯片、温度传感器、闹钟电路等。

三、电路设计1. 时钟电路设计:根据设计原理,使用EDA软件进行电路设计,选择合适的元器件和连接方式。

通过仿真验证电路的工作稳定性和准确性。

2. 功能模块设计:根据需求,添加相应的功能模块。

时钟芯片用于精确计时和日期显示,温度传感器用于检测环境温度并显示,闹钟电路用于设置闹钟时间并触发报警。

四、电路实现1. 元器件选取:根据电路设计需求,选择合适的元器件。

时钟芯片应具备高精度和稳定性,温度传感器应具备高灵敏度和准确度,闹钟电路应具备可调节和触发功能。

2. 电路布局:将选取的元器件按照电路设计进行布局,注意元器件之间的连接和布线,避免干扰和短路。

3. 电路连接:根据电路设计进行元器件之间的连接,注意连接的正确性和稳定性。

五、仿真与测试1. 仿真验证:使用EDA软件进行电路仿真,检查电路的稳定性和准确性。

通过仿真结果对电路进行调整和优化,确保其正常工作。

2. 功能测试:对多功能数字钟进行功能测试,包括时间显示、日期显示、温度检测和闹钟设置等。

通过测试结果对电路进行调整和改进,确保其功能的完善和可靠性。

六、实验结果与分析经过仿真和测试,多功能数字钟实现了准确的时间显示、日期显示、温度检测和闹钟设置等功能。

多功能数字钟电路设计指导书及仿真图,绝对能用

多功能数字钟电路设计指导书及仿真图,绝对能用

课题一数字电子钟逻辑电路设计一、简述数字电子钟是一种用数字显示秒、分、时、日的计时装置,与传统的机械钟相比,它具有走时准确,显示直观、无机械传动装置等优点,因而得到了广泛的应用。

小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。

数字电子钟的电路组成方框图如图1.1所示。

图1.1数字电子钟框图由图1.1可见,数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校时电路;六十进制秒、分计数器,二十四进制(或十二进制)计时计数器;秒、分、时的译码显示部分等。

二、设计任务和要求用中、小规模集成电路设计一台能显示日、时、分、秒的数字电子钟,要求如下:1.由晶振电路产生1Hz标准秒信号。

2.秒、分为00~59六十进制计数器。

3. 时为00~23二十四进制计数器。

4. 周显示从1~日为七进制计数器。

5. 可手动校时:能分别进行秒、分、时、日的校时。

只要将开关置于手动位置,可分别对秒、分、时、日进行手动脉冲输入调整或连续脉冲输入的校正。

6. 整点报时。

整点报时电路要求在每个整点前呜叫五次低音(500Hz ),整点时再呜叫一次高音(1000Hz )。

三、可选用器材1. 通用实验底板2. 直流稳压电源3. 集成电路:CD4060、74LS74、74LS161、74LS248及门电路4. 晶振:32768 Hz5. 电容:100μF/16V 、22pF 、3~22pF 之间6. 电阻:200Ω、10K Ω、22M Ω7. 电位器:2.2K Ω或4.7K Ω8. 数显:共阴显示器LC5011-119. 开关:单次按键 10. 三极管:8050 11. 喇叭:1 W /4,8Ω四、设计方案提示根据设计任务和要求,对照数字电子钟的框图,可以分以下几部分进行模块化设计。

1. 秒脉冲发生器脉冲发生器是数字钟的核心部分,它的精度和稳定度决定了数字钟的质量,通常用晶体振荡器发出的脉冲经过整形、分频获得1Hz 的秒脉冲。

多功能数字钟的设计及制作

多功能数字钟的设计及制作

多功能数字钟的设计及制作1.设计分析本次设计的数字钟具有校时功能。

我们需要在先设计一个基本的数字钟,然后在此基础上增加校时电路。

一个基本的数字钟由三个部分组成:秒脉冲产生电路,计数电路,译码显示电路,然后就是加上校时电路,一个四部分构成了本次设计的多功能数字钟,其总体方框图如图1-1图1-1 总体方框图2.设计内容2.1秒脉冲产生部分本设计使用由555定时器构成的多谐振荡器来产生1HZ的信号。

虽然此振荡器没有石英晶体稳定度和精确度高,由于设计简单而成为了设计时的首选。

只要在555定时器电路外部配上两个电阻及两个电容元件,并将某些引脚相连,就可以方便地构成多谐振荡器。

555定时器是数字脉冲产生的核心芯片,所以在了解其原理之前,我们需了解555定时器。

555定时器逻辑符号如图2-1所示:图2-1 555定时器逻辑符号管脚功能如表2-1所示:图2-2 秒脉冲电路根据原理和元件图,结合一阶电路暂态过程的三要素法,可以计算出充放电的时间,两者相加即为脉冲周期,脉冲周期的倒数即为脉冲频率。

充电过程的方程式: 2/3Vcc=Vcc+(1/3Vcc-Vcc)e(t1/RC)t1=(R1+R2)C*㏑2=0.7(R1+R2)C放电过程的方程式: 1/3Vcc=0+(2/3Vcc-0)e(t1/RC)t2=R2*C㏑2=0.7R2*C脉冲周期为: t=t1+t2=0.7(R1+2R2)C脉冲频率为: f=1/t=1.43/(R1+2R2)C令R1=15k,R2=68k,C=0. 01F,(其中0.01F的电容的作用是防干扰的)代入数据,计算得,f=0.94HZ≈1HZ基本满足实验要求。

2.2计数部分计数部分的核心芯片是74LS9074LS90是二---五---十进制异步计数器。

它有两个时钟输入CKA和CKB,其中,CPA和Q0组成一位二进制计数器,CKB和Q1Q2Q3组成五进制计数器,若将Q0与CKB相连接,时钟脉冲从CKA输入,则构成了84212BCD码十进制计数器。

多功能数字钟设计与仿真

多功能数字钟设计与仿真

目录1绪论 (1)2P r o t e u s软件介绍 (2)3数字钟的原理框图 (4)4电路的设计 (5)4.1主体电路的设计 (5)4.1.1秒脉冲电路的设计 (5)4.1.2计时及状态转换功能的实现 (6)4.1.3译码与显示电路的设计 (8)4.1.4校时电路的设计 (10)4.1.5主体电路图 (11)4.2功能扩展电路的设计 (12)4.2.1定时控制电路的设计 (12)4.2.2整点报时电路的设计 (15)4.3整体电路的设计 (17)5整体电路的仿真 (19)6电路功能测试以及常见问题解决本法 (20)6.1电路功能测试 (20)6.2常见问题解决办法..............................................................................2 0 7元件清单 (21)8心得体会 (22)9参考文献 (23)多功能数字钟的设计1.绪论数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,并且可以实现更多的功能,如:定时控制、整点报时、闹钟、触摸报整点时数等,在现实生活中,各种数字钟已得到了非常广泛的使用。

数字钟的设计方法有许多种,例如,可用中小规模集成电路组成数字钟,也还可以利用单片机来实现数字钟等。

这些方法都各有其特点,其中利用中小规模集成电路组建数字钟,原理简单,但由于集成电路集成度有限,对于需要实现较多功能的电路设计比较复杂,对于制作者焊接和布线有较高的要求。

用单片机实现的电子钟具有结构简单,并便于功能的扩展,但需要涉及到汇编以及C语言编写程序,对设计者有较高的要求。

本次设计为用中小规模集成电路组成数字钟。

2.Proteus软件介绍Proteus软件是一种低投资的电子设计自动化软件,提供可仿真数字和模拟、交流和直流等数千种元器件和多达30多个元件库。

24小时制多功能电子钟设计与仿真

24小时制多功能电子钟设计与仿真

武汉工业学院毕业设计设计题目:24小时制多功能电子钟设计与仿真姓名许立磊学号 071203123院(系)数理科学系专业电子信息科学与技术指导教师何雄涛2011年5月26日摘要 (I)Abstract (II)第一章绪论 (1)1.1数字电子钟的背景 (1)1.2数字电子钟的意义 (1)1.3数字电子钟的应用 (2)第二章整体设计方案 (3)2.1设计要求 (3)2.2系统框图 (3)2.3设计过程 (3)第三章系统仿真 (5)3.1 Multisim 9软件介绍 (5)3.2 Multisim 9仿真 (6)第四章电路原理分析 (10)4.1数字钟的构成 (10)4.2 校时功能的实现 (16)4.3 报时的实现 (17)第五章电路仿真与设计 (18)5.1所需芯片及芯片管脚图 (18)5.2 时、分、秒显示电路模块设计 (19)5.3校时电路模块设计 (22)5.4报时电路模块设计 (23)5.5综合电路 (24)参考文献 (26)致谢 (27)20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透到了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使得现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。

现代生活的人们越来越重视起了时间观念,可以说时间和金钱划上了等号。

对于那些对时间把握非常严格和准确的人或事来说,时间的不准确会带来非常大的麻烦,所以以数码管为显示器的时钟比指针式的时钟表现出了很大的优势。

数码管显示的时间简单明了而且读数快、时间准确显示到秒。

而机械式的依赖于晶体震荡器,可能会导致误差。

[11]数字钟是采用数字电路实现对"时"、"分"、"秒"进行数字显示的计时装置。

数字钟的精度、稳定度远远超过老式机械钟。

在这次设计中,我们采用LED数码管显示时、分、秒,以24 小时计时方式,根据数码管动态显示原理来进行显示,用12MHz的晶振产生振荡脉冲,定时器计数。

多功能数字钟电路设计指导书及仿真图

多功能数字钟电路设计指导书及仿真图

课题一数字电子钟逻辑电路设计一、简述数字电子钟就是一种用数字显示秒、分、时、日得计时装置,与传统得机械钟相比,它具有走时准确,显示直观、无机械传动装置等优点,因而得到了广泛得应用。

小到人们日常生活中得电子手表,大到车站、码头、机场等公共场所得大型数显电子钟。

数字电子钟得电路组成方框图如图1、1所示.图1、1数字电子钟框图由图1、1可见,数字电子钟由以下几部分组成:石英晶体振荡器与分频器组成得秒脉冲发生器;校时电路;六十进制秒、分计数器,二十四进制(或十二进制)计时计数器;秒、分、时得译码显示部分等。

二、设计任务与要求用中、小规模集成电路设计一台能显示日、时、分、秒得数字电子钟,要求如下:1.由晶振电路产生1Hz标准秒信号。

2.秒、分为00~59六十进制计数器。

3、时为00~23二十四进制计数器。

4、周显示从1~日为七进制计数器。

5、可手动校时:能分别进行秒、分、时、日得校时。

只要将开关置于手动位置,可分别对秒、分、时、日进行手动脉冲输入调整或连续脉冲输入得校正.6、 整点报时。

整点报时电路要求在每个整点前呜叫五次低音(500Hz ),整点时再呜叫一次高音(1000Hz)。

三、可选用器材1、 通用实验底板2、 直流稳压电源3、 集成电路:C D4060、74LS74、74LS 161、74L S248及门电路4、 晶振:32768 Hz5、 电容:100μF/16V 、22pF 、3~22pF 之间6、 电阻:200Ω、10K Ω、22MΩ7、 电位器:2、2K Ω或4、7K Ω8、 数显:共阴显示器L C5011—119、 开关:单次按键 10、 三极管:8050 11、 喇叭:1 W /4,8Ω四、设计方案提示根据设计任务与要求,对照数字电子钟得框图,可以分以下几部分进行模块化设计。

1. 秒脉冲发生器脉冲发生器就是数字钟得核心部分,它得精度与稳定度决定了数字钟得质量,通常用晶体振荡器发出得脉冲经过整形、分频获得1Hz 得秒脉冲.如晶振为32768 Hz ,通过15次二分频后可获得1H z得脉冲输出,电路图如图1、2所示。

多功能数字钟设计与仿真

多功能数字钟设计与仿真

目录1绪论 (1)2P r o t e u s软件介绍 (2)3数字钟的原理框图 (4)4电路的设计 (5)4.1主体电路的设计 (5)4.1.1秒脉冲电路的设计 (5)4.1.2计时及状态转换功能的实现 (6)4.1.3译码与显示电路的设计 (8)4.1.4校时电路的设计 (10)4.1.5主体电路图 (11)4.2功能扩展电路的设计 (12)4.2.1定时控制电路的设计 (12)4.2.2整点报时电路的设计 (15)4.3整体电路的设计 (17)5整体电路的仿真 (19)6电路功能测试以及常见问题解决本法 (20)6.1电路功能测试 (20)6.2常见问题解决办法..............................................................................2 0 7元件清单 (21)8心得体会 (22)9参考文献 (23)多功能数字钟的设计1.绪论数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,并且可以实现更多的功能,如:定时控制、整点报时、闹钟、触摸报整点时数等,在现实生活中,各种数字钟已得到了非常广泛的使用。

数字钟的设计方法有许多种,例如,可用中小规模集成电路组成数字钟,也还可以利用单片机来实现数字钟等。

这些方法都各有其特点,其中利用中小规模集成电路组建数字钟,原理简单,但由于集成电路集成度有限,对于需要实现较多功能的电路设计比较复杂,对于制作者焊接和布线有较高的要求。

用单片机实现的电子钟具有结构简单,并便于功能的扩展,但需要涉及到汇编以及C语言编写程序,对设计者有较高的要求。

本次设计为用中小规模集成电路组成数字钟。

2.Proteus软件介绍Proteus软件是一种低投资的电子设计自动化软件,提供可仿真数字和模拟、交流和直流等数千种元器件和多达30多个元件库。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

目录1绪论 (1)2P r o t e u s软件介绍 (2)3数字钟的原理框图 (4)4电路的设计 (5)4.1主体电路的设计 (5)4.1.1秒脉冲电路的设计 (5)4.1.2计时及状态转换功能的实现 (6)4.1.3译码与显示电路的设计 (8)4.1.4校时电路的设计 (10)4.1.5主体电路图 (11)4.2功能扩展电路的设计 (12)4.2.1定时控制电路的设计 (12)4.2.2整点报时电路的设计 (15)4.3整体电路的设计 (17)5整体电路的仿真 (19)6电路功能测试以及常见问题解决本法 (20)6.1电路功能测试 (20)6.2常见问题解决办法..............................................................................2 0 7元件清单 (21)8心得体会 (22)9参考文献 (23)多功能数字钟的设计1.绪论数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,并且可以实现更多的功能,如:定时控制、整点报时、闹钟、触摸报整点时数等,在现实生活中,各种数字钟已得到了非常广泛的使用。

数字钟的设计方法有许多种,例如,可用中小规模集成电路组成数字钟,也还可以利用单片机来实现数字钟等。

这些方法都各有其特点,其中利用中小规模集成电路组建数字钟,原理简单,但由于集成电路集成度有限,对于需要实现较多功能的电路设计比较复杂,对于制作者焊接和布线有较高的要求。

用单片机实现的电子钟具有结构简单,并便于功能的扩展,但需要涉及到汇编以及C语言编写程序,对设计者有较高的要求。

本次设计为用中小规模集成电路组成数字钟。

2.Proteus软件介绍Proteus软件是一种低投资的电子设计自动化软件,提供可仿真数字和模拟、交流和直流等数千种元器件和多达30多个元件库。

Proteus软件提供多种现实存在的虚拟仪器仪表。

此外,Proteus还提供图形显示功能,可以将线路上变化的信号,以图形的方式实时地显示出来。

这些虚拟仪器仪表具有理想的参数指标,例如极高的输入阻抗、极低的输出阻抗,尽可能减少仪器对测量结果的影响,Proteus软件提供丰富的测试信号用于电路的测试。

这些测试信号包括模拟信号和数字信号。

提供Schematic Drawing、SPICE仿真与PCB设计功能,同时可以仿真单片机和周边设备,可以仿真51系列、A VR、PIC等常用的MCU,并提供周边设备的仿真,例如373、led、示波器等。

Proteus提供了大量的元件库,有RAM、ROM、键盘、马达、LED、LCD、AD/DA、部分SPI器件、部分IIC器件,编译方面支持Keil和MPLAB等编译器。

一台计算机、一套电子仿真软件,在加上一本虚拟实验教程,就可相当于一个设备先进的实验室。

以虚代实、以软代硬,就建立一个完善的虚拟实验室。

在计算机上学习电工基础,模拟电路、数字电路、单片机应用系统等课程,并进行电路设计、仿真、调试等。

1)proteus 的工作过程运行proteus 的ISIS 程序后,进入该仿真软件的主界面。

在工作前,要设置view 菜单下的捕捉对齐和system下的颜色、图形界面大小等项目。

通过工具栏中的p(从库中选择元件命令)命令,在pick devices 窗口中选择电路所需的元件,放置元件并调整其相对位置,元件参数设置,元器件间连线,编写程序;在source 菜单的Definecode generation tools 菜单命令下,选择程序编译的工具、路径、扩展名等项目;在source 菜单的Add/removesource files 命令下,加入单片机硬件电路的对应程序;通过debug 菜单的相应命令仿真程序和电路的运行情况。

2)Proteus 软件所提供的元件资源Proteus 软件所提供了30 多个元件库,数千种元件。

元件涉及到数字和模拟、交流和直流等。

3)Proteus 软件所提供的仪表资源对于一个仿真软件或实验室,测试的仪器仪表的数量、类型和质量,是衡量实验室是否合格的一个关键因素。

在Proteus 软件包中,不存在同类仪表使用数量的问题。

Proteus 还提供了一个图形显示功能,可以将线路上变化的信号,以图形的方式实时地显示出来,其作用与示波器相似但功能更多。

4)Proteus 软件所提供的调试手段Proteus 提供了比较丰富的测试信号用于电路的测试。

这些测试信号包括模拟信号和数字信号。

对于单片机硬件电路和软件的调试,Proteus 提供了两种方法:一种是系统总体执行效果,一种是对软件的分步调试以看具体的执行情况。

对于总体执行效果的调试方法,只需要执行debug 菜单下的execute 菜单项或F12 快捷键启动执行,用debug菜单下的pause animation 菜单项或pause 键暂停系统的运行;或用debug 菜单下的stop animation 菜单项或shift-break 组合键停止系统的运行。

其运行方式也可以选择工具栏中的相应工具进行。

对于软件的分步调试,应先执行debug 菜单下的start/restart debugging 菜单项命令,此时可以选择stepover 、step into 和 step out 命令执行程序(可以用快捷键F10、F11 和ctrl+F11),执行的效果是单句执行、进入子程序执行和跳出子程序执行。

在执行了start / restart debuging 命令后,在debug 菜单的下面要出现仿真中所涉及到的软件列表和单片机的系统资源等,可供调试时分析和查看。

3.数字钟的原理框图根据设计要求,可建立数字钟系统组成框图,如图3-1所示,数字中电路系统由主体电路和扩展电路两大部分组成,其中,主体电路完成数字钟的基本计数功能,扩展电路完成数字钟的定时、整点报时扩展功能。

图3-1 数字钟原理框图该系统的工作原理是:用振荡器产生的高脉冲信号作为数字钟的秒脉冲发生器,秒脉冲接入秒计数器,秒计数器计满60后向分计数器个位进位,分计数器计满60后向小时计数器个位进位并且小时计数器按照“24翻1”的规律计数。

计数器的输出经译码器送显示器。

计时与实际时间出现误差时电路可以进行校时、校分。

扩展电路的整点报时和闹钟功能必须在主体电路正常运行的情况下才能实现。

4.电路的设计4.1主体电路的设计主体电路是由功能部件和单元电路组成的,在设计这些电路和选择元器件时,尽量选用同类型的元器件,考虑到CMOS集成电路的承受能力,最好选用TTL集成芯片,整个电路选用芯片应尽可能的少。

下面介绍各功能部件与单元电路的设计。

4.1.1秒脉冲电路的设计数字电路中秒脉冲发生器是由振荡器产生的,振荡器是数字钟的核心,振荡器的稳定度及频率的精度决定了数字钟计时的准确程度。

一般电路中振荡器可由石英晶体振荡器或者555振荡器构成,下面将分别介绍这两种振荡器。

1)石英晶体振荡器如图4-1所示,振荡器可由以下石英晶体振荡器构成,石英晶体振荡器震荡频率有石英晶体的频率决定,石英晶体振荡器具有振荡频率精确度高的特点,但由于其起振是由外界干扰产生的,仿真为理想条件,故仿真中无输出波形,得到波形后,还需再分频已得到所需频率波形。

图4-1 石英晶体振荡器图4-2 555振荡器2)555振荡器如图4-2所示,振荡器由555与R、C组成的多些振荡器,由555多些振荡器振荡频率公式91021.43(2)p f R R R C =++可得将C 2、R 9、R 10、R P 取适当的值即可得到频率为1H Z 的秒脉冲。

且R P 具有微调电路工作频率的功能,本电路可产生比较精确的脉冲。

本次设计采用555振荡器构成秒脉冲发生器。

4.1.2时分秒计数器的设计数字钟的计数电路是用两个六十进制计数电路和24进制计数电路实现的。

数字钟的计数电路的设计可以用反馈清零法。

当计数器正常计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。

以60进制为例,当计数器从00,01,02,……,59计数时,反馈门不起作用,只有当第60个秒脉冲到来时,反馈信号随即将计数电路清零,实现模为60的循环计数。

下面将分别介绍60进制分秒计数器和24进制小时计数器。

1)60进制计数器,电路图如图4-3所示图4-3 60进制计数器电路由两片74LS90和一个与门构成,分别为60进制计数器的十位和个位,十位为六进制,个位为十进制,两者级联构成60进制计数器。

当计数器达到59时,在下一个秒脉冲作用下实现反馈清零,电路重新开始下一轮计数。

下面对74LS90集成电路加以说明。

74LS90是二—五—十进制计数器,它有两个时钟输入端CPA 和CPB 。

其中,CPA 和0Q 组成一位二进制计数器;CPB 和321Q Q Q 组成五进制计数器;若将0Q 与B CP 相连接,时钟脉冲从A CP 输入,则构成了8421BCD 码十进制计数器。

74LS90有两个清零端R0(1)、R0(2),两个置9端R9(1)和R9(2),且均为高电平有效,本次设计即利用清零端实现六进制。

74LS90的管脚图如图4-4所示,其BCD 码十进制计数时序如表4-5,二—五混合进制计数时序如表4-6。

图4-4 74LS90管脚图表4-5 BCD 码十进制计数时序 表4-6 二—五混合进制计数时序2)24进制计数器用74Ls90设计24进制电路与60进制电路原理基本相同,只是把原来60清零改为目前24清零即可,电路如图4-7所示图4-7 24进制电路工作原理与60进制计数部分基本相同,只是当计数器达到23时,在下一个分进位脉冲作用下实现反馈清零,重新开始下一轮计数4.1.3 译码与显示电路的设计译码与显示电路如图4-8所示BI/RBO 4RBI 5LT 3A 7B 1C 2D 6a 13b 12c 11d 10e 9f 15g1474LS48a bf cg d e DPY [LEDgn]1234567ab c d e fg DPY_7-SEG图4-8 译码与显示电路 电路的工作原理:译码是编码的反过程,译码器是将输入的二进制代码翻译成相应的输出信号以表示编码时所赋予原意的电路。

常用的集成译码器有二进制译码器、二—十制译码器和BCD —7段译码器、显示模块用来显示计时模块输出的结果。

电路中的主要元件及功能介绍: 1)译码器74LS48译码器是一个多输入、多输出的组合逻辑电路。

它的工作是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。

译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数字分配,存储器寻址和组合控制信号等。

相关文档
最新文档