数字电路第八章练习带答案

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第八章(选择、判断、填空共23题)

一.选择题

1、PROM、PLA、PAL三种可编程器件中,()是可编程的。

A、PROM的或门阵列

B、PAL的与门阵列

C、PAL的与门阵列或门阵列

D、PROM的与门阵列

2、PAL是指()。

A、可编程逻辑阵列

B、可编程阵列逻辑

C、通用阵列逻辑

D、只读存储器

3、用PROM进行逻辑设计时,应将逻辑函数表达式表示成()。

A、最简“与—或”表达式

B、最简“或—与”表达式

C、标准“与—或”表达式

D、标准“或—与”表达式

4.可编程逻辑器件PLD,其内部均由与阵列和或阵列组成。其中,与阵列可编程的器件有()

A、ROM

B、PLA

C、PAL

D、GAL

5、用PLA进行逻辑设计时,应将逻辑函数表达式变换成()。

A、异或表达式

B、与非表达式

C、最简“与—或”表达式

D、标准“或—与”表达式

6、GAL16V8的最多输入输出端个数为()。

A、8输入8输出

B、10输入10输出

C、16输入8输出

D、16输入1输出

7、ispLSI器件中的GLB是指()。

A、全局布线区

B、通用逻辑块

C、输出布线区

D、输出控制单元

8、SYNARIO是一种()

A、时钟信号

B、布线软件

C、通用电子设计工具软件

D、绘图工具

9、GAL是指()。

A、专用集成电路

B、可编程逻辑阵列逻辑

C、通用集成电路

D、通用阵列逻辑

10.在使用isp设计软件时,完成了()这一步之后,既可对器件进行下载编程。

A、设计输入

B、布局布线

C、逻辑仿真

D、JED文件生成

二、判断改错题(判断各题正误,正确的在括号内记“√”,错误的的在括号内记“×”并改正。)

1.PLA的与门阵列是可编程的,或门阵列是固定的。()

2.用PROM实现四位二进制到Gray码的转换时,要求PROM的容量为4 × 4b。()3.进行逻辑设计时,采用PLD器件比采用通用逻辑器件更加灵活方便。()

4.用GAL器件即可实现组合电路功能,又可实现时序电路功能。()

5.ispLSI系列器件是基于可编程数字开关的复杂PLD产品。()

三、填空题

1.PLD是由等四部分电路组成。根据阵列和输出结构的不同,PLD可分为

四种基本类型。

2.GAL器件有、、三种工作模式。

3.HDPLD是一种,具有等一系列ASIC的优点。

4.HDPLD按基本结构分为、;按编程次数可分为、、。

5.PROM的与阵列,或阵列;PLA的与阵列,或阵列。6.PAL的与阵列,或阵列;GAL的与阵列,或阵列。7.可配置逻辑块CLB是的基本逻辑单元,CLB分为、两部分。8.SM是FPGA中的,它是通用PI交换处的。依靠SM转换,可将的输出,从PI中一段段地传送到芯片的任一位置。

答案

一、选择题

1. A B C

2. B

3. C

4. B C D

5. C

6. C

7. B

8. C

9. D

10. D

二、判断改错题

1.×。PLA的与门阵列和或门阵列都是可编程的。

2.×。用PROM实现四位二进制到Gray码的转换时,要求PROM的容量为24× 4b。

3.√。

4.√。

5.×。ispLSI系列器件是基于与或阵列结构的复杂PLD产品。

三、填空题

1.输入缓冲、与阵列、或阵列、输出缓冲;PROM、PLA、PAL、GAL;

2.寄存器模式、复合模式、简单模式;

3.可编程的大规模逻辑器件、保密强、可靠性高;

4.与或结构、标准门阵列、一次编程、多次编程、无限次编程;

5.固定、可编程、可编程、可编程;

6.可编程、固定、可编程、固定;

7.FPGA、组合部分、时序部分;

8.开关矩阵、转换控制逻辑、CLB。

相关文档
最新文档