主机板信号讲解共59页

合集下载

电脑主板线路图信号解释

电脑主板线路图信号解释
注释: 只有VccSus3_3正常时PLTRST#这个信号才起作用. THRM# I 热报警信号:激活THRM#为低电平信号使外部硬件去产生一个SMI#或者SCI信号 THRMTRIP#
I 热断路信号: 当THRMTRIP#信号为低电平型号时,从处理器发出热断路型号,ICH9马上转换为S5状态。ICH9将不等待来自处理器的准予停止的信号返回便进入S5状态。 SLP_S3# O S3 休眠控制信号: SLP_S3# 是电源层控制。
注释: 1. 在正常的三个RTC时钟周期里南桥使电源完全复位并生成完整的PLTRST#信号输出,PWROK必须是最小值处于无效状态。
PWROK必须无假信号,即使RSMRST#是低电平。
控制LINK电源正常信号:当CLPWROK有效时,表示从电源到控制LINK子系统(北桥、南桥等)是稳定的以及通知南桥使CL_RST#无效直到北桥收到这个信号在PWROK有效之后CLPWROK不许有效。
在桌面平台上这个信号能转换成为GPIO信号,这时它就不支持Intel AMT或者ASF。 BATLOW# (仅用于笔记本电脑) / TP0 (仅用于桌面电脑) I 电池低信号: 这个输入信号来自于笔记本电脑的电池组,当电池电量不足以维持系统发出一个信号。该信号有效时它会阻止系统从S3、S4、S5唤醒,也能引起一个SMI# 信号有效。 DPRSLPVR (仅用于笔记本电脑) / GPIO16 O 更深层睡眠-稳压信号:这个信号用于VRM在C4状态下将电压降到更低。当这个信号为高电平,稳压器输出更低的深睡眠电压。该信号为低电平时(默认值为低电平),稳压器输出正常的电压。(稳压器指VRM) DPRSTP# (仅用于笔记本电脑) / TP1 (仅用于桌面电脑) O 深度停机信号:这是DPRSLPVR信号的一个复制,低电平有效。在这1ms内PLT_RST#为低,而正是由于这1ms的低有效,系统才识别到PLT_RST#.该信号会对SIO,FWH,LAN,G(MCH),IDE,TPM等进行reset的动作.也就是说如果该信号异常,这些device都没办法被激活.该信号发出后立刻就会发出PCI_3S_RST#,可以当做是作用相似的第二次reset。

主板信号

主板信号

主板上各种信号说明一2007年08月26日星期日 13:20六、LAN LINK接口信号说明1. LAN_CLK I Lan I/F Clock(网络时钟)这个信号由Lann Chipset驱动输出,它的频率范围在5~50Mhz。

2. LAN_RXD[2:0] I Received Data(接收数据)这些信号是由Lan Chipset驱动输出到南桥。

n3. LAN_TXD[2:0] O Transmit Data(传输数据)这些信号是南桥驱动输出到Lan Chipset。

n4. LAN_RSTSYNC O Lan Reset(Lan Chip 复位信号)七、EEPROM 接口信号说明1. EE_SHCLK O EEPROM Shift Clock(EEPROM时钟)n 这个信号由南桥驱动输出到EEPROM。

2. EE_DIN I EEPROM Data In(EEPROM数据输入)这个信号是由EEPROM传数据到南桥。

n3. EE_DOUT O EEPROM Data Out(EEPROM数据输出) n 这个信号是由南桥传数据到EEPROM。

4. EE_CS O EEPROM Chip Select(片选信号)当这个信号有效时EEPROM被选择。

n八、PCI接口信号说明1. AD[31:0] I/O Address Data Bus(地址数据总线)n 是用来传送起始地址。

在内存或组态的交易期间,此地址的分辨率是一个双字组(Double Word)(即地址可被四整除),在读取或写入的交易期间,它是一个字节特定地址。

2. PAR I/O Parity Signal(同位信号)n 在地址阶段完成后一个频率,或是所有写入交易的数据阶段期间,在IDRY#被驱动到僭态后一个频率,由Initiator驱动。

所有读取交易的数据阶段期间,在TRDY#被驱动到僭态后一个频率,它也会被目前所寻址的Target驱动。

笔记本主板信号详解

笔记本主板信号详解

一 主板各芯片的功能及名词解释主板芯片组(chipset )(pciset) :分为南桥和北桥:分为南桥和北桥南桥(主外):即系统I/O 芯片(SI/O ):主要管理中低速外部设备;集成了中断控制器、DMA 控制器。

功能如下:功能如下:PCI 、ISA 与IDE 之间的通道。

之间的通道。

PS/2鼠标控制。

(间接属南桥管理,直接属I/O 管理)管理) KB 控制(keyboard )。

(键盘) USB 控制。

(通用串行总线)控制。

(通用串行总线) SYSTEM SYSTEM CLOCK CLOCK 系统时钟控制。

系统时钟控制。

I/O 芯片控制。

芯片控制。

ISA 总线。

总线。

IRQ 控制。

(中断请求)控制。

(中断请求) DMA 控制。

(直接存取)控制。

(直接存取) RTC 控制。

控制。

IDE 的控制。

的控制。

南桥的连接:南桥的连接: ISA ISA——PCI CPU CPU——外设之间的桥梁外设之间的桥梁 内存—外存外存北桥(主内):系统控制芯片,主要负责CPU 与内存、CPU 与AGP 之间的通信。

掌控项目多为高速设备,如:CPU 、Host Host Bus Bus 。

后期北桥集成了内存控制器、Cache 高速控制器;功能如下:高速控制器;功能如下: CPU 与内存之间的交流。

与内存之间的交流。

Cache 控制。

控制。

AGP 控制(图形加速端口)控制(图形加速端口) PCI 总线的控制。

总线的控制。

CPU 与外设之间的交流。

与外设之间的交流。

支持内存的种类及最大容量的控制。

(标示出主板的档次)内存控制器:决定是否读内存(高档板集成于北桥)。

586FX 82438FX VX 82438VX Cache :高速缓冲存储器。

:高速缓冲存储器。

(1)、high high——speed 高速高速 (2)、容量小)、容量小主要用于CPU 与内存北桥之间加速(坏时死机,把高速缓冲关掉)CPU Cache 内 存 I/O 芯片input/output ,(局部I/O )。

笔记本主板各种信号说明

笔记本主板各种信号说明

笔记本主板各种信号说明笔记本主板各种信号说明(其余的烦请各位达人继续补充,或者有什么错误的请指教)-笔记本主板各种信号说明(其余的烦请各位达人继续补充,或者有什么错误的请指教)- 很多的人在看笔记本图纸时,对里面的各种代号,弄不清楚!其实这些都是英文缩写首先说ALW,它的英文全称是Alway,意思是总是,如+5V ALW,它用在当电源插上后,这个电压就应该都有的,所以我们在插上电源后,只有是ALW,不管是3V ALW,还是5V ALW,只要是ALW,都应该有它相应的电压,它是给开机电路用的,如EC等。

.其次是SUS,它的英文全称是Suspend,意思是延缓,挂起的意思,如+3VSUS(SLP_S5# CTRLD POWER这些将在上电时序中讲解)它的电压产生实在ALW的电压后面,当接收到SUS_on控制电压后就会产生此一系列的电压,此电压不是主要供给电压,只是为下一步的电压产生提供铺垫,但不代表这电压不重要,没有SUS电压,后面的电压就不会产生。

再次是RUN电压,RUN电压没有缩写,它的意思就是跑、运行的意思,这个才是南北桥工作的主要电压,当然南北桥也需要SUS电压。

系统真正运行的话就需要RUN电压正常,如果RUN电压不稳定会造成主板的不稳定PLTRST#总复位信号: PLTRST#是Intel® ICH9整个平台的总复位(如:I/O、BIOS芯片、网卡、北桥等等)。

在加电期间及当S/W信号|通过复位控制寄存器(I/O 寄存器CF9h)初始化一个硬复位序列时ICH9确定PLTRST#的状态。

在PWROK和VRMPWRGD为高电平之后ICH9驱动PLTRST#最少1毫秒是无效的。

当初始化通过复位控制寄存器(I/O 寄存器CF9h)时ICH9驱动PLTRST#至少1毫秒是有效的。

.注释: 只有VccSus3_3正常时PLTRST#这个信号才起作用.THRM# 热报警信号:激活THRM#为低电平信号使外部硬件去产生一个SMI#或者SCI信号STHRMTRIP#热断路信号: 当THRMTRIP#信号为低电平型号时,从处理器发出热断路型号,ICH9马上转换为S5状态。

主板开机信号流程

主板开机信号流程

主板开机信号流程
此主题相关图片如下:
此主题相关图片如下:
1.打开电源各电压输出正常,Power Supply送出Power good讯号,经电路转成Reset讯号,以清除CPU及各Chips之内部缓存器,并设定CPU之初始地址(IP=0FFF0,CS=0F000),此地址为BIOS的起始地址
2.CPU先送出ADS#,代表接下来送的地址为有效地址
3.CPU送出Address(A3~A31),地址为IP+CS*16=FFFF0(指向BIOS)
4.CPU送出M/IO#、D/C#、W/R#,代表做内存资料读取
5.接着讯号由北桥经PCI接口传给南桥,首先送出FRAME#,代表接下来送的AD讯号为地址讯号,因为在PCI接口上Address和Data共享同一个总线
6. 送出CBE0~CBE3告诉南桥要执行Memory Read的动作
7. 再由南桥送出AEN代表地址致能
8. 送出SA0~SA19(FFFF0)寻址到BIOS,并发出BIOS CS#将BIOS致能
9. 再送出MEMR#读取BIOS资料,资料经由SD0~SD7传回南桥
10. 每四个byte(4*8bits=32bits)再透过AD0~AD31及C/BE0~C/BE3传回给北桥
11. 最后北桥每二个32bits(2*32bits=64bits)再由D0~D63送至CPU
12. STOP#代表一个指令周期结束。

ASUS工厂资料-主机板信号讲解

ASUS工厂资料-主机板信号讲解

這個訊號用於設定GTL Bus的參考電壓,這個訊號一般被設為Vcc電壓的三 分之二。 18. IGNNE# I Ignore Numeric Error(忽略數值錯誤)
這個訊號為一ICH輸出至CPU的訊號。當CPU出現浮點運算錯誤時需要此訊 號回應CPU。IGNNE#為Low時,CPU會忽略任何已發生但尚未處理的不可 遮蔽的浮點運算錯誤。但若IGNNE#為High時,又有錯誤存在時,若下一個 浮點指令是FINIT、FCLEX、FSAVE等浮點指令中之一時,CPU會繼續執 行這個浮點指令但若指令不是上述指令時CPU會停止執行而等待外部中斷 來處理這個錯誤。
這個訊號為一由ICH輸出對CPU提出中斷要求的訊號,週邊設備需 要處理資料時,對中斷控制器提出中斷要求,當CPU偵測到INTR 為High時,CPU先完成正在執行的匯流排周期,然後才開始處理 INTR中斷要求。
10
Confidential
Document
21. PROCHOT#
I/O
Processor Hot(CPU過溫指示)
2
3.
ADS#
I/O
Address Strobe(地址選通)
當這個信號被宣稱時說明在地址信號上的數據是有效的。在一個新 的交易中,所有Bus上的信號都在監控ADS#是否有效,一但ADS# 有效,它們將會作一些相應的動作,如:奇偶檢查、協義檢查、地 址解碼等操作。 4. ADSTB[1:0]# I/O Address Strobes
這些訊號由CPU接到NB(北橋),當總線擁有者開始一個新的交 易時,由它來定義交易的命令。
11
Confidential
Document
23. RESET#
I
Reset(重置訊號)

电脑主板工作信号名词解释集合

电脑主板工作信号名词解释集合

电脑主板工作信号名词解释集合电脑主板工作信号名词解释之RSMRST# (2)电脑主板工作信号名词解释之PWRBTN#及IO_PWRBTN# (3)电脑主板工作信号名词解释之SLP_S3# SLP_S5#及SUSB# SUSC# (4)电脑主板工作信号名词解释之PSON# (5)电脑主板工作信号名词解释之VCORE_EN VTT_PWRGD (5)电脑主板工作信号名词解释之PWROK SB_PWROK NB_PWROK (7)电脑主板工作信号名词解释之RSMRST#RSMRST# IO芯片的准备好信号,就是IO的供电3VSB,BATT正常后IO就会送出该信号RSMRST#正常后IO芯片才会正常工作,所以在修不触发的板子时,这是一个关键测试点该信号在电脑接通电源后就应该一直保持在3V左右的高电平该信号一般是3VSB经过一个K级以上电阻提供上拉,常见的4.7K,8.2K等如果该信号没有或偏低,需检查其上拉电阻,有时主板该信号会连着网卡芯片,所以此信号不正常时需拆掉网卡芯片看是否是网卡芯片把它拉低了,然后就是更换IO芯片,然后就是南桥了,有部分主板(SIS芯片组的最常见)RSMRST#信号同时也会送给北桥,如华硕的P5SD2-A P5SD2-VM等电脑主板工作信号名词解释之RTCRST# BATOK# SYSRST#RTCRST# BATOK# SYSRST# 这几个信号其实就是同一个信号,只是在不同的芯片组中表示的不一样RTCRST#一般在INTEL芯片组及NVIDIA芯片组的电路图中标识(有些地方标识的RTC_RST#)BATOK#一般在SIS芯片组的电路图中标识SYSRST#一般在AMD芯片组的电路图中标识这些信号一般可以理解为CMOS跳线电压准备好,如BATOK#就很好理解,BAT代表CMOS电池电压,OK那就是准备好了的意思,连起来就是CMOS电池电压准备好这些信号大部分是从CMOS跳线的中间一针直接连着南桥给南桥提供最基本的供电,使南桥的32.768晶振起振,不过也有少数主板会经过一些电阻再接到南桥我们都知道32.768晶振不起振电脑就不能开机(部分主板可以开机),所以这个RTCRST# BATOK# S YSRST# 不正常时就会影响到开机,造成不能触发另外像图中那个双二极管会经常损坏,造成CMOS不能保存的问题RTCRST#简易图示电脑主板工作信号名词解释之PWRBTN#及IO_PWRBTN#PWRBTN 主板上电时的一个信号,即电脑开关就是这个信号,在电脑接通电源的时候,3VSB或5VSB通过一个4.7K或8.2K等的电阻给该信号提供上拉,所以在接通电源时该信号的电压是3. 3V或5V的高电平,而按下开关的时候该信号变为0V低电平(开关的另一端是接地的,按下开关时就是把PWRBTN信号接到地上了),然后松开开关PWRBTN又回到3.3V或5V的高电平。

主板信号说明

主板信号说明

首先说ALW,它的英文全称是Alway,意思是总是,如+5V ALW,它用在当电源插上后,这个电压就应该都有的,所以我们在插上电源后,只有是ALW,不管是3V ALW,还是5V ALW,只要是ALW,都应该有它相应的电压,它是给开机电路用的,如EC等其次是SUS,它的英文全称是Suspend,意思是延缓,挂起的意思,如+3VSUS(SLP_S5# CTRLD POWER这些将在上电时序中讲解)它的电压产生实在ALW的电压后面,当接收到SUS_on控制电压后就会产生此一系列的电压,此电压不是主要供给电压,只是为下一步的电压产生提供铺垫,但不代表这电压不重要,没有SUS电压,后面的电压就不会产生。

再次是RUN电压,RUN电压没有缩写,它的意思就是跑、运行的意思,这个才是南北桥工作的主要电压,当然南北桥也需要SUS电压。

系统真正运行的话就需要RUN电压正常,如果RUN电压不稳定会造成主板的不稳定。

PLTRST#总复位信号: PLTRST#是Intel® ICH9整个平台的总复位(如:I/O、BIOS芯片、网卡、北桥等等)。

在加电期间及当S/W信号通过复位控制寄存器(I/O 寄存器CF9h)初始化一个硬复位序列时ICH9确定PLTRST#的状态。

在PWROK和VRMPWRGD为高电平之后ICH9 驱动PLTRST#最少1毫秒是无效的。

当初始化通过复位控制寄存器(I/O 寄存器CF9h)时ICH9驱动PLTRST#至少1毫秒是有效的。

注释: 只有VccSus3_3正常时PLTRST#这个信号才起作用.THRM# 热报警信号:激活THRM#为低电平信号使外部硬件去产生一个SMI#或者SCI 信号THRMTRIP# 热断路信号: 当THRMTRIP#信号为低电平型号时,从处理器发出热断路型号,ICH9马上转换为S5状态。

ICH9将不等待来自处理器的准予停止的信号返回便进入S5状态。

SLP_S3#S3 休眠控制信号: SLP_S3# 是电源层控制。

电脑主机板控制信号功能与故障总结

电脑主机板控制信号功能与故障总结

电脑主机板控制信号功能与故障总结电脑主机板控制信号功能与故障总结IO CHRDX 定义通道检测准备好信号位置:IO槽A10工作状态:高电平有效引发故障:主机开机不稳定数码卡显示不开机,第一代码C1地址波形闪动一下停止。

REFRESH 定义:1,用来指示一个刷新周期并能由通道驱动2,动态可读写贮存器位置:ISA槽B19工作状态:高电平有效故障特征:上拉电阻开路,会引起进档机。

对主机无影响主要是出入通道上(不读A,进A 档机,读A档机)BGA坏低电平到2抓到C盘参数后无法引导DEVSEL 定义:外设选定信号位置:PCI上74脚工作状态:高电平有效,上接+5V上拉电阻与两BGA连故障:1,开路,不开机或PCI不显2,电平低,不开机或PCI不显48M时钟位置:5595(120)脚微机主板维修思路开机:(不开机就是CPU不工作)查找步骤:先查信号再查阻值。

1、供电(跳线超频就是改变CPU工作电压)。

〈1〉CPU供电(1.5V)插上负载看1.5V有无——无,看三极管的三种供电(一种5V,另外两面三种是电压IC输出给效应管G极的一个4点多伏一个7点多伏的电压)——IC供电(12V/5V)——直接提供电压的电源插座。

(如有12V无输出——IC坏输出不是4点多伏和7点伏的电压)——IC坏OR 三极管坏CPU工作电压低(如电压IC输出是10V——3极管坏OR 开路。

当不插CPU工作电压正常。

,插上CPU 工作电压没有或偏低,——电压IC坏OR 负载短路。

〈2〉VID电压(5V)IC输出VID——经排阻——CPU2、VTT电压(1.5v)(控制线本身有高低电平)给地址数据线供电同时也给CPU供电VTT电压是三极管(通常是CPU旁的大三极管)调整后经排阻给CPU数据和地址线的。

3、导致CPU不工作的其它原因。

〈1〉供电〈2〉时钟〈3〉复位——无——电源IC电源好信号和电源IC有条直线OR 晶振。

〈4〉CPU跳线跳错〈5〉32768晶振——插上CPU没有复位,不插CPU复位正常〈6〉CPU的数据,地址,控制线短路或开路都有可能使CPU不工作。

主板上各种信号说明

主板上各种信号说明

主板上各种信号说明一、CPU接口信号说明1. A[31:3]# I/O Address(地址总线)ν这组地址信号定义了CPU的最大内存寻址空间为4GB。

在地址周期的第一个子周期中,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型。

2. A20M# I Adress-20 Mask(地址位20屏蔽)ν此信号由ICH(南桥)输出至CPU的信号。

它是让CPU在Real Mode(真实模式)时仿真8086只有1M Byte(1兆字节)地址空间,当超过1 Mbyte位空间时A20M#为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上。

3. ADS# I/O Address Strobe(地址选通)ν当这个信号被宣称时说明在地址信号上的数据是有效的。

在一个新的交易中,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作。

4. ADSTB[1:0]# I/O Address Strobesν这两个信号主要用于锁定A[31:3]#和REQ[4:0]#在它们的上升沿和下降沿。

相应的ADSTB0#负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#。

5. AP[1:0]# I/O Address Parity(地址奇偶校验)ν这两个信号主要用对地址总线的数据进行奇偶校验。

6. BCLK[1:0] I Bus Clock(总线时钟)这两个Clock主要用于供应在Host Bus上进行交易所需的Clock。

ν7. BNR# I/O Block Next Request(下一块请求)ν这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有者不能做任何一个新的交易。

8. BPRI# I Bus Priority Request(总线优先权请求)ν这个信号主要用于对系统总线使用权的仲裁,它必须被连接到系统总线的适当Pin 。

主板RESET信号介绍 ppt课件

主板RESET信号介绍  ppt课件

GMCH
CPURESET# ICH_SYNC#
CPUPWRGD CPURESET#
HDBR#
CPU
ppt课件
7
RESET相關信號
• RI#: (Ring indicate) 這是一個從modem輸入的信 號.此信號動作可以開啟一個喚醒事件.
ppt课件
8
RESET相關信號
• PWRBTN#: (Power Button) 電源按鈕, 如果系統處在睡 眠狀態,那麼按下此按鈕後將會喚醒系統(開機). 此信號 如果按下超過4S, 將會無條件進入S5狀態.
• ICH_PLTRST#: (Platform Reset) PLTRST# 用來復位Platform上的設 備(如: SIO, N, (G)MCH,IDE,TPM 等等). CONNOLLY機種 上次信號將會送給FWH, GMCH, SIO. 再經由SIO轉出 IDE_RESET#, PCIEERSET#和PCISLOTRESET#.
• Power OK/GD: Super I/O收到電源OK信號後,會進一步提供 POWER OK信號至SB&NB,最後由NB提供CPUPOWERGD至CPU.
ppt课件
3
主板上電時序
• Clock: 當主板Vcore電壓輸出後, Clock Generator開始工作,輸出主板各部 件需要之頻率.
ICH_PLTRST# SLP_S4# SLP_S3# RSMRST#
RESET分布
ICH_PCIRST#
Enable BCMRST#
Gate
LAN Chip
GPO_LAN_DISABLE#
CODECRST#
CODEC
ICH7
ICH_PLTRST#

主板上各种信号说明及中断

主板上各种信号说明及中断

主板上各种信号说明及中断一、CPU接口信号说明1. A[31:3]# I/O Address(地址总线)这组地址信号定义了CPU的最大内存寻址空间为4GB。

在地址周期的第一个子周期中,这些Pin传输的是交易的地址,在地址周期的第二个子周期中,这些Pin传输的是这个交易的信息类型。

2. A20M# I Adress-20 Mask(地址位20屏蔽)此信号由ICH(南桥)输出至CPU的信号。

它是让CPU在Real Mode(真实模式)时仿真8086只有1M Byte(1兆字节)地址空间,当超过1 Mbyte位空间时A20M#为Low,A20被驱动为0而使地址自动折返到第一个1Mbyte地址空间上。

3. ADS# I/O Address Strobe(地址选通)当这个信号被宣称时说明在地址信号上的数据是有效的。

在一个新的交易中,所有Bus上的信号都在监控ADS#是否有效,一但ADS#有效,它们将会作一些相应的动作,如:奇偶检查、协义检查、地址译码等操作。

4. ADSTB[1:0]# I/O Address Strobes这两个信号主要用于锁定A[31:3]#和REQ[4:0]#在它们的上升沿和下降沿。

相应的ADSTB0#负责REQ[4:0]#和A[16:3]#,ADSTB1#负责A[31:17]#。

5. AP[1:0]# I/O Address Parity(地址奇偶校验)这两个信号主要用对地址总线的数据进行奇偶校验。

6. BCLK[1:0] I Bus Clock(总线时钟)这两个Clock主要用于供应在Host Bus上进行交易所需的Clock。

7. BNR# I/O Block Next Request(下一块请求)这个信号主要用于宣称一个总线的延迟通过任一个总线代理,在这个期间,当前总线的拥有者不能做任何一个新的交易。

8. BPRI# I Bus Priority Request(总线优先权请求)这个信号主要用于对系统总线使用权的仲裁,它必须被连接到系统总线的适当Pin 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档