东师《数字电路与数字逻辑》19春在线作业1
东师《数字电路与数字逻辑(高起专)》15秋在线作业1
东师《数字电路与数字逻辑(高起专)》15秋在线作业1一、单选题(共10 道试题,共30 分。
)V 1. 触发器可以记忆()位二值信号。
A. 1B. 2C. 4D. 8满分:3 分2. ()中的数据可以在移位脉冲作用下依次逐位右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出,十分灵活,用途也很广。
A. 移位寄存器B. 寄存器C. 存储器满分:3 分3. 共阳极的数码管输入信号的有效电平是()电平。
A. 高B. 低C. 不确定满分:3 分4. 四个输入的译码器,其输出端最多为()。
A. 4B. 8C. 10D. 16满分:3 分5. 组合电路是由()。
A. 门电路构成B. 触发器构成C. A和B满分:3 分6. 将二进制数1110111.0110101转换为十六进制数是:()A. 71.F1B. 73.6EC. 80.F1D. 77.6A7. 逻辑表达式通过逻辑变量、常量、()来描述逻辑函数的因果关系A. 逻辑运算B. 程序C. 符号D. 伪代码满分:3 分8. 将二进制数000100000011.0010转换为十进制数是:()A. 252.125B. 225.125C. 259.125D. 255.125满分:3 分9. 2421码110010111110转换为十进制数是:()A. 26.48B. 23.84C. 65.28D. 42.6410. 逻辑代数的化简法主要有两种——公式化简法和()化简法。
A. 卡诺图B. ERA图C. 矩阵D. 算术满分:3 分二、多选题(共10 道试题,共30 分。
)V 1. 最大项具有下列性质:()。
A. 在输入变量的任何取值下必有一个最大项,而且仅有一个最大项的值为0。
B. 任意两个最大项之和为1。
C. 全体最大项之积为0。
D. 只有一个变量不同的两个最大项的乘积等于各相同变量之和满分:3 分2. TTL电路的输出级是由构成的“推拉式”电路。
数字电路与数字逻辑(高起专)-东北师范大学考试及答案
Y2= X3⊕X2
Y1= X3⊕X2⊕X1
Y0= X3⊕X2⊕X1⊕X0
三、画图题
1.用两个74LS138设计一个4-16的译码器。(提示:在74LS138的示意图上直接连线即可)
(10分)
G1Y0
G2AY1
G2BY2
Y3
Y4
A Y5
B Y6
C Y7
G1Y0
G2AY1
G2BY2
Y3
Y4
A Y5
3.电路具有两个稳定状态,在无外来触发信号作用时,电路将(保持原状态不变)
4.用二进制码表示指定高散电平的过程称为(编码)
5.下列逻辑电路中为时序逻辑电路的是(数码寄存器)
6.随机存储器具有(读/写)功能
7.一个容量为512*1的静态RAM具有(地址线9根,数据线1根)
8.随机存储器具有(读/写)功能
3.把下列4个不同数制的数(76.125)D、(27A)H、(10110)B、(67)O按从大到小的次序排列((27A)H)>(76.125)D)>((67)O )>((10110)B )。
4.对于D触发器,欲使Qn+1=Qn,输入D=(Qn),对于T触发器,欲使Qn+1=Qn,输入T=(1)
5.一个512*8位的ROM芯片,地址线为(9)条,数据线为(8)条。
15.余3码01101001.01110011转换为十进制数是:(36.40)
16.将二进制数1011110.0100101转换为十六进制数是:(5E.45)
17.组合电路是由(门电路构成)
18.时序逻辑电路的特点是(任意时刻电路的输出不但取决于这一时刻的输入信号,而且还与电路输入信号前的状态有关)
东师《数字电路与数字逻辑》20春在线作业1答案346
(单选题)1: 一般门电路的为1—5,最多不超过()。
A: 6
B: 7
C: 8
D: 9
正确答案: C
(单选题)2: 与非门至少一个输入端接低电平时,输出电压的值称为输出()电平。
A: 低
B: 高
C: 不确定
正确答案: B
(单选题)3: 如逻辑变量A、B、C及其推理关系f,用逻辑代数表示出来为:逻辑函数F关于逻辑变量A、B、C的推理关系f的表达式记为()。
A: F=f(A,B,C)
B: f=F(A,B,C)
C: f=f(A,B,C)
正确答案: A
(单选题)4: GAL的中文全称是()
A: 通用阵列逻辑
B: 现场可编程门阵列
C: 可编程逻辑阵列
D: 可编程阵列逻辑
正确答案: A
(单选题)5: 逻辑代数的化简法主要有两种——公式化简法和()化简法。
A: 卡诺图
B: ERA图
C: 矩阵
D: 算术
正确答案: A
(单选题)6: 随机存储器具有()功能
A: 读/写
B: 无读/写
C: 只读
D: 只写
正确答案: A
(单选题)7: 555定时器电路是一种()
A: 单极型中规模集成电路
B: 双极型中规模集成电路。
东师《数字电路与数字逻辑》20春在线作业1答案528
(单选题)1: 下列不属于简单PLD的是()
A: PLA
B: PAL
C: GAL
D: CPLD
正确答案: D
(单选题)2: 无论是那一种ADC,都是要把()
A: 离散的模拟量转换成连续的数字量
B: 离散的模拟量转换成离散的数字量
C: 连续的模拟量转换成离散的数字量
D: 连续的模拟量转换成连续的数字量
正确答案: C
(单选题)3: ISP工程KIT是基于()编程接口实现的
A: PC串行I/O
B: PC并行I/O
C: 端口号
D: 存储器地址
正确答案: B
(单选题)4: 一个容量为1K*8的存储器有()个存储单元
A: 8
B: 8K#8000
C: 8192
正确答案: B
(单选题)5: 在外加触发信号有效时,电路可以触发翻转,实现()。
A: 置0
B: 置1
C: 置0或置1
正确答案: C
(单选题)6: 多余输入端可以悬空使用的门是()。
A: 与非门
B: TTL与非门
C: 或非门
D: 亦或门
正确答案: B
(单选题)7: 寄存器是用来暂存数据的()部件。
A: 物理
B: 物理和逻辑
C: 逻辑。
《数字逻辑电路》试题及参考答案
《数字逻辑电路》在线作业参考资料一、单选题1. 一位8421BCD计数器,至少需要(B)个触发器A 3B 4C 5D 102. 在(A)的情况下,函数运算的结果是逻辑“1”A全部输入是“0” B任一输入是“0” C任一输入是“1” D全部输入是“1”3. 表示两个相邻脉冲重复出现的时间间隔的参数叫(A )A.脉冲周期B.脉冲宽度C.脉冲前沿D.脉冲后沿4. 只能读出不能写入,但信息可永久保存的存储器是(A)A.ROMB.RAMC.RPROMD.PROM5. 在(D)的情况下,函数Y=AB运算的结果不是逻辑“0”。
A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”6. 下列哪些信号一定不属于数字信号(A)A.正弦波信号B.时钟脉冲信号C.音频信号D.视频图像信号7. 在(B)的情况下,函数Y=/(AB)运算的结果不是逻辑“0”。
A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”8. 符合六变量m5的相邻最小项,有下列(C )说法成立A. 共有5 个相邻最小项B. m0、m4、m7、m13是它的相邻项C. 共有6 个相邻最小项D. m4、m21、m13、m38是它的相邻项9. 下列器件中,属于时序部件的是(A)A.计数器B.译码器C.加法器D.多路选择器10. 在n变量的逻辑函数F中,有(C )A. 若mi为1,则Mi也为1B. 若F所有mi为0,则F为1C. 若F所有Mi为1,则F为1D. F的任一最小项标记为mni( i = 1~2n )11. 半加器的逻辑功能是(A)A. 两个同位的二进制数相加B. 两个二进制数相加C. 两个同位的二进制数及来自低位的进位三者相加D. 两个二进制数的和的一半12. 1路—4路数据分配器有(A)A.一个数据输入端,两个选择控制端,四个数据输出端B.四个数据输入端,两个选择控制端,一个数据输出端C.一个数据输入端,一个选择控制端,四个数据输出端D.四个数据输入端,一个选择控制端,一个数据输出端13. 全部的最小项之和恒为(B)A.0B.1C.0或1D.非0非114. 对于四变量逻辑函数,最小项有(D)个A.0B.1C.4D.1615. 逻辑表达式A+BC=( C )A. ABB. A+CC. (A+B)(A+C)D. B+C16.在(A)的情况下,函数运算的结果不是逻辑“1”A全部输入是“0” B 任一输入是“0”C任一输入是“1” D全部输入是“1”17. 十进制数25用8421BCD码表示为(B )。
奥鹏东北大学19春学期《计算机数字逻辑基础》在线作业1辅导答案
东大19春学期《计算机数字逻辑基础》在线作业1
一、单选题共20题,60分
1、
1、二进制数1011的等值十进制数为
A11
B12
C14
D16
【东大试卷】选择是:A
2、构成时序电路必须有:A、计数器 B、组合电路 C、门电路 D、存储电路AA
BB
CC
DD
【东大试卷】选择是:D
3、
1、可以有多个有效输入电平的编码器为
A优先编码器
B二一十进制编码器
C二进制编码器
D高有效编码器
【东大试卷】选择是:A
4、断电之后,能够将存储内容保存下来的存储器是:
ARAM
BROM
C计数器
D移位寄存器
【东大试卷】选择是:B
5、八路数据分配器,其地址输入端有。
A.1个 B.8个 C.3个 D.4个
A1
B8
C3
D4
【东大试卷】选择是:C。
[东北师范大学]《数字电路与数字逻辑》20春在线作业1-4
【奥鹏】-[东北师范大学]数字电路与数字逻辑20春在线作业1 试卷总分:100 得分:100第1题,组合逻辑电路的输出和()的状态有关。
A、输出B、输入C、输入和输出正确答案:B第2题,逻辑代数由逻辑变量集、逻辑常量及其()构成.A、逻辑运算B、程序C、符号D、伪代码正确答案:A第3题,将十六进制数E3.14B转换为二进制数是:()A、10011110.001011100010B、11000111.010*********C、11100011.000101001011D、11101010.110010110101正确答案:C第4题,ispEXPERT设计输入不可采用()A、原理图B、硬件描述语言C、功能模拟D、混合输入正确答案:C第5题,555定时器不可以组成( )A、多谐振荡器B、单稳态触发器C、施密特触发器D、JK触发器正确答案:D第6题,组合电路()。
A、可能出现竞争冒险B、一定出现竞争冒险C、状态改变时,可能出现竞争冒险正确答案:C第7题,电路具有两个稳定状态,在无外来触发信号作用时,电路将()。
A、自动变化B、保持原状态不变C、不确定正确答案:B第8题,PLSI器件的实现功能的核心部分是()A、通用逻辑块(GLB)B、总体布线池(GRP)C、输出布线池(ORP)D、输入输出单元正确答案:A第9题,描述小规模时序逻辑电路的有效的方法是()A、方程法B、状态表/状态转换表C、状态图/状态转换图D、时序图方法正确答案:A第10题,组合电路是由()。
A、门电路构成B、触发器构成C、A和B正确答案:A第11题,下列关于GAL说法正确的是()A、与阵列可编程B、或阵列可编程C、或阵列固定D、与阵列可固定正确答案:A,C第12题,PLS2000与3000系列中基本逻辑单元与PLS1000系列不同之处是()A、全局时钟结构B、I/O单元C、输出使能结构D、输出布线池结构正确答案:A,B,C,D第13题,最常用的两种整形电路是()。
东北师范大学智慧树知到“公共课”《数字电路与数字逻辑》网课测试题答案2
东北师范大学智慧树知到“公共课”《数字电路与数字逻辑》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共15题)1.ADC0801~0805芯片具有三态输出锁存器,可以直接驱动数据总线,因此可与微处理器进行接口并且非常简单。
()A.错误B.正确2.TTL与门电路,多余输入端可接()。
A.VCCB.与有信号输入端并联C.悬空3.同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
()A.错误B.正确4.555定时器电路是一种()。
A.单极型中规模集成电路B.双极型中规模集成电路C.单极型大规模集成电路D.双极型大规模集成电路5.ISP Expert可以进行功能仿真(Functional Simulation),但不可以进行时序仿真。
()A.错误B.正确6.施密特触发器的特点是()。
A.有两个稳定状态B.有一个稳定状态C.电路状态的翻转是用电位触发D.电路状态的翻转是用信号触发7.“溢出”一般是指计算机在运算过程中产生的数超过了机器的位的表示的范围。
()A.错误B.正确8.如果输入变量有n个,则组合有()种输入组合。
A.nB.2nC.n/2D.2的n次幂9.如逻辑变量A、B、C及其推理关系f,用逻辑代数表示出来为:逻辑函数F关于逻辑变量A、B、C的推理关系f的表达式记为()。
A.F=f(A,B,C)B.f=F(A,B,C)C.f=f(A,B,C)10.逐次逼近型ADC电路由()组成。
A.移位寄存器B.D/A转换器C.参考电压源VREFD.电压比较器E.脉冲发生器及控制电路11.编码与译码是互逆的过程。
()A.错误B.正确12.所谓对偶规则,是指当某个逻辑恒等式成立时,则其对偶式()。
A.不成立B.可能成立C.不确定D.成立13.采用不可重触发单稳态触发器时,若在触发器进入暂稳态期间再次受到触发,输出脉宽可在此前暂稳态时间的基础上再展宽tW。
()A.错误B.正确14.单稳态触发器具有()功能。
《数字电路》第01_04章在线测试答案
《数字电路》第01_04章在线测试答案《数字电路》第01章在线测试《数字电路》第01章在线测试剩余时间:59:54答题须知:1、本卷满分20分。
2、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。
3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。
第一题、单项选择题(每题1分,5道题共5分)1、将下面的二进制数转换为等值的十进制数:(01101)2A、10B、13C、15D、172、逻辑函数的基本运算有与、或和A、与或B、非C、同或D、异或3、在一个函数中,将其中的与“·”换成或“+”,所有的或“+”换成与“·”;“0”换成“1”,“1”换成“0”;原变量换成反变量,反变量换成原变量。
这个规则称为A、反演规则B、代入规则C、摩根规则D、取消规则4、逻辑函数式通常指的是把逻辑函数的输入、输出关系写成()等的组合式。
A、异或B、最大项C、与、或、非D、同或5、将最小项各用一个小方格表示,并按一定规则(几何相邻的也逻辑相邻)排列,这样的图形称为A、逻辑图B、最小项C、最大项D、卡诺图第二题、多项选择题(每题2分,5道题共10分)1、数字逻辑中常用的数制有A、二进制B、八进制C、十进制D、十六进制E、五十进制F、一百进制2、逻辑函数的基本规则(定理)包括A、代入规则B、反演规则C、最小规则D、对偶规则E、最大规则3、卡诺图具有下面哪些特点A、每个方格内至少包含两个最小项B、几何相邻的最小项,逻辑上也相邻C、几何相邻的情况包括相接(紧挨着)D、是上下、左右均闭合的图形E、几何相邻的情况包括相对(任一行或任一列的两头)4、画卡诺图时遵循的原则包括A、圈内的1格数必须是2的k次方(2,4,8,16等)B、相邻1格包括:上下底、左右边、四角C、圈越大越好(圈尽可能少)D、同一个1格可被不同圈包围,但新增圈中要包含新的1格E、必须要把1格圈完5、数字电路中,逻辑函数常用的两种化简方法有A、加减消去法B、公式法化简C、乘除消去法D、卡诺图法化简E、微变等效电路法第三题、判断题(每题1分,5道题共5分)1、16进制的基数为16正确错误2、在数字电路中,主要研究的是电路的输入与输出之间的逻辑关系,因此数字电路又称逻辑电路,其研究工具是逻辑代数。
东师数字电路与数字逻辑19秋在线作业1-0003参考答案
数字电路与数字逻辑19在线作业1-0003
试卷总分:100 得分:100
一、单选题(共10 道试题,共30 分)
1.下列不属于简单PLD的是()
A.PLA
B.PAL
C.GAL
D.CPLD
答案:D
2.无论是那一种ADC,都是要把()
A.离散的模拟量转换成连续的数字量
B.离散的模拟量转换成离散的数字量
C.连续的模拟量转换成离散的数字量
D.连续的模拟量转换成连续的数字量
答案:C
3.ISP工程KIT是基于()编程接口实现的
A.PC串行I/O
B.PC并行I/O
C.端口号
D.存储器地址
答案:B
4.一个容量为1K*8的存储器有()个存储单元
A.8
B.8K#8000
C.8192
答案:B
5.在外加触发信号有效时,电路可以触发翻转,实现()。
A.置1
B.置0或置1
C.置0
答案:B。
东北师范大学数字电路与数字逻辑17秋在线作业1-3
东北师范大学数字电路与数字逻辑17秋在线作业1
一、单选题
1、A
2、A
3、C
4、C
5、B
一、单选题(共 10 道试题,共 30 分。
)V 1. 随机存储器具有()功能
A. 读/写
B. 无读/写
C. 只读
D. 只写
正确答案:A
2. 将十进制数456.6875转换为二进制数是:()
A. 111001000.1011
B. 110001001.1011
C. 100110111.0011
D. 110011010.1101
正确答案:A
3. 无论是那一种ADC,都是要把()
A. 离散的模拟量转换成连续的数字量
B. 离散的模拟量转换成离散的数字量
C. 连续的模拟量转换成离散的数字量
D. 连续的模拟量转换成连续的数字量
正确答案:C
4. 一般门电路的为1—5,最多不超过()。
A. 6
B. 7
C. 8
D. 9
正确答案:C
5. 将二进制数11001.01转换为十进制数是:()
A. 20.25
B. 25.25
C. 25.20
D. 25.10
正确答案:B
6. 用二进制码表示指定离散电平的过程称为()
A. 采样
B. 量化
C. 保持
D. 编码
正确答案:D
7. 一个无符号10位数字输入的DAC,其输出电平的级数为( )
A. 4
B. 10
C. 1024。
《数字电路与数字逻辑》练习题答案
《数字电路与数字逻辑》练习题答案《数字电路与数字逻辑》练习题一答案一、填空 1、75 3.375 2、11110103、(17A)H>(376.125)D>(67)O>(11000)B4. 40,3.31255. 0.1101B,0.61O,0.DH11111110.01B,376.4O,FE.4H6. +1111101,01111101,01111101,01111101 ―101010,1101010,1010101,10101107.(A?B)(C?D)(A?C) (A?B)(C?D)(A?C) 8.0 19.101011.1 2B.8 10.2 1 11、81,3.62512、11111110.01, 11111110.01, 11111110.01, 11111110.01 13、(27A)H>(76.125)D>(67)O>(10110)Bn14、Qn, 1 15、9, 8 16、4 17、(3FFF)H18、AB A+B AB+C 19、32进制20. 56,2.812521. 100101B,45O,25H101.0101B,5.24O,5.5H22. +1111100,01111100,01111100,01111100―11101,111101,100010,100011 23. A B ,A,AB + AC ,A+B C24.(4E.4)16=(1001110.01)2=(116.2)8=(1111000.00100101)8421 25、(10011001)余3码 (1010101)格雷码 26.10101 11010 11011 27、输入原来状态 28、(A+C)(B+C) 29、10,8 30、T触发器31、随机存取存储器RAM 只读存储器ROM 32、833、ABC?ABC?ABC 34、A?B?B?C35,6.562536. 110011,63,33;101.0101,5.24, 5.5 37. +1101000,01101000,01101000,01101000;-100111,1100111,1011000,1011001 38.A B,A, A + B , A +BC二、单项选择题:1 A 三简答题 1.2 B3 C4 C5 C6 D7 B8 C9 C 10 C 2.(1)AB?CD?CD?BD?ABD(或ABC) (2)F?A?B 异或操作3.分析以下电路,说明电路功能。
东北师范大学奥鹏数字电路与数字逻辑20春在线作业2标准答案
B.正确
正确答案:B
10.与八进制数(47.3)8等值的数为(100111.011)2。
A.错误
B.正确
正确答案:B
11.在PLS2000与3000系列中基本逻辑单元与LS1000系列完全相同,只是在全局时钟结构、I/O单元、输出使能结构输出布线池结构上有所不同
A.错误
B.正确
正确答案:A
12.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
正确答案:C
5.数字电路中使用的数制是()。
A.二进制
B.八进制
C.十六进制
D.十进制
正确答案:A
6.所谓对偶规则,是指当某个逻辑恒等式成立时,则其对偶式()。
A.不成立
B.可能成立
C.不确定
D.成立
正确答案:D
7.时序逻辑电路必不可少的部分是()
A.存储电路
B.组合电路#内部电路
C.输入端
正确答案:A
A.错误
B.正确
正确答案:A
20.将十进制数25.3125转换成相应的十六进制数是19.4。
A.错误
B.正确
正确答案:A
D.可编程阵列逻辑
正确答案:B
3.随机存储器具有()功能
A.读/写
B.无读/写
C.只读
D.只写
正确答案:A
4.将十六进制数E3.14B转换为二进制数是:()
A.10011110.001011100010
B.11000111.010101111100
C.11100011.000101001011
D.11101010.110010110101
8.只读存储器具有()功能
A.读/写
数字电路与数字逻辑19秋在线作业1 下列不属于简单PLD的是
数字电路与数字逻辑19秋在线作业11 单选题1 下列不属于简单PLD的是() DA PLAB PALC GALD CPLD2 无论是那一种ADC,都是要把() CA 离散的模拟量转换成连续的数字量B 离散的模拟量转换成离散的数字量C 连续的模拟量转换成离散的数字量D 连续的模拟量转换成连续的数字量3 ISP工程KIT是基于()编程接口实现的 BA PC串行I/OB PC并行I/OC 端口号D 存储器地址4 一个容量为1K*8的存储器有()个存储单元 BA 8B 8K#8000C 81925 在外加触发信号有效时,电路可以触发翻转,实现()。
CC 置0或置16 多余输入端可以悬空使用的门是()。
BA 与非门B TTL与非门C 或非门D 亦或门7 寄存器是用来暂存数据的()部件。
CA 物理B 物理和逻辑C 逻辑8 二进制数100111011转换为八进制数是:() CA 164B 543C 473D 4569 组合电路是由()。
AA 门电路构成B 触发器构成C A和B10 用二进制码表示指定离散电平的过程称为() DA 采样D 编码2 多选题1 ROM的一般结构由哪几部分组成() A C DA 地址译码器B 指令译码器C 存储矩阵D 读出电路2 PLD编程连接点有哪几种形式() A C DA 固定连接B 不固定连接C 编程连接D 不连接3 基本RS触发器用两个输入端分别加有效信号(在这里低电平有效)可使触发器直接()。
A BA 置0B 置1C 置-14 根据输出信号的特点可将时序电路分为() A BA Mealy型B Moore型C 同步时序逻辑电路D 异步时序逻辑电路5 输入级由组成。
() A BA 多发射级三极管B 电阻C 二极管D 电容6 脉冲异步时序逻辑电路中的存储元件可以采用()。
A B C DA 时钟控制RS触发器B D触发器C 基本RS触发器D JK触发器7 ()的权存在着2的幂次关系。
数字电路与数字逻辑19春在线作业1-0002.95BB9419-07
数字电路与数字逻辑19春在线作业1-0002
逻辑表达式通过逻辑变量、常量、()来描述逻辑函数的因果关系
A:逻辑运算
B:程序
C:符号
D:伪代码
答案:A
一位8421BCD码计数器至少需要()个触发器
A:3
B:4
C:5
D:10
答案:B
逻辑是指事物的因果关系,或者说是条件与结果的关系,这些因果关系可用()来描述。
A:逻辑代数
C:图
D:算法
答案:A
如果输入变量有n个,则组合有()种输入组合。
A:n
B:2n
C:n/2
D:2的n次幂
答案:D
多谐振荡器有()
A:两个稳态
B:一个稳态,两个暂稳态
C:一个稳态,一个暂稳态
D:两个暂稳态
答案:D
逻辑代数的基本运算有三种:与运算、或运算和()运算。
东师《数字电路与数字逻辑》20春在线作业1答案715
(单选题)1: 555定时器电路是一种()
A: 单极型中规模集成电路
B: 双极型中规模集成电路
C: 单极型大规模集成电路
D: 双极型大规模集成电路
正确答案: B
(单选题)2: 用若干RAM实现位扩展时,其方法是将()相应地并联在一起A: 地址线
B: 数据线
C: 片选信号线
D: 读/写线
正确答案: A
(单选题)3: 将十进制数456.6875转换为二进制数是:()
A: 111001000.1011
B: 110001001.1011
C: 100110111.0011
D: 110011010.1101
正确答案: A
(单选题)4: 时序逻辑电路必不可少的部分是()
A: 存储电路
B: 组合电路#内部电路
C: 输入端
正确答案: A
(单选题)5: 典型的TTL与非门电路结构由输入级、倒相级、()三部分组成。
A: 输出级
B: 高电极
C: 低电极
正确答案: A
(单选题)6: 从存储功能来看ROM的结构由()
A: 地址译码器组成
B: 只读的存储矩阵组成
C: 指令译码器组成
D: 地址译码器和只读的存储矩阵组成
正确答案: D
(单选题)7: 在外加触发信号有效时,电路可以触发翻转,实现()。
A: 置0
B: 置1
C: 置0或置1。
东师19秋《数字电路与数字逻辑》在线作业1
B.置0或置1
C.置0
答案:B
6.多余输入端可以悬空使用的门是()。
A.或非门
B.亦或门
C.与非门
D.TTL与非门
答案:D
7.寄存器是用来暂存数据的()部件。
A.逻辑
B.物理和逻辑
C.物理
答案:A
8.二进制数100111011转换为八进制数是:()
A.543
B.473
C.456
D.164
答案:B
东师19秋《数字电路与数字逻辑》在线作业1
试卷总分:100 得分:100
一、单选题(共 10 道试题,共 30 分)
1.下列不属于简单PLD的是()
A.PLA
B.PAL
C.GAL
D.CPLD
答案:D
2.无论是那一种ADC,都是要把()
A.连续的模拟量转换成连续的数字量
B.连续的模拟量转换成离散的数字量
A.维持阻塞D触发器
B.利用CMOS传输门的边沿触发器
C.主从RS
D.JK触发器
答案:ABCD
三、判断题(共 20 道试题,共 40 分)
21.施密特触发器可用于将三角波变换成正弦波。
答案:错误
22.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。
答案:错误
31.十进制数(9)10比十六进制数(9)16小。
答案:错误
32.在一个8位的存储单元中,能够存储的最大无符号整数(256)10。
答案:错误
33.多谐振荡器的输出信号的周期与阻容元件的参数成正比。
答案:正确
34.将模拟量转换为数字量的装置称为A/D转换器
东大19春学期《数字电子技术基础Ⅰ》在线作业3(100分)
19春学期《数字电子技术基础Ⅰ》在线作业3如图所示电路,开关A、B断开为0,接通为1,灯F亮为1,灭为0,灯F与开关A、B的逻辑关系为()A.F=ABB.C.F=A+BD.正确答案:C同步计数器和异步计数器比较,同步计数器的显著优点是()A.工作速度高B.触发器利用率高C.电路简单D.不受时钟CP控制正确答案:A若已知,判断等式成立的最简单方法是依据以下规则:()A.代入规则;B.对偶规则C.反演规则D.互补规则正确答案:B对于输出0有效的24线译码器来说要实现,Y=的功能,应外加()A.或门B.与门C.或非门D.与非门正确答案:B八输入端的编码器按二进制编码时,输出端的个数是()。
A.2个B.3个C.4个D.8个正确答案:B欲使JK触发器按Qn+1=1工作,可使JK触发器的输入端不正确的是()A.J=K=1B.J=1,K=0C.D.K=0正确答案:A一位8421BCD码计数器至少需要()个触发器A.3B.4C.5D.10正确答案:B欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端不正确的是()。
A.J=K=0B.J=Q,C.K=QD.J=0,正确答案:C下列逻辑等式中不成立的有()。
A.A+BC=A(+B)(A+C)B.C.D.正确答案:B下列几种说法中与BCD码的性质不符的是()。
A.一组4位二进制数组成的码只能表示一位十进制数B.BCD码是一种人为选定的0~9十个数字的代码C.BCD码是一组4位二进制数,能表示十六以内的任何一个十进制数D.BCD码有多种正确答案:C在下列触发器中,有约束条件的是()A.主从JKFFB.主从DFFC.同步RSFFD.边沿DFF正确答案:C以下TTL参数数值大小表示正确的是()A.UIHminUthUILmaxB.UIHminUthUILmaxC.UIHminUthUILmaxD.UIHminUILmaxUth正确答案:A存储器是计算机系统中的记忆设备,它主要用来()A.存放数据B.存放程序C.存放数据和程序D.存放微程序正确答案:C十进制数62对应的十六进制数是()。
数字逻辑电路-作业1
《数字电路与逻辑设计》 作业1一. 填空题:1. 数字电路只能处理 数字 信号,不能处理 模拟 信号。
2. 八进制数27.2对应的十进制数为 23.25 ,二进制数为 10111.01 。
3. 八进制数41.24对应的十六进制数为 21.5 ,十进制数是 65.256 。
4. 8421BCD 编码为(0101,0011)的十进制数是 53 ,转换为二进制数是 110101 。
5. 二进制数1100110的Grary 码为 1010101 ,8421码为 0001000000100 。
6. 逻辑代数有 逻辑与 、逻辑或和逻辑非三种基本运算。
7. 逻辑代数的三条重要规则是指代入规则、反演规则和对偶规则。
8. 一个n 变量逻辑函数的全部最小项的个数应该有2xn 个。
9. 逻辑函数F AB AB =+的反函数F =)()(B A B A +•+,对偶函数F '=)()(B A B A +•+。
10. 逻辑函数[()]FA B CD EF G =++的反函数F =]))(([G F E D C B A ++++,对偶函数F '=]))(([G F E D C B A ++++。
11. 根据逻辑运算关系,逻辑函数FA AB =+可以表示为B A +。
12. 根据逻辑运算关系,逻辑函数F AB AC BC =++可以表示为AC B A +。
13. 设输入变量为ABC ,判别三个变量中有奇数个1时,函数F=1,否则F=0,实现它的异或表达式为F=C B A C AB C B A BC A ⊕⊕=++。
14. 两输入与非门的输入为01时,输出为 1 ,两输入或非门的输入为01时,输出为 0 。
15. 三位二进制代码输入的译码器,必然有 8 个输出端,且译码器工作时,只有 1 个呈现有效电平。
16. 消除组合逻辑电路中冒险的常用方法有增加冗余法、输出加滤波器、选通法组合。
17. 组合电路有时产生竞争-冒险,在A A F•=情况下,产生静态”1”冒险,在A A F +=情况下,产生静态”0”冒险。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
(单选题)1: 下列不属于简单PLD的是()A: PLAB: PALC: GALD: CPLD正确答案:(单选题)2: 无论是那一种ADC,都是要把()A: 离散的模拟量转换成连续的数字量B: 离散的模拟量转换成离散的数字量C: 连续的模拟量转换成离散的数字量D: 连续的模拟量转换成连续的数字量正确答案:(单选题)3: ISP工程KIT是基于()编程接口实现的A: PC串行I/OB: PC并行I/OC: 端口号D: 存储器地址正确答案:(单选题)4: 一个容量为1K*8的存储器有()个存储单元A: 8B: 8K#8000C: 8192正确答案:(单选题)5: 在外加触发信号有效时,电路可以触发翻转,实现()。
A: 置0B: 置1C: 置0或置1正确答案:(单选题)6: 多余输入端可以悬空使用的门是()。
A: 与非门B: TTL与非门C: 或非门D: 亦或门正确答案:(单选题)7: 寄存器是用来暂存数据的()部件。
A: 物理B: 物理和逻辑C: 逻辑(单选题)8: 二进制数100111011转换为八进制数是:()A: 164B: 543C: 473D: 456正确答案:(单选题)9: 组合电路是由()。
A: 门电路构成B: 触发器构成C: A和B正确答案:(单选题)10: 用二进制码表示指定离散电平的过程称为()A: 采样B: 量化C: 保持D: 编码正确答案:(多选题)11: ROM的一般结构由哪几部分组成()A: 地址译码器B: 指令译码器C: 存储矩阵D: 读出电路正确答案:(多选题)12: PLD编程连接点有哪几种形式()A: 固定连接B: 不固定连接C: 编程连接D: 不连接正确答案:(多选题)13: 基本RS触发器用两个输入端分别加有效信号(在这里低电平有效)可使触发器直接()。
A: 置0B: 置1C: 置-1正确答案:(多选题)14: 根据输出信号的特点可将时序电路分为()B: Moore型C: 同步时序逻辑电路D: 异步时序逻辑电路正确答案:(多选题)15: 输入级由组成。
()A: 多发射级三极管B: 电阻C: 二极管D: 电容正确答案:(多选题)16: 脉冲异步时序逻辑电路中的存储元件可以采用()。
A: 时钟控制RS触发器B: D触发器C: 基本RS触发器D: JK触发器正确答案:(多选题)17: ()的权存在着2的幂次关系。
A: 二进制B: 八进制C: 十六进制D: 十进制正确答案:(多选题)18: 具有透明特性的有()。
A: D触发器B: D锁存器C: 钟控RS触发器D: 主从型RS触发器正确答案:(多选题)19: 下列哪些属于直接型ADC()A: 逐次逼近型ADCB: 单积分型ADCC: 双积分型ADCD: 并联方式ADC正确答案:(多选题)20: 除基本触发器外,触发器在电路结构形式上可分为()等不同类型。
A: 主从RSB: JK触发器C: 维持阻塞D触发器D: 利用CMOS传输门的边沿触发器正确答案:(判断题)21: 施密特触发器可用于将三角波变换成正弦波。
A: 错误B: 正确正确答案:(判断题)22: 在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。
A: 错误B: 正确正确答案:(判断题)23: 所有的半导体存储器在运行时都具有读和写的功能A: 错误B: 正确正确答案:(判断题)24: 量化是对展宽的采样值进行划分量化级,级别越多,与模拟量相对的数字信号的位数越多A: 错误B: 正确正确答案:(判断题)25: 矩形脉冲信号的参数有周期,占空比,脉宽。
A: 错误B: 正确正确答案:(判断题)26: 编码器能将特定的输入信号变为二进制代码;而译码器能将二进制代码变为特定含义的输出信号,所以编码器与译码器使用是可逆的。
A: 错误B: 正确正确答案:(判断题)27: 当传送十进制数5时,在8421奇校验码的校验位上值应为1。
A: 错误B: 正确正确答案:(判断题)28: VHDL常用语句分并行(Concurrent)语句和顺序(Sequential)语句两种A: 错误B: 正确正确答案:(判断题)29: 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
A: 错误B: 正确正确答案:(判断题)30: 通用阵列逻辑(GAL)器件是一种可用电擦除的,但是不可重复编程的高速PLD A: 错误B: 正确正确答案:(判断题)31: 十进制数(9)10比十六进制数(9)16小。
A: 错误B: 正确正确答案:(判断题)32: 在一个8位的存储单元中,能够存储的最大无符号整数(256)10。
A: 错误B: 正确正确答案:(判断题)33: 多谐振荡器的输出信号的周期与阻容元件的参数成正比。
A: 错误B: 正确正确答案:(判断题)34: 将模拟量转换为数字量的装置称为A/D转换器A: 错误B: 正确正确答案:(判断题)35: ADC的主要技术指标有分辨率、量化误差、线性度偏移误差A: 错误B: 正确正确答案:(判断题)36: 施密特触发器的正向阈值电压一定大于负向阈值电压。
A: 错误B: 正确正确答案:(判断题)37: ispEXPERT能进行逻辑优化,将逻辑映射到器件中去,但不能自动完成布局与布线并生成编程所需要的熔丝图文件A: 错误B: 正确正确答案:(判断题)38: 单积分型ADC,输入的模拟电压被直接转换成数字代码,不经过任何中间变量A: 错误B: 正确正确答案:(判断题)39: 单稳态电路在触发信号作用下,可从暂稳态进入稳态A: 错误B: 正确正确答案:(判断题)40: RAM的典型结构由地址译码、存储矩阵和读控制三部分组成A: 错误B: 正确正确答案:(单选题)1: 下列不属于简单PLD的是()A: PLAB: PALC: GALD: CPLD正确答案:(单选题)2: 无论是那一种ADC,都是要把()A: 离散的模拟量转换成连续的数字量B: 离散的模拟量转换成离散的数字量C: 连续的模拟量转换成离散的数字量D: 连续的模拟量转换成连续的数字量正确答案:(单选题)3: ISP工程KIT是基于()编程接口实现的A: PC串行I/OB: PC并行I/OC: 端口号D: 存储器地址正确答案:(单选题)4: 一个容量为1K*8的存储器有()个存储单元A: 8B: 8K#8000C: 8192(单选题)5: 在外加触发信号有效时,电路可以触发翻转,实现()。
A: 置0B: 置1C: 置0或置1正确答案:(单选题)6: 多余输入端可以悬空使用的门是()。
A: 与非门B: TTL与非门C: 或非门D: 亦或门正确答案:(单选题)7: 寄存器是用来暂存数据的()部件。
A: 物理B: 物理和逻辑C: 逻辑正确答案:(单选题)8: 二进制数100111011转换为八进制数是:()A: 164B: 543C: 473D: 456正确答案:(单选题)9: 组合电路是由()。
A: 门电路构成B: 触发器构成C: A和B正确答案:(单选题)10: 用二进制码表示指定离散电平的过程称为()A: 采样B: 量化C: 保持D: 编码正确答案:(多选题)11: ROM的一般结构由哪几部分组成()A: 地址译码器B: 指令译码器D: 读出电路正确答案:(多选题)12: PLD编程连接点有哪几种形式()A: 固定连接B: 不固定连接C: 编程连接D: 不连接正确答案:(多选题)13: 基本RS触发器用两个输入端分别加有效信号(在这里低电平有效)可使触发器直接()。
A: 置0B: 置1C: 置-1正确答案:(多选题)14: 根据输出信号的特点可将时序电路分为()A: Mealy型B: Moore型C: 同步时序逻辑电路D: 异步时序逻辑电路正确答案:(多选题)15: 输入级由组成。
()A: 多发射级三极管B: 电阻C: 二极管D: 电容正确答案:(多选题)16: 脉冲异步时序逻辑电路中的存储元件可以采用()。
A: 时钟控制RS触发器B: D触发器C: 基本RS触发器D: JK触发器正确答案:(多选题)17: ()的权存在着2的幂次关系。
A: 二进制B: 八进制C: 十六进制D: 十进制正确答案:(多选题)18: 具有透明特性的有()。
A: D触发器B: D锁存器C: 钟控RS触发器D: 主从型RS触发器正确答案:(多选题)19: 下列哪些属于直接型ADC()A: 逐次逼近型ADCB: 单积分型ADCC: 双积分型ADCD: 并联方式ADC正确答案:(多选题)20: 除基本触发器外,触发器在电路结构形式上可分为()等不同类型。
A: 主从RSB: JK触发器C: 维持阻塞D触发器D: 利用CMOS传输门的边沿触发器正确答案:(判断题)21: 施密特触发器可用于将三角波变换成正弦波。
A: 错误B: 正确正确答案:(判断题)22: 在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。
A: 错误B: 正确正确答案:(判断题)23: 所有的半导体存储器在运行时都具有读和写的功能A: 错误B: 正确正确答案:(判断题)24: 量化是对展宽的采样值进行划分量化级,级别越多,与模拟量相对的数字信号的位数越多A: 错误B: 正确正确答案:(判断题)25: 矩形脉冲信号的参数有周期,占空比,脉宽。
A: 错误B: 正确正确答案:(判断题)26: 编码器能将特定的输入信号变为二进制代码;而译码器能将二进制代码变为特定含义的输出信号,所以编码器与译码器使用是可逆的。
A: 错误B: 正确正确答案:(判断题)27: 当传送十进制数5时,在8421奇校验码的校验位上值应为1。
A: 错误B: 正确正确答案:(判断题)28: VHDL常用语句分并行(Concurrent)语句和顺序(Sequential)语句两种A: 错误B: 正确正确答案:(判断题)29: 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
A: 错误B: 正确正确答案:(判断题)30: 通用阵列逻辑(GAL)器件是一种可用电擦除的,但是不可重复编程的高速PLD A: 错误B: 正确正确答案:(判断题)31: 十进制数(9)10比十六进制数(9)16小。
A: 错误B: 正确正确答案:(判断题)32: 在一个8位的存储单元中,能够存储的最大无符号整数(256)10。
A: 错误B: 正确正确答案:(判断题)33: 多谐振荡器的输出信号的周期与阻容元件的参数成正比。
A: 错误B: 正确正确答案:(判断题)34: 将模拟量转换为数字量的装置称为A/D转换器A: 错误B: 正确正确答案:(判断题)35: ADC的主要技术指标有分辨率、量化误差、线性度偏移误差A: 错误B: 正确正确答案:(判断题)36: 施密特触发器的正向阈值电压一定大于负向阈值电压。