数字电路基础单元测试题

合集下载

数字电子技术基础_华中科技大学中国大学mooc课后章节答案期末考试题库2023年

数字电子技术基础_华中科技大学中国大学mooc课后章节答案期末考试题库2023年

数字电子技术基础_华中科技大学中国大学mooc课后章节答案期末考试题库2023年1.计算CMOS逻辑门的扇出数时,只使用静态的输入电流和输出电流计算。

参考答案:错误2.某时序电路的状态转换图如图所示,若输入序列X = 110101(从最左边的位依次输入)时,设起始状态为【图片】,则输出序列为。

【图片】参考答案:1011013.JK触发器有使输出不确定的输入条件。

参考答案:错误4.所有触发器的建立时间都不为零。

参考答案:正确5.由或非门构成的基本SR锁存器在S=1、R=0时,将使锁存器进入置位状态。

参考答案:正确6.锁存器和触发器都属于双稳态电路,它们存在两个稳定状态,从而可存储、记忆1位二进制数据。

对吗?参考答案:正确7.CMOS门电路的特点:静态功耗;而动态功耗随着工作频率的提高而;输入电阻;抗干扰能力比TTL 。

参考答案:极低;增加;很大;高8.74LVC系列CMOS与非门在+3.3V电源工作时,输入端在以下哪些接法下属于逻辑0(74LVC系列输出和输入低电平的标准电压值为【图片】)?参考答案:输入端接低于0.8V的电源_输入端接同类与非门的输出低电平0.2V_输入端接地_输入端到地之间接10kΩ的电阻9.下列哪些CMOS门可以将输出端并接使用?参考答案:漏极开路(OD)输出_三态(TS)输出10.根据最简二进制状态表确定输出函数表达式时,与所选触发器的类型无关。

参考答案:正确11.下图各个CMOS电路中,V IL、V IH分别为输入低、高电平。

指出输出高电平的电路有。

参考答案:_12.传输延迟时间是表征门电路开关速度的参数,它说明门电路在输入脉冲波形的作用下,其输出波形相对于输入波形延迟了多长时间,其数值与电源电压VDD及负载电容的大小有关。

参考答案:正确13.按照制造门电路晶体管的不同,集成门电路分为MOS型、双极型和混合型。

对吗?参考答案:正确14.下图中,A、B为某逻辑电路的输入波形,Y为输出波形,则该逻辑电路为。

数字电子技术智慧树知到答案章节测试2023年中国农业大学

数字电子技术智慧树知到答案章节测试2023年中国农业大学

绪论单元测试1.保密性好是数字电子技术的特点A:对B:错答案:A2.数电的抗干扰能力弱A:错B:对答案:A第一章测试1.一位十六进制数的最大数是几?A:15B:2C:9D:7答案:A2.一位二进制有几个数?A:0B:2C:16D:1答案:B3.一位二进制有几个数?A:1B:4C:8D:2答案:B4.8位二进制,一共可以表示多少个数?A:64B:256C:8D:16答案:B5.以下各个物理量是数字信号的是:A:用0和1 表示的高低电平B:电压C:电阻阻值D:电流答案:A6.某班共有30位同学,现在要给每位同学分配一组二进制代码。

请问最少需要多少位的二进制代码?A:10B:3C:16D:5答案:D7.学生的学号是码制,代表不同的学生。

A:错B:对答案:B8.余3 码是一种BCD码A:对B:错答案:A9.二进制数运算中,补码的作用是将减法运算变为加法运算。

A:对B:错答案:A10.ASCII码是一组7位二进制代码,用来表示数字、字母、各种符号和控制码等。

A:对B:错答案:A第二章测试1.逻辑代数中一共有多少种逻辑运算?A:8B:3C:5D:6答案:A2.逻辑函数的常用表示方法有A:逻辑电路图B:卡诺图C:真值表D:逻辑表达式答案:ABCD3.逻辑函数的最小项之和形式是什么样的表达式?A:与或非表达式B:与非-与非表达式C:与或表达式D: 或与表达式答案:C4.卡诺图主要用于化简多少个变量的逻辑表达式?A:3变量或4变量B:大于5变量C:5变量D:2变量答案:A5.与或表达式的最简标准是:A:项数最少,且每项中的因字数最少B:项数最少C:每项中的因字数最少D:逻辑运算种类最少答案:A6.任何一个逻辑函数都可以化成最小项之和的形式。

A:对B:错答案:A7.用卡诺图化简逻辑函数,可以一步得出最简结果。

A:错B:对答案:B8.化简多输出逻辑函数时,寻找并合理地利用共用项,有时可以得到更简单的化简结果。

A:对B:错答案:A9.逻辑函数中的无关项是指:在实际中不可能出现的项,或者无论取0还是取1对逻辑函数值没有影响的项。

数字电子技术试题(1-5章)

数字电子技术试题(1-5章)

第1章 数制和码制一、填空题1.数制转换:(011010)2 =( )10 =( )8 =( )16。

2.数制转换:(35)10 =( )2 =( )8 =( )16。

3.数制转换:(251)8 =( )2 =( )16 =( )10。

4.数制转换:(4B )16 =( )2 =( )8 =( )10。

5.数制转换:(69)10 =( )2 =( )16 =( )8。

6.将二进制数转换为等值的八进制和十六进制数(10011011001)2 =( )8 =( )16。

7.将二进制数转换为等值的八进制和十六进制数(1001010.011001)2 =( )8 =( )16。

一、填空题答案:1.26、32、1A ;2.100011、43、 23;3.10101001、A9、169;4.1001011、113、75;5.1000101、45、105;6.2331、4D9;7.112.31、4A.64。

第2章 逻辑代数基础一、填空题1.逻辑函数Y AB A B ''=+,将其变换为与非-与非形式为 。

2.逻辑函数Y A B AB C ''=+,将其变换为与非-与非形式为 。

3. 将逻辑函数AC BC AB Y ++=化为与非-与非的形式,为 。

4.逻辑函数Y A A BC '''=+,化简后的最简表达式为 。

5.逻辑函数Y A B A B ''=++,化简后的最简表达式为 。

6.逻辑函数()()Y A BC AB ''''=+,化简后的最简表达式为 。

7. 逻辑函数Y AB AB A B ''=++,化简后的最简表达式为 。

一、填空题答案1.()()()Y AB A B '''''= ; 2.()()()Y A B AB C '''''=;3. ()()()()Y AB BC AC ''''=; 4. Y A '=;5.1Y =; 6.1Y =; 7.Y A B =+。

数电模电测试题

数电模电测试题

第一部分:模电数电基础知识技术测试题姓名:安江涛得分:1.电阻的特性有(A),电容的特性有(B),电感的特性有(C)二极管的特性有(D)A、分压、限流B、通交隔直C、通直阻交D、单向导通2. 电阻越大,说明(A)A、阻碍电流的能力越大B、同一时间内消耗的能量越多C、功率越大D、电压越大3 回忆总结:尽可能多的写出你接触到的电阻阻值(从小到大)18Ω,1K,4.7K,10K4.回忆总结:尽可能多的写出你所知道的电阻的作用(每种作用要联想实际电路画出最好):1.分压限流(稳压二极管电路) 2.上下拉 3. RC震荡电路5. 关于上拉电阻,正确的有( AC)A、上拉,就是通过一个电阻将信号接电源,一般用于时钟信号数据信号等。

B、TTL驱动CMOS时,如果TTL输出最低高电平低于CMOS最低高电平时,提高输出高电平值C、加大输出的驱动能力D、提高抗电磁能力,空脚易受电磁干扰6. 关于下拉电阻正确的有( AD)A、下拉,就是通过一个电阻将信号接地,一般用于保护信号。

B、TTL驱动CMOS时,如果TTL输出最低高电平低于CMOS最低高电平时,提高输出高电平值C、加大输出的驱动能力D、提高抗电磁能力,空脚易受电磁干扰7. 关于上下拉电阻的选择,结合开关管特性和下级电路的输入特性进行设定,要考虑的因素以下正确的有(AB)A、驱动能力与功耗的平衡。

以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。

B、下级电路的驱动需求。

同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。

C、高低电平的设定。

不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。

以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。

D、频率特性::以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。

数字电路(触发器)单元测试与答案

数字电路(触发器)单元测试与答案

一、单选题1、输入高有效的基本RS锁存器在使用时要尽量避免R、S输入同时为高电平(逻辑1)的组合,否则输出()。

A.状态不确定B.全1C.全0D.0态正确答案:C解析:A、只是在高电平同时撤销后的状态无法确定,因为门电路的延迟等因素。

B、基本RS锁存器由两个输入输出交叉耦合的或非门构成,输入高有效。

或非门的特性是有1出02、双稳态电路有()个稳态,可用于存储一位二进制数码。

A.0B.1C.2D.3正确答案:C3、使用基本RS锁存器(或非门构成的)时必须遵循的约束条件是(),否则会输出非法状态。

A.R+S≠2B.R+S=0C.RS=0D.R+S=2正确答案:C4、初态为1态的R̅S基本锁存器(复位、置数信号低有效),若锁存器要输出0态,输入的R̅、S可以是()。

A.R̅=0,S̅=0B. R̅=0,S̅=1C. R̅=1,S̅=0D. R̅=1,S̅=1正确答案:B解析:B、复位低有效5、基本RS锁存器加一个同步信号CP和两个()门可以实现同步信号高有效的同步RS锁存器。

A.与非B.与C.或D.或非正确答案:B6、D触发器具有数据锁存功能,如果将输入D与Q̅端相连,也可以实现()触发器的功能。

A.RSB.TC.T'D.JK正确答案:C二、多选题1、使用基本R̅S锁存器时(与非门构成的),必须遵循的约束条件是(),否则会输出非法状态。

A.输入不可以同时有效B.输入不能同时为1C.输入不能同时为0D. R̅+S̅=1正确答案:A、C、D2、初态为0态的基本RS锁存器(或非门构成的),若锁存器要继续保持0态输出,输入R、S可以是()。

A.R=0,S=0B. R=0,S=1C. R=1,S=0D. R=1,S=1正确答案:A、C3、同步D锁存器()。

A.没有复位与置数功能B.使用时没有约束条件C.对电平敏感D.有数据锁存功能正确答案:B、C、D4、4个()加一个反相器可以构成同步信号()电平有效的同步D锁存器。

数字电路基础试卷

数字电路基础试卷

第6章数字电路基础试卷二进制数10101转换为十进制数后为() [单选题] *A.15B.21(正确答案)C.18D.10逻辑函数式D+D,简化后结果是() [单选题] *A.2DB.D(正确答案)C.D²D.0一位十六进制数可以用二进制数来表示,需要二进制的位数是() [单选题] *A.1B.2C.4(正确答案)D.16当决定某个事件的全部条件都具备时,这件事才会发生。

这种关系称为() [单选题] *A.或逻辑B.与逻辑(正确答案)C.非D.异或010*********的8421码为() [单选题] *A.496(正确答案)B.495C.598D.4694位二进制数可用十六进制数来表示,需要十六进制的位数是() [单选题] *A.1(正确答案)B.2C.3D.48421BCD码用4位二进制数表示十进制数的位数是() [单选题] *A.1(正确答案)B.2C.3D.4在数字电路中,不属于基本逻辑门是() [单选题] *A.与门B.或门C.非门D.与非门(正确答案)如图所示门电路,电路实现的逻辑式Y= [单选题] *A.Y=(AB)\B.Y=ABC.Y=A+B(正确答案)D.Y=(A+B)\如图所示的波形图表示的逻辑关系是()[单选题] *A.F=A·B(正确答案)B.F=A+BC.F=(A·B)\D.F=(A+B)\异或门F=A⊕B两输入端A、B中,A=1,则输出端F为() [单选题] *A.A⊕BB.B\(正确答案)C.BD.0下列表所示的真值表完成的逻辑函数式为()[单选题] *A.F=ABB.F=ABC.F=A⊕BD.F=A+B(正确答案)当A=B=0时,能实现F=1的逻辑运算是() [单选题] *A.F=A·BB.F=A+BC.F=A⊕BD.F=(A+B)\(正确答案)八位二进制数能表示十进制数的最大值是() [单选题] *A.255(正确答案)B.248C.192D.168将(01101)2转换为十进制数为() [单选题] *A.13(正确答案)B.61C.51D.25逻辑函数式Y=A+A,化简后的结果是() [单选题] *A.2AB.A(正确答案)C.1D.A2逻辑函数式Y=EF+E\+F\的逻辑值为() [单选题] *A.EFB.(EF)\C.0D.1(正确答案)以下表达式中符合逻辑运算法则的是() [单选题] *=C2B.1+1=10C.A·1=1D.A+1=1(正确答案)当逻辑函数有n个变量时,取值组合有() [单选题] *A.nB.2nC.n²D.2"(正确答案)二进制数码为(11101),则对应的十进制数为() [单选题] *A.29(正确答案)B.28C.13D.14下列说法中与BCD码的性质不符的是() [单选题] *A.一组四位二进制组成的码只能表示一位十进制B.BCD码是一种人为选定的0~9十个数字的代码C.BCD码是一组四位二进制数,能表示十六以内的任何一个十进制数(正确答案)D.BCD码有多种数字信号和模拟信号的不同之处是() [单选题] *A.数字信号在大小上不连续,时间上连续,而模拟信号则相反B.数字信号在大小上连续,时间上不连续,而模拟信号则相反C.数字信号在大小、时间上均不连续,而模拟信号则相反(正确答案)D.数字信号在大小、时间上均连续,而模拟信号则相反“与非”运算的结果是逻辑“0”的输入是() [单选题] *A.全部输入是“0”B.任一输入是“0”C.仅一输人是“0”D.全部输入是“1”(正确答案)相同为“0”不同为“1”,它的逻辑关系是() [单选题] *A.或逻辑B.与逻辑C.异或逻辑(正确答案)D.同或逻辑一只四输入端或非门,使其输出为“1”的输入变量取值组合有种。

数字电子技术基础(阎石)第五版课堂测试题及自测题汇总

数字电子技术基础(阎石)第五版课堂测试题及自测题汇总
22
一、填空题
1. 组成数字逻辑电路的基本单元电路
是 逻辑门电路
,它能够实现 逻辑变量
间的某种逻辑运算。
2. 集电极开路门电路,简称
为 OC门

3.常典型1T.4TVL与非门的。阈值电压Vth通
4. TTL与非门的电压传输特性是
指 输出电压随输入电压变化的关系

5. 异或门是实现 异或逻辑功能 的门电路。
2. 八位二进制数可以表示256种不同状态。
()

3. 二进制编码只能有于表示数字。 ( ×)
4. 逻辑电路的输出变量与其输入变量之间 为一定的逻辑关系。(∨ )
5. 逻辑变量的取值可以是任意种。 ( ×)
4
6. 十进制数只能用8421BCD码表示。 (× )
7. 任何一个十进制整数都可以用一个任意 进制的数来表示。( ∨ )
4. 写出如下图所示电路对应的真值表。
13
14
15
5. 设计一个含三台设备工作的 故障显示器。 要求如下:三台设备都正常工作时,绿灯亮; 仅一台设备发生故障时,黄灯亮;两台或两 台以上设备同时发生故障时,红灯亮。
16
17
1 0
18
1 0
19
20
21
第三章 门电路 自 测 题(答案)
7
3. 填空题:
(000101010001) 8421BCD
=( 151 ) 10 =( 10010111 ) 2 =( 227
) 8 =( 97 ) 16
8
第二章 逻辑代数基础 课堂测试题
答案
9
1.用代数法求下式的最简与或式。
F AD AD AB AC BD ACFG CDEGH

数字单元测试题及答案解析

数字单元测试题及答案解析

数字单元测试题及答案解析一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是以下哪一个?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 一个2位二进制数能表示的最大十进制数是多少?A. 3B. 4C. 5D. 6答案:B3. 下列哪个不是数字信号的优点?A. 抗干扰能力强B. 传输距离远C. 易于存储D. 信号强度随距离增加而衰减答案:D4. 在数字电路中,以下哪个术语是指信号的高低电平状态?A. 频率B. 幅度C. 位D. 相位答案:C5. 一个8位的寄存器可以存储的最大十进制数是多少?A. 255B. 256C. 511D. 512答案:A6. 什么是数字信号处理(DSP)?A. 数字信号的生成和处理B. 模拟信号的生成和处理C. 模拟信号转换为数字信号D. 数字信号转换为模拟信号答案:A7. 一个数字系统如果使用二进制编码的十进制数(BCD),那么它将如何表示数字“9”?A. 1001B. 1101C. 1001 0000D. 1100答案:D8. 什么是模数转换器(ADC)?A. 将数字信号转换为模拟信号B. 将模拟信号转换为数字信号C. 将数字信号进行放大D. 将模拟信号进行放大答案:B9. 在数字电路中,一个触发器可以存储多少位信息?A. 1位B. 2位C. 4位D. 8位答案:A10. 以下哪个是数字信号处理中常用的算法?A. 傅里叶变换B. 拉普拉斯变换C. 卡尔曼滤波D. 所有选项都是答案:D二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑运算是________。

答案:布尔运算12. 一个4位的二进制数可以表示的最大十进制数是________。

答案:1513. 数字信号的优点之一是________。

答案:易于进行数字处理14. 在数字电路中,一个计数器可以用于________。

答案:计数或定时15. 一个16位的寄存器可以存储的最大十进制数是________。

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷(答案见尾页)一、选择题1. 数字电路中的基本逻辑门有哪些?A. 或门B. 与门C. 非门D. 异或门E. 同或门2. 下列哪种逻辑电路可以实现时序控制?A. 组合逻辑电路B. 时序逻辑电路C. 计数器D. 编码器3. 在组合逻辑电路中,输出与输入的关系是怎样的?A. 输出总是与输入保持相同的逻辑状态B. 输出仅在输入发生变化时改变C. 输出与输入没有直接关系D. 输出在输入未知时保持不变4. 时序逻辑电路中的时钟信号有何作用?A. 提供时间信息B. 控制电路的工作顺序C. 改变电路的工作频率D. 用于解码5. 下列哪种器件是时序逻辑电路中常见的时序元件?A. 计数器B. 编码器C. 解码器D. 触发器6. 组合逻辑电路和时序逻辑电路的主要区别是什么?A. 组合逻辑电路的输出与输入存在一对一的逻辑关系;时序逻辑电路的输出与输入之间存在时间上的依赖关系。

B. 组合逻辑电路只能处理数字信号;时序逻辑电路可以处理模拟信号。

C. 组合逻辑电路中没有存储单元;时序逻辑电路中存在存储单元(如触发器)。

D. 组合逻辑电路的响应速度较快;时序逻辑电路的响应速度较慢。

7. 在组合逻辑电路中,如果输入信号A和B都为,则输出F将是:A. 0B. 1C. 取决于其他输入信号D. 无法确定8. 在时序逻辑电路中,触发器的时钟信号来自哪里?A. 外部时钟源B. 内部时钟源C. 控制器D. 数据输入端9. 时序逻辑电路的设计通常涉及哪些步骤?A. 确定逻辑功能需求B. 选择合适的触发器C. 设计状态转移方程D. 将设计转换为实际电路E. 对电路进行仿真和验证二、问答题1. 什么是组合逻辑电路?请列举几种常见的组合逻辑电路,并简述其工作原理。

2. 时序逻辑电路与组合逻辑电路有何不同?请举例说明。

3. 组合逻辑电路中的基本逻辑门有哪些?它们各自的功能是什么?4. 什么是触发器?它在时序逻辑电路中的作用是什么?5. 组合逻辑电路设计的基本步骤是什么?请简要说明。

数字电子技术基础知识单选题100道(含答案)

数字电子技术基础知识单选题100道(含答案)

数字电子技术基础知识单选题100道(含答案)一、数字逻辑基础1. 以下不属于数字信号特点的是()。

A. 时间上离散B. 数值上离散C. 抗干扰能力强D. 信号幅度连续答案:D。

数字信号在时间和数值上都是离散的,且抗干扰能力强,而模拟信号幅度是连续的。

2. 十进制数15 对应的二进制数是()。

A. 1111B. 1101C. 1011D. 1001答案:A。

15=8+4+2+1,对应的二进制为1111。

3. 二进制数1010 对应的十进制数是()。

A. 8B. 9C. 10D. 11答案:C。

1010=2³+2¹=8+2=10。

4. 8421BCD 码1001 表示的十进制数是()。

A. 9B. 11C. 13D. 15答案:A。

8421BCD 码中1001 对应9。

5. 逻辑函数的最小项之和表达式是()。

A. 唯一的B. 不唯一的C. 有时唯一有时不唯一D. 不确定答案:A。

逻辑函数的最小项之和表达式是唯一的。

二、逻辑门电路6. 以下不属于基本逻辑门的是()。

A. 与门B. 或门C. 非门D. 与非门答案:D。

与非门是由与门和非门组合而成,不属于基本逻辑门。

7. 三输入端与门的输出为0,当且仅当()。

A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:A。

与门只有当所有输入都为1 时输出才为1,否则输出为0。

8. 三输入端或门的输出为1,当且仅当()。

A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:D。

或门只要有一个输入为1 时输出就为1。

9. 非门的逻辑功能是()。

A. 有0 出1,有1 出0B. 全0 出1,全1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。

非门对输入信号取反。

10. 与非门的逻辑功能是()。

A. 有0 出1,全1 出0B. 全0 出1,有1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。

电子技术理论、数字电路基础知识测试题

电子技术理论、数字电路基础知识测试题

电子技术理论、数字电路基础知识测试题一、判断题(49题 98分)二、单选题(35题 105分)1. 与模拟信号相比,数字信号的特点是不连续的,间断的。

[判断题] *对(正确答案)错2. 在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

[判断题] *对(正确答案)错3. 数字电路是以二值数字逻辑为基础的,其工作信号是离散的数字信号,电路中的电子晶体管工作于放大状态。

[判断题] *对错(正确答案)4. 逻辑函数是数字电路的特点及描述工具,输入、输出量是高、低电平,可以用二元常量(0,1)来表示,输入量和输出量之间的关系是一种逻辑上的因果关系。

[判断题] *对(正确答案)错5. 数字电路主要研究对象是电路的输出与输入之间的逻辑关系,数字电路和模拟电路采用的分析方法一样。

[判断题] *对错(正确答案)6. 以二进制作为基础的数字逻辑电路,可靠性较强。

电源电压的小的波动对其没有影响,温度和工艺偏差对其工作的可靠性影响也比模拟电路小得多。

[判断题] *对(正确答案)错7. 由于数字电路中的器件主要工作在开关状态,因而采用的分析工具主要是逻辑代数,用功能表、真值表、逻辑表达式、波形图等来表达电路的主要功能。

[判断题] *错8. 数字电路的研究方法是逻辑分析和逻辑设计,所需要的工具是普通代数。

[判断题] *对错(正确答案)9. 数字电路稳定性好,不像模拟电路那样易受噪声的干扰。

[判断题] *对(正确答案)错10. 在数字电路中,稳态时三极管一般工作在截止或放大状态。

[判断题] *对错(正确答案)11. TTL门电路输入端悬空时,应视为输入高电平。

[判断题] *错12. 二进制数的进位关系是逢二进一,所以逻辑电路中有1+1=10。

[判断题] *对(正确答案)错13. 在逻辑变量的取值中,只有“1”与“0”两种状态。

[判断题] *对(正确答案)错14. 在逻辑变量的取值中,无法比较1与0的大小。

数字电路测试题

数字电路测试题

《数字电子》第01章在线测试剩余时间:56:26答题须知:1、本卷满分20分。

2、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。

3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。

第一题、单项选择题(每题1分,5道题共5分)1、十进制数46所对应的二进制数为:A、010110B、01000110C、101110D、1101002、8421BCD码01110010所表示的十进制数是:A、72B、114C、32D、453、十六进制数A6E所对应的二进制数是:A、100001110B、011011111101C、101001101110D、106144、十六进制数2F所对应的十进制数为:A、00101111B、47C、64D、2155、逻辑代数中的变量,只有()取值。

A、0和1两个B、0到9十个C、一个D、第二题、多项选择题(每题2分,5道题共10分)1、数字电路常用的用开关元件有:A、电感B、二极管C、三极管D、电阻E、场效应管F、电容2、数字电路三种最基本的逻辑运算包含:A、与非运算B、与运算C、或运算D、异或运算E、非运算3、异或运算是指:A、输入不同,输出为0B、输入不同,输出为1C、输入相同,输出为0D、输入相同,输出为14、或非运算的功能是:A、输入有1,输出为0B、输入有1,输出为1C、输入有0,输出为0D、输入全0,输出为1E、输入全0,输出为05、逻辑问题的描述方法有:A、真值表B、逻辑表达式C、逻辑图D、工作波形图第三题、判断题(每题1分,5道题共5分)1、按照电路结构和工作原理的不同分为:组合逻辑电路和时序逻辑电路。

正确错误2、(57)D=(111001)B =(10001010)余3BCD正确错误3、L=A•B表示或运算正确错误4、BCD码是指用4位二进制代码来表示十进制数的十个数码。

正确错误5、余3BCD码是有权代码。

正确错误《数字电子》第02章在线测试剩余时间:56:12 答题须知:1、本卷满分20分。

大学数电测试题及答案

大学数电测试题及答案

大学数电测试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是:A. 与运算B. 或运算C. 非运算D. 异或运算答案:A2. 以下哪个不是数字电路的组成部分?A. 逻辑门B. 触发器C. 电阻D. 电容器答案:C3. 一个基本的RS触发器由几个逻辑门组成?A. 1个B. 2个C. 3个D. 4个答案:B4. 在数字电路中,一个D触发器的输出在时钟脉冲的哪个时刻更新?A. 上升沿B. 下降沿C. 任何时刻D. 时钟脉冲的中间时刻答案:A5. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 输出只依赖于当前输入C. 输出依赖于历史输入D. 需要时钟信号答案:B6. 一个4位二进制计数器的最大计数是:A. 8B. 16C. 32D. 64答案:B7. 在数字电路中,一个锁存器与一个触发器的主要区别是什么?A. 锁存器可以保持数据,触发器不能B. 触发器可以保持数据,锁存器不能C. 锁存器和触发器没有区别D. 锁存器需要外部时钟信号,触发器不需要答案:B8. 以下哪个逻辑门可以实现逻辑非运算?A. 与门B. 或门C. 非门D. 异或门答案:C9. 一个典型的二进制加法器可以处理的最大输入是:A. 0和1B. 1和0C. 1和1D. 0和0答案:C10. 在数字电路中,一个寄存器的主要功能是什么?A. 进行算术运算B. 存储数据C. 产生时钟信号D. 转换模拟信号为数字信号答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“1”通常表示为电压______。

答案:高电平2. 一个完整的数字系统通常包括输入设备、______和输出设备。

答案:处理单元3. 一个8位二进制数可以表示的最大十进制数是______。

答案:2554. 在数字电路中,一个计数器的进位输出通常在计数到______时发生。

答案:最大值5. 一个典型的二进制减法器在减法运算中使用的是______。

经典数字电路和模拟电路面精彩试题

经典数字电路和模拟电路面精彩试题

经典数字电路和模拟电路面精彩试题数字电路1、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。

异步逻辑是各时钟之间没有固定的因果关系。

電路設計可分類為同步電路和非同步電路設計。

同步電路利用時鐘脈衝使其子系統同步運作,而非同步電路不使用時鐘脈衝做同步,其子系統是使用特殊的“開始”和“完成”信號使之同步。

由於非同步電路具有下列優點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性--因此近年來對非同步電路研究增加快速,論文發表數以倍增,而Intel Pentium 4處理器設計,也開始採用非同步電路設計。

异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。

同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。

这些时序电路共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。

3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能。

在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。

(线或则是下拉电阻)4、什么是Setup 和Holdup时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释setup time和hold time的定义和在时钟信号延迟时的变化。

(未知)7、解释setup和hold time violation,画图说明,并说明解决办法。

(威盛VIA 2003.11.06 上海笔试试题)Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。

数字电路(数制与数码)单元测试与答案

数字电路(数制与数码)单元测试与答案

一、单选题1、有连续值的量是A.模拟量B.自然量C.数字量D.二进制量正确答案:A2、数字电路的数据传送是指一组可以用来传递某种信息的位,这里位的含义是A.少量的数据B.16位二进制数C.32位二进制数D.一个1或者一个0正确答案:D3、脉冲前沿位于幅度10%到90%之间的时间间隔是A.下降时间B.周期C.上升时间D.脉冲宽度正确答案:C4、在一个给定的波形中,每隔10ms出现一个脉冲,则频率为A.1kHzB.10HzC.100HzD.1Hz正确答案:C5、在一个给定的数字波形中,其周期为脉冲宽度的两倍,则占空比为A.50%B.100%C.20%D.200%正确答案:A6、数字系统的工作频率为100kHz,串行传送8个位所需要的时间是A.8msB. 800μsC. 8sD. 80μs正确答案:D7、八进制数62.3对应的十进制数是A.62.75B.98.375C.50.375D.62.375正确答案:C8、十六进制数2B.C对应的二进制数是A.10110010.11B.101011.11C.101011.0011D.10110010.0011正确答案:B9、十六进制数2B.C对应的十进制数是A.32.75B.43.6C.32.6D.43.75正确答案:D二、多选题1、下列四位码中,可能是8421BCD码的有A.1100B.1001C.1010D.0110正确答案:B、D2、比二进制数11001.11大的有A.十六进制数20.1B.十进制数30.1C.十进制数24.9D.八进制数31.7正确答案:A、B、D3、六位二进制数可转换为A.两位十六进制数B.三位八进制数C.两位八进制数D.四位十进制数正确答案:A、C三、判断题1、5421BCD码是有权码正确答案:√2、十位码一定不是8421BCD码正确答案:√3、八进制数32.24保留一位小数,应为32.2正确答案:×。

数字电路判断题和填空题

数字电路判断题和填空题

电子线路单元测试题(数字电路判断题和填空题)一 判断题:(每题2分,共40分)1. 逻辑变量的取值,1比0大。

( )2. 因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。

( )3.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

( )4.时序电路不含有记忆功能的器件。

( )5.计数器除了能对输入脉冲进行计数,还能作为分频器用。

( )6. 共阴极数码管和共阳极数码管可以直接互换使用,但要保证尺寸一致。

( )7. 对于MOS 门电路多余端可以悬空。

( )8. 函数Y ABC A B C D =++++的化简结果为Y=1。

( )9. 根据反演律,可得出等式C B A ⋅+=⋅A B +C ( )10. 主从RS 触发器不允许出现RS 同时为1的输入情况,而主从型JK 触发器允许JK 同时为1( )11. 由与非门构成的基本RS 触发器不允许出现RS 同时为1的输入情况( )12. 基本RS 触发器是最基本的触发器,它只具有置0置1的功能( )13. 基本RS 触发器是最基本的触发器,它只有置1的功能( )14. 当J=K=0时,JK 触发器具有翻转计数功能( )15. JK 触发器的输入端 J 悬空,则相当于 J = 0。

( )16. 时序逻辑电路的输出和该时刻输入的取值有关,与电路原来的状态无关( )17. 二进制数的进位关系是逢二进一,所以1+1=10。

( )18. TTL 器件输入脚悬空相当于输入高电平。

( )19. 数字电路中晶体三极管一般工作在截止或饱和状态。

( )20. 因为A+AB=A ,所以AB=0。

( )二、填空题(每题3分,共72分)1.有一数码10010011,作为自然二进制数时,它相当于十进制数________,作为8421BCD码时,它相当于十进制数________。

2.三态门电路的输出有高电平、低电平和________3种状态。

3.TTL与非门多余的输入端应接________。

数字电路(逻辑门电路)单元测试与答案

数字电路(逻辑门电路)单元测试与答案

一、单选题1、图中所示电路的功能是()。

A.这是二输入端的与门B.这是二输入端的或门C.这是二输入端的与非门D.其他答案都不正确正确答案:D2、图中所示电路的功能是()。

A.ABCB. AB+CC.(A+B)CD. 其他答案都不对正确答案:B3、假设图中各元件参数满足三极管非线性工作的条件,则电路输出的表达式为()。

A.AB̅̅̅̅B.AB̅̅̅̅̅̅̅C.A+BD.A⊕B正确答案:C4、CMOS电路功耗低主要是因为()。

A.等效电阻小B.工作电压低C.体积小D.静态电流小正确答案:D5、图中电路的输出为()A.或B.与非C.或非D.与正确答案:B6、图中电路的输出为()A.ABC+DB.A̅+B̅∙D̅+C∙D̅C.A(BC+D)D. A̅(BC+D)正确答案:B7、下面的逻辑符号表示的是()。

A.漏极开路的反相器B.漏极开路的缓冲电路C.三态输出反相器D.三态输出缓冲电路正确答案:D8、下图的输出L的逻辑表达式为()A.A̅B.A⊕BC.A∙BD.A正确答案:C9、普通的CMOS电路输出端并联,其结果是()A.低电平B.高电平C.高阻态D.其他答案都不对正确答案:D10、TTL门的输出级一般采用推拉式输出结构,这样做的好处是()。

A.降低功耗B.提高电路的抗干扰能力C.减少电路体积D.提高电路带负载的能力正确答案:D11、门电路输出、输入的高电平()。

A.有最大值和最小值B.没有最大值,只有最小值C.没有最小值,只有最大值D.没有最大值和最小值正确答案:A12、门电路输入、输出的低电平()A.没有最小值,只有最大值B.没有最大值,只有最小值C.有最大值和最小值D.没有最大值和最小值正确答案:C13、下列关于光电耦合器的说法中,正确的是()。

A.可以把输入的电信号转换成光信号输出B.可以实现输入、输出的电气隔离C.输入、输出都是光信号D.可以把输入的光信号转换成电信号输出正确答案:B14、图中门1输出的高电平()。

数字电子技术基础测试题及其答案

数字电子技术基础测试题及其答案

数字电子技术基础测试题测试题A一、填空题1.晶体管作为开关使用,是指它的工作状态处于()状态和()状态。

2.TTL逻辑门电路的典型高电平值是()V,典型低电平值是()V。

3.触发器的特点是()和()。

③画逻辑图。

如图【解A7】。

【解A7】真值表八、1.十进制数513对应的二进制数( ),对应的8421BCD 码是( ),对应的十六进制数是( )。

2.平时的负载。

3.CMOS 当接到( )电平。

4.施密特触发器有(5.JK 二、单项选题1.在图B.1 ①1种;②2种;③32.3.③D/A 转换器;④JK4.( )。

①异或门;②同或门;③5.电路和波形如图B.2形是( )。

1.C B BC A AC Y +++=2. ∑∑(d,,,mDYABC),12=)+,9,8,5,4,3,1,0(1110,2(,)14四、数据表B.1所示真值表写出最简与非表达式,并画出逻辑图。

真值表B.1②函数表达式。

8403210321032101m m m A A A A A A A A A A A A Y ++=++=97531321032103210321032102m m m m m A A A A A A A A A A A A A A A A A A A A Y ++++=++++=。

③将21,Y Y 与4线-10线译码输出函数比较。

令D A C A B A A A ====3210,,,,则有8401Y Y Y Y '+'+'=;975312Y Y Y Y Y Y '+'+'+'+'=。

④连线图。

如图【解B6】。

②计数器输出状态为0110010101230123=''''=Q Q Q Q Q Q Q Q S N ; ③计数器状态相应的十进制数。

65)01100101(8421=BCD ; ④六十五进制计数器。

数字电路设计原理考核试卷

数字电路设计原理考核试卷
13. ABC
14. ABCD
15. ABCD
16. ABC
17. ABCD
18. BD
19. ABC
20. ABC
三、填空题
1.异或
2.逻辑与
3.电平
4. 1
5.反向
6.状态
7.逻辑优化
8.计数
9.逻辑设计
10.同步
四、判断题
1. √
2. √
3. √
4. ×
5. √
6. √
7. ×
8. ×
9. √
D.温度变化
17.以下哪些是数字电路设计中的常见时序问题?()
A.信号建立时间不足
B.信号保持时间不足
C.信号去抖动时间不足
D.时钟偏移
18.以下哪些计数器可以实现任意模数计数?()
A.同步计数器
B.异步计数器
C.加/减计数器
D.程序计数器
19.以下哪些是数字电路中的编码器类型?()
A.二进制编码器
16.下列哪种触发器具有最高驱动能力?()
A. RS触发器
B. JK触发器
C. T触发器
D. D触发器
17.在数字电路中,下列哪种编码方式在二进制和十进制之间转换时需要转换表?()
A.二进制码
B.格雷码
C.反码
D. BCD码
18.下列哪种计数器在计数过程中具有计数方向可逆的特点?()
A.同步计数器
B.异步计数器
A.二进制码
B.格雷码
C.反码
D.十进制码
11.下列关于时序逻辑电路描述正确的是:()
A.输出仅取决于当前输入
B.输出取决于输入和电路的状态
C.输出取决于电路的状态

电子线路单元测试题(数字电路单选题)

电子线路单元测试题(数字电路单选题)

电子线路单元测试题(数字电路单选题)根据湖北技能高考考纲命题 2017年秋三、选择题(每题3分,共174分)1、由开关组成的逻辑电路如图所示,设开关接通为"1",断开为"0",电灯亮为"1",电灯L暗为"0",则该电路为()。

A. "与"门B. "或"门C. "非"门D. "与非"门2、8位二进制数所对应的最大十进制数为()。

A. 128B. 255C. 768D. 5113、逻辑电路如图所示,EN为控制端,若C="1",则F为()。

A. AB AB+ B. ABC. 高阻状态D. A B+4、下列数中最小数是()。

A.(26)10 B. (1000)8421BCDC.(10010)2 D.(37)85、在数字电路中,晶体管的工作状态为()。

A.饱和B.放大C.饱和或放大D.饱和或截止6、如图所示CMOS电路中逻辑表达式为AY=的是()。

7、已知F=AB+CD,选出下列可以肯定使F = 0的情况()。

A.A = 0,BC = 1 B.B = C = 1C.C = 1,D = 0 D.AB = 0,CD = 08、下列电路中,()电路的输入电流始终为零。

A.TTL电路B.CMOS电路C.三极管反相器D.TTL与非门9、十六路数据选择器的地址输入(选择控制)端有()个。

A.16 B.2 C.4 D.8 10、有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。

A. 1011→0110→1100→1000→0000B. 1011→0101→0010→0001→0000C. 1011→1100→1101→1110→1111D. 1011→1010→1001→1000→011111、已知74LS138译码器的输入三个地址码A2A1A0=011,则输出 Y7 ~Y0是()。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字电路基础》单元测试题
(总分:100分时间:90分钟)
班级___________ 姓名________________________ 成绩______________________
一、填空题(每空1分,共30分)
1、数字电路的晶体管和场效应管一般工作在_________ 和__________ 状态。

2、二进制转换:(215) D =( )B =( )H;
(11011)B =( )D; (ABC)H =( )B
3、 ( 11010111)H的按权展开式为 ______________________________________ ,
读作_____________ 。

4、在数字系统中,各种数字、字符、文字、字母等通常用二进制数码或十六进
制数码来表示,这种数码称为他们的_________ 。

5、BCD码是用位二进制码代替一位十进制数码0-9,然后按十进制的次序排列。

6 ( 001001010110 BCD = ( )Do
7、ASCII码称为 ________________ ,它是用_______ 位二进制码表示。

8、基本逻辑关系有_______ 、__________ 、_________ 三种。

9、在所有门电路中有且只有___ 门电路只有一个输入端,其余门电路至少有两个
输入端。

10、_______________________________________ 与非门的逻辑功能是。

11、TTL集成逻辑门电路由________ 组成,其STTL是指______________ ; CMOS
集成逻辑门电路由____________ 组成,其中HCMO是指_____________ 。

12、集成电路管脚序号的判断方法是:将正面向______ ,从________ 处开始,
按______ 方向依次读取序列号。

13、集成逻辑门电路在使用时一般不让多于的输入端悬空,以防干扰信号引入。

多于的输入端的处理:对与门、与非门的多于输入端接___________ ,对或门、或非门的多于输入端接_____________ 。

14、____________________________________________________ 逻辑代数列真值表时,若有n个输入端,一般画_____________________________ 列________ 行。

15、当A=0, B=1,C=0时,逻辑函数式Y AB(B C)A的值为__________ 。

二、选择题(每题2分,共20分)
16、下列各进制数,表示错误的是( )o
A 、(101)
B B 、(101)D
C 、(102)B
D 、(102) D
17、下列各式中,正确的是( )o
4 2 0
A、(11)B = (11) D B 、10101=2+2 +2
C (1101)B —(111)B=(6)
D D 、( 1) B +(0)B :(10) B
18、数字逻辑电路中的0和1不能代表( )o
A、器件的状态
B、电平的咼低
C、脉冲的有无 D 、数量大小
19、“有1出0,全0出1”属于( )。

A、与逻辑 B 、或逻辑 C 、与非逻辑 D 、或非逻辑
20、下图中能实现Y A的是( )。

0 一 &
A
1 &
k e
—: &

-& XT
__ c
:r
“ c
7
01
L
-
2
P-
I -

-&
c :
21、 下列逻辑代数的基本公式正确的是(

A A A 0
B 、A ?A 0 2 -------------
C 、A?A A
D 、AAA
22、 下图所示电路的逻辑表达式为( )
A Y=A ?AB?B?AB
C 、
A ?A
B ?AB
D AB?B?AB
23、下列各式中正确的是( )。

A 、A A
B B B 、AB AB AB
AB C 、AB A B D 、A B A B
24、由下列真值表得出的逻辑函数式是(

A Y A A
B B 、 Y A AB C
、 Y A AB D Y
A A B
A B Y O o □ 0 1 1 1
c 1 1
1
1
25、下图中,Y A B C D 逻辑电路图为( )
&
&
Ml Ml
B 、Y=A ?AB ?B?AB
■: B)
三、判断题(每题2分,共10分)
26、非门可用与非门代替,但与非门不能用非门代替。

()
27、在逻辑电路中,“T表示咼电平,“0”表示低电平。

()
28、1111=15。

()
29、实现同一逻辑功能,可用不同的逻辑电路图。

()
30、数字电路通常都采用二进制,是因为电路很容易用两种稳定状态来表示二进
制的数码“ 1”和“ 0”。

()
四、作图题(5分)
31、根据图中所示逻辑门电路及输入波形,画出输出波形。

五、综合题(30分)
32、化简(每小题3分,共6分)
1)Y AB C AB—C (CD A) BD
2) Y AC ABC BC ABC AC BC
33、证明下列逻辑等式是否成立(每题3分,共6 分)
1)AB A B AC AC 1
2) AB BC AC AB BC AC
34、写出下图所示的逻辑表达式并化简,再画出化简后的逻辑电路图。

(9分)
35、根据下面的真值表,写出逻辑函数式,并画出化简后的逻辑电路图。

(9分)
《数字电路基础》单元测试题(答案)
一、填空题
1、饱和截至;2 ; 11010111, D7; 27; (1010 1011 1100 )
3、1X167+1X166+0X165+1X164+0X163+1X162+1X161+1X160;
壹壹零壹零壹壹^
壹壹壹令壹令壹
壹壹
4、代码; 5 、4; 6 、256
7、美国国家信息交换标准码,七;8与、或、非;9、非
10、有0出1,全1出0 11、三极管、超高速TTL; N沟道或P沟道,高速CMOS 12、上、标志、逆时针;13、电源正端;接地;
14、n ,2 n;15 、1
二、选择题:CCDDB BABDA
三、判断题:VXXVV
四、作图题;略
五、综合体:
32、( 1)Y=A+C+BD (2)Y=1
33、略
34、Y=AC AB BC=AC BC
35、Y=A B C A BC ABC = A B C +AB。

相关文档
最新文档