数字抢答器设计报告

合集下载

八路数字抢答器课程设计报告

八路数字抢答器课程设计报告

八路数字抢答器课程设计报告八路数字抢答器是一种常见于教育培训场合的提问工具,它可以通过数字抢答、抢答器闪亮等方式来增加课堂趣味性和教学效果。

为了更好地应用数字抢答器进行教学,本次课程设计旨在介绍八路数字抢答器的基本操作和应用场景,并设计实践环节,以增强学员的实践能力和应用水平。

一、基本操作1.开机:插入电源,开启电源开关,即可开机。

抢答器闪亮即为开机成功。

2.测试:按下测试按键,抢答器将自动进行系统测试,测试完成后抢答器数字屏幕显示“88”,表示一切正常。

3.重置:重置抢答器将所有操作归零,按下清零或重置按键即可重置抢答器。

4.编号:抢答器可以识别8个不同编号的按键,每个按键对应一个编号。

用户可按下相应的编号按键进行测验。

5.抢答:当题目出现时,用户可以按下相应的编号按键进行抢答。

抢答成功后,闪亮的LED灯将亮起,提示答题成功。

二、应用场景1.考试测验:教师出题,学生抢答,通过抢答器计分,以增加趣味性和竞争性。

2.课堂测验:教师出题,学生抢答,通过抢答器计分,以检测学生对知识的掌握程度。

3.交互环节:教师出题,学生通过抢答器进行互动,夹杂讨论环节,可以增添学生对于知识的兴趣,同时也可以加深学生对于知识的理解。

三、实践环节本次实践环节将以课堂测验为例,介绍如何应用八路数字抢答器进行教学。

1.先规定好测试的题目和抢答器的编号,确保测试流程顺利。

2.测试开始后,让学生使用抢答器进行抢答,测试结束后查看抢答器分数,给予学生相应的评价。

3.如果测试时间充裕,可以在测试结束后对于测试结果再次进行复盘,引导学生理解做错的原因并加以改正。

四、总结八路数字抢答器是一种非常适合进行教学的工具,可以提高课堂趣味性,同时也可以检测学生对于知识的掌握程度。

在使用过程中,我们需要了解八路数字抢答器的基本操作和应用场景,结合教学实践进行应用,并根据测试结果进行评价,以不断提升学习效果。

数字式竞赛抢答器设计报告

数字式竞赛抢答器设计报告

数字式竞赛抢答器设计报告实验日期:学院:班级:姓名:学号:1、设计任务与要求(1)设计一个可容纳7组参赛的数字式抢答器,每组设一个按钮,供抢答使用。

(2)抢答器具有第一信号鉴别和锁存功能,使除第一抢答者外的按钮不起作用。

(3)设置一个主持人“复位”按钮。

(4)主持人复位后,开始抢答,第一信号鉴别锁存电路得到信号后,由指示灯显示抢答组的编号,同时扬声器发出2~3秒的音响。

选做扩展功能:(5)设置一个计分电路,每组开始预制100分,由主持人计分,答对一次加10分,答错一次减10分。

2、设计原理定时抢答器的总体框图如图1所示,它由主体电路和扩展电路两部分构成,主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其他选手抢答。

扩展电路完成各选手的得分显示功能。

定时抢答器的工作过程是:接通电源时,主持人将开关置于“清除”位置,抢答器处于禁止工作状态,编号显示器灭灯;抢答开始时,主持人将控制开关拨到“开始”位置,扬声器给出声响提示,抢答器处于工作状态,这时,抢答器完成以下工作:(1)优先编码器电路立即分辨出抢答者编号,并由锁存器进行锁存,然后由译码显示电路显示编号;(2)扬声器发出短暂声响,提醒主持人注意;(3)控制电路要对输入编码电路进行封锁,避免其他选手再次进行抢答;(4)当选手将问题回答完毕,主持人操作计分开关,计分电路采用十进制加/减计数器、数码管显示。

本轮抢答完毕,主持人操作控制开关,使系统回复到禁止工作状态,以便进行下一轮抢答。

单元电路设计:(1)抢答电路抢答电路包括抢答按钮、优先编码电路、锁存器、译码显示电路。

抢答电路的功能有两个:一是能分辨出选手按键的先后,并锁存优先抢答者的编号,供译码显示电路用;二是要使其他选手的按键操作无效。

1)抢答按钮电路抢答按钮电路由8个按钮开关及限流电阻所组成,如图2所示。

其供电电源选5V与系统电源一致。

限流电阻的确定,一方面要考虑开关断开时,要保证加到编码器(TTL电路)输入端的高电平大于器件所需的最低高电平(如2V);另一方面又要考虑开关闭合时,不至于有太大电流以增加电源消耗。

数字抢答器设计报告

数字抢答器设计报告

数字电路课程设计——抢答器的设计一、实验目的:四路数字抢答器的设计二、实验要求:1. 抢答器同时供4名选手抢答,分别用4个按钮D1~ D4表示。

2. 设置一个系统清除和抢答控制开关S,该开关由主持人控制。

3. 抢答器具有锁存与显示功能。

即选手按动按钮,锁存相应的编号,并在LED数码管上显示,选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。

4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如10秒)。

当主持人启动"开始"键后,定时器进行计时(0~9)。

5. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,绿灯亮,并保持到主持人将系统清除为止。

6. 如果定时时间已到,无人抢答,本次抢答无效,禁止抢答,定时显示器上显示9,显示抢答人组号的数码管此时显示无用字符,且红灯亮。

7.在主持人未启动“开始”键前,如有抢答者则其对应的红灯亮,同时数码管显示其号码。

8、选做功能:要求不仅要显示组号,还要显示抢答的次序。

三、实验框图及总体设计:如图所示为总体方框图。

其工作原理为:接通电源后,主持人开关开始时接地处于禁止状态,编号显示器灭灯,开关灯灭,定时器显示设定时间;主持人将开关置“开始"端,宣布"开始",开关灯亮,抢答器工作,同时定时器倒计时。

选手犯规提前抢答时,抢答器完成:编号锁存、编号显示以及对应红灯亮。

选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示。

当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。

如果再次抢答必须由主持人再次将开关接地并重新复位。

数字抢答器框图:四、主要单元电路设计:所用器材:1、输入控制电路:此电路要求能够区分抢答者是否违规:若输入的抢答信号是在“抢答开始”命令下达之前发出,则该抢答者犯规,输入控制电路应发出“抢答无效”信号,并配合抢先信号锁定电路使抢答者所在组对应的指示灯亮;若抢答信号是在“抢答开始”命令下达之后发出,则抢答有效。

EDA课程设计报告--EDA数字抢答器

EDA课程设计报告--EDA数字抢答器

学生课程设计报告课程名称:EDA数字抢答器目录一、课程设计目的 (3)二、课程设计题目描述和要求 (3)三、课程设计报告内容 (4)四、结论 (21)五、结束语 (22)六、参考书目 (22)一、课程设计目的.设计一个可容纳4组参赛的数字式抢答器。

通过此次设计熟练掌握VHDL 语言,并掌握设计所用的软件。

二、课程设计题目描述和要求在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者通常设置一台抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者。

同时,还可以设置计分、犯规及奖惩计录等多种功能。

本设计的具体要求是:(1) 设计制作一个可容纳四组参赛者的数字智力抢答器,每组设置一个抢答按钮供抢答者使用。

(2) 电路具有第一抢答信号的鉴别和锁存功能。

(3) 系统具有计分电路。

(4) 系统具有犯规电路。

系统设计方案:系统的输入信号有:各组的抢答按钮A、B、C、D,系统清零信号CLR,系统时钟信号CLK,计分复位端RST,加分按钮端ADD,计时预置控制端LDN,计时使能端EN,计时预置数据调整按钮可以用如TA、TB表示;系统的输出信号有:四个组抢答成功与否的指示灯控制信号输出口可用如LEDA、LEDB、LEDC、LEDD表示,四个组抢答时的计时数码显示控制信号若干,抢答成功组别显示的控制信号若干,各组计分动态显示的控制信号若干。

整个系统至少有三个主要模块:抢答鉴别模块;抢答计时模块;抢答计分模块,其他功能模块(犯规警告模块,输出显示模块)。

三、课程设计报告内容按照要求,我们可以将整个系统分为四个主要模块:抢答鉴别模块;抢答计时模块;抢答计分模块;译码显示模块。

对于需显示的信息,需要增加或外接译码器,进行显示译码。

考虑到实验开发平台提供的输出显示资源的限制,我们将组别显示和计时显示的译码器内设,而将各组的计分显示的译码器外接。

整个系统的大致组成框图如图2.1所示。

图2.1 LED A LED B LED C LED D3.1抢答鉴别模块3.1.1抢答鉴别模块的功能抢答队伍共分为四组A,B,C,D。

关于八路抢答器的设计报告

关于八路抢答器的设计报告

关于八路抢答器的设计报告2019-06-23关于八路抢答器的设计报告篇一:八路抢答器设计报告课程名称:数字电路课程设计设计题目:八路数字抢答器一、实验名称:八路数字抢答器二、实验目的:1.熟悉芯片引脚的识别方法,以及原理。

2.掌握与非门实现其他逻辑门电路的方法。

3. 掌握电路板的焊接技术。

4.加深对模拟电路和数字电路课程的理解和认识。

三、实验要求:主持人没有宣布抢答开始时,抢答不起作用,在主持人宣布抢答开始后,可以进行抢答。

它的任务是从八名参与者中确定出最先的抢答者,立即将其编号锁存,并在LED数码管上显示选手的编号,同时用LED灯显示。

此外,封锁输入电路,禁止其他选手抢答,优先抢答选选手的编号一直保存到主持人将系统清零为止(即复位操作)。

为此我们小组决定就这次机会设计一个低成本但又能满足需要的八路智力竞赛抢答器,并通过安装与调试。

四、使用元件:以及排线、焊锡若干。

五、工作原理:接通电源后,主持人先进行复位,此时七段显示器显示“0”ご耸鼻来鹌鞔τ谙允咀刺。

当主持人宣布“开始抢答”ご耸鼻来鹌骺始工作。

当参加智力竞赛的选手摁下手中的抢答器时LED数码管会点亮提示ね时,七段显示器显示该小组的编号。

只有最先抢答者的编号才能被锁存,并在LED数码管上显示选手的编号。

由以上两个条件可以想到:用D触发器来实现,D触发篇二:八路抢答器实验报告能抢答器主要由数字优先编码电路、锁存/译码/驱动电路于一体的CD4511集成电路、数码显示电路和报警电路组成。

优先编码电路、CD4511集成电路将参赛队的输入信号在数码显示管上输出,用报警电路对时间进行严格控制,这样就构成了八路智能抢答器电路。

八路数字抢答器电路包括抢答,编码,优先,锁存,数显,复位及抢答键。

抢答器数字优先编码电路由D1-D12组成,实现数字的编码。

CD4511是一块含BCD-7段锁存/译码/驱动电路于一体的集成电路。

抢答器报警电路由NE555接成音多谐振荡器构成。

数字抢答器_课程设计报告

数字抢答器_课程设计报告

学号:课程设计题目八路数字抢答器学院专业班级姓名指导教师年月日题目: 8路数字抢答器初始条件:要求对数字电路里555电路的运用有所了解,同时熟悉计数电路和译码电路的运用,还要能够运用Multisim软件进行电路的仿真。

要求完成的主要任务:1.运用数字电路设计一个能够满足特定要求的八路抢答器2.绘制电路原理图并进行仿真,要求在报告中画出正确的波形。

3.按照所画的原理图,在仿真的基础上焊接实物并进行调试。

时间安排:编号任务时间1 查资料、原理图设计3天2 仿真电路并修改 3天3 实物焊接与调试5天4 报告撰写 2天5 答辩1天指导教师签名:年月日系主任(或责任教师)签名:年月日目录课程设计任务书............................................................................................. 错误!未定义书签。

摘要 .. (4)Abstract (5)一、实验目的 (6)二、设计要求与内容 (6)三、设计及原理 (7)3.1 总体方案设计 (7)3.1.1 设计思路 (7)3.1.2 总电路框图 (7)3.2 各模块设计方案及原理说明 (8)3.2.1 抢答电路 (8)3.2.2 倒计时电路 (12)四、电路仿真 (13)4.1 抢答电路 (13)4.2 倒计时电路 (15)五、实验结果及分析 (17)六、收获、体会和建议 (19)附录 (21)1.总电路图 (21)2. 元件引脚图 (22)3.元器件清单 (24)主要参考文献 (25)摘要抢答器作为一种工具,已经广泛应用于各种智力和知识竞赛场合。

本设计以八路智力竞赛抢答器为基本概念,从实际应用出发,利用电子设计自动化( EDA)技术,用数字、模拟电子器件设计具有扩充功能的抢答器。

该抢答器的设计利用Multisim11完成了原理图设计和电路仿真,具有数字显示、倒计时显示、编码译码功能,应用效果良好。

【实验】数电抢答器实验报告

【实验】数电抢答器实验报告

【关键字】实验数电抢答器实验报告篇一:八人抢答器数电实验报告中国矿业大学信电学院实验报告课程名称成绩实验名称班级姓名学号同组人实验台号实验日期教师签字实验原始记录专业、班级姓名同组人课程名称实验名称实验记录:实验日期任课教师八人抢答器电路的设计与实现一、实验目的培养综合运用数字电子技术知识进行简易数字电子系统设计,及利用EWB软件进行仿真的能力。

培养我们同学对于各种电路的设计能力,提高同学们的兴趣。

2、实验要求设计一个功能完整、实用的简易八人抢答器,并在计算机上完成电路仿真。

三、八人抢答器设计任务与要求1、可容纳8组参赛的数字式抢答器。

2、电路具有第一抢答信号的鉴别与保持功能。

3、抢答优先者声光提示。

4、回答计时与计分。

四、实验原理框图该抢答器结构组成如下图所示。

分析电路:(1)抢答器部分:该部分的原理:主持人控制开关space清零开关,该开关控制着D触发器的异步置零端,主持人开关接地的时候,触发器清零,所有灯都熄灭。

然后抢答开始,选手可以使用自己的开关,假如是A选手抢答,A就应该领先于其他选手将开关接地,然后相当于或非门的状态是由0到1,产生上升沿脉冲,触发器的输出Q状态和D相同,由于D始终接的都是高电平,所以A开关接地的时候,A对应的指示灯亮。

而通过A选手控制的D触发器输出端Q状态为1,则其他或非门输出始终是0,其他人抢答将无效。

所有选手的开关接在一个8输入端与门的输入端上,使得有一个选手将开关接地的时候,与门的输出就会是0.分析电路:(2)555定时器提供秒脉冲部分:该部分的原理:由上部分的与门输出端给555提供低电平0,555定时器提供CP脉冲,它的各个引脚功能如下:1脚:外接电源负端VSS或接地,一般情况下接地。

8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 ~ 16V,CMOS型时基电路VCC 的范围为3 ~ 18V。

一般用5V。

3脚:输出端Vo2脚:低触发端6脚:TH高触发端4脚:是直接清零端。

数字抢答器实验报告

数字抢答器实验报告

数字式抢答器的设计一、设计任务与要求1.设计一个智力竞赛抢答器,可同时供8名选手或8个代表队参加比赛,他们的编号分别是1、2、3、4、5、6、7、8,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别是K1、K2、K3、K4、K5、K6、K7、K8。

2.给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯)和抢答的开始。

3.抢答器具有数据锁存和显示的功能。

抢答开始后,若有选手按动抢答按钮,编号立即锁存,并在LED数码管上显示出选手的编号,同时扬声器给出音响提示。

此外,要封锁输入电路,禁止其它选手抢答。

优先抢答选手的编号一直保持到主持人将系统清零为止。

4.抢答器具有定时抢答的功能,且一次抢答的时间可以由主持人设定(30秒)。

当节目主持人启动“开始”键后,要求定时器立即进行倒计时,并用显示器进行显示,同时扬声器发出短暂的声响,声响持续时间0.5秒左右。

5.参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答时刻的时间,并保持到主持人将系统清零为止。

6.如果定时抢答的时间已到,却没有选手抢答时,本次抢答无效,系统进行短暂的报警,并封锁输入电路,禁止选手超时后抢答,定时显示器上显示00。

二、设计参考数字抢答器的总体框图如图8.34.1所示,它由主体电路和扩展电路两部分组成。

主体电路完成基本的抢答功能,即开始抢答后,当选手按动抢答键时,能显示选手的编号,同时能封锁输入电路,禁止其它选手抢答。

扩展电路完成定时抢答的功能。

三、设计报告要求1.画出数字抢答器的总体框图及完整的逻辑电路图,并说明其设计原理及工作过程。

2.说明实验中产生的故障现象及解决方法。

3.心得、体会和建议。

四、总体框图显示电路五、实验内容1、各芯片的工作原理及电路图。

(1) 74LS373锁存器74LS373与单刀双掷开关相连作为8位选手的抢答锁存开关,它的4脚、7脚、8脚、13脚、14脚、17脚、18脚、3脚分别连接单刀双掷开关J1---J8。

数字四路抢答器设计报告

数字四路抢答器设计报告

数字四路抢答器设计报告一、设计目的1.学习数字电路中各种集成芯片和D触发器、CP时钟脉冲源等单元电路的综合运用;2.熟悉带有计时功能的数字四路抢答器的工作原理;3.了解简单数字系统的设计、调试及故障排除方法。

二、功能实现1.抢答器可容纳四组队员参赛,具有1抢答优先权。

每组设置一个按钮,供抢答使用。

2.抢答器具有第一信号鉴别和锁定功能,使除第一抢答者外的其他抢答无效。

3.设置一个主持人复位按钮,对抢答过程实现清除和开始状态控制。

4.主持人复位后开始抢答,第一位号鉴别所存电路得到信号后,指示灯显示抢答组别,同时扬声器发出音响。

5.设置一个计时电路,对应于抢答过程的四个进程:20s的抢答计时,抢答计时结束,40s 的答题计时,答题计时结束。

主持人通过操作该单元电路的复位开关实现对抢答过程中不同进程的控制。

6.设置4个LED指示灯显示抢答过程当前所在进程。

三、总体设计框图四、设计原理该数字四路抢答器设计电路主要由四部分组成:数字抢答电路、译码显示电路、可预置时间的定时电路以及报警电路。

其中,数字抢答电路包括了编码电路和锁存电路,实现对信号的编码和所存功能,防止二次抢答的问题;译码显示电路将首次抢答的选手编号直观地显示出来;在定时电路中,主持人可通过时间预设开关预设抢答时间和答题时间,且系统将完成自动计时;报警电路则起到声报警功能,当在规定的时间内实现有人按下抢答开关时,系统中的蜂鸣器将发出警报声,提示主持人已有人抢答,实现报警功能。

接通电源后,将开关拨到“清除”状态,抢答器处于禁止状态,编号显示器不亮;将开关置于“开始”状态且将计时部分置于“20s抢答计时”进程,抢答器开始工作。

在0~20s 时间内如果没有人抢答,则视为弃权;如果有人按键,则抢答器完成优先判断、编号锁存、编号显示和蜂鸣发音四项功能。

抢答结束后,主持人通过操作复位开关,继续进入“40s答题计时”阶段,完成40s的答题过程。

当一轮抢答结束后,如果再次抢答,主持人必须再次操作“清除”和“开始”状态开关进入下一轮抢答。

数字抢答器课程设计报告

数字抢答器课程设计报告

数字电路课程设计设计课题:数字抢答器设计院(系、部):工学院学生姓名:叶兆飞指导老师:刘权2013年 12 月 7 日目录1.引言2.设计任务与要求3.方案设计与论证4.工作原理说明5.单元电路设计与参数计算5.1抢答锁存电路5.2 LED灯显示电路5.3数码管显示电路5.4音响显示电路5.5犯规电路5.6计分电路6.总原理图及元器件清单7.结论与心得8.参考文献1.引言我们可以看到在一些比赛活动中,会有提问抢答这一环节。

那么为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器。

此次抢答器电路设计通过数显、灯光及音响等三种方式指示出第一抢答者,同时还设置有记分电路、犯规电路这两种电路来完善抢答过程。

2.设计任务与要求1.设计制作一个可容纳四组参赛的数字式抢答器,每组设置一个抢答按钮供抢答者使用。

2.参赛者按抢答开关,则该组指示灯亮并用组别显示电路显示出抢答者的组别,同时扬声器发出“哆-唻”的双音音响持续2~3s。

此时,电路应具备自锁功能,使别组的抢答开关不起作用。

3.设置记分电路。

每组在开始时预置成100分,抢答后由主持人记分,答对一次加10分,否则减10分。

4.设置犯规电路。

对提前抢答和超时抢答的组别鸣喇叭示警,并由组别电路显示出犯规组别。

3.方案设计与论证总体分为三个电路设计,一是抢答锁存与LED灯、数码管、扬声器等三种方式显示电路;二是犯规电路;三是计分电路。

计分电路设计这里因为计分环节得考虑到抢答人回答的正确与否,需要通过主持人来判断,所以做为独立电路来设计,由主持人来进行单独控制。

犯规电路设计犯规电路涉及到提前抢答与超时抢答这两种犯规方式。

这里设置一个“开始抢答”按钮,设置抢答后有效回答时间为10秒,由数码管显示。

然后判断主持人未按下“开始抢答”按钮就开始抢答的视为犯规一,主持人按下“开始抢答”按钮后开始抢答,却超过有效时间的为犯规二。

这样就可以将犯规电路融入到第一部分的抢答电路设计中。

数字电子课程设计路抢答器课程设计报告样本

数字电子课程设计路抢答器课程设计报告样本

四人智力竞赛抢答器课程设计报告一、设计题目题目: 四人智力竞赛抢答器二、设计任务和规定1)设计任务设计一台可供4名选手参加比赛智力竞赛抢答器。

用数字显示抢答倒计时间, 由“9”倒计到“0”时, 无人抢答, 蜂鸣器持续响1秒。

选手抢答时, 数码显示选手组号, 同步蜂鸣器响1秒, 倒计时停止。

2)设计规定(1)4名选手编号为: 1, 2, 3, 4。

各有一种抢答按钮, 按钮编号与选手编号相应, 也分别为1, 2, 3, 4。

(2)给主持人设立一种控制按钮, 用来控制系统清零(抢答显示数码管灭灯)和抢答开始。

(3)抢答器具备数据锁存和显示功能。

抢答开始后, 若有选手按动抢答按钮, 该选手编号及时锁存, 并在抢答显示屏上显示该编号, 同步扬声器给出音响提示, 封锁输入编码电路, 禁止其她选手抢答。

抢答选手编号始终保持到主持人将系统清零为止。

(4)抢答器具备定期(9秒)抢答功能。

当主持人按下开始按钮后, 定期器开始倒计时, 定期显示屏显示倒计时间, 若无人抢答, 倒计时结束时, 扬声器响, 音响持续1秒。

参赛选手在设定期间(9秒)内抢答有效, 抢答成功, 扬声器响, 音响持续1秒, 同步定期器停止倒计时, 抢答显示屏上显示选手编号, 定期显示屏上显示剩余抢答时间, 并保持到主持人将系统清零为止。

(5)如果抢答定期已到, 却没有选手抢答时, 本次抢答无效。

系统扬声器报警(音响持续1秒), 并封锁输入编码电路, 禁止选手超时后抢答, 时间显示屏显示0。

(6)可用石英晶体振荡器或者555定期器产生频率为1Hz脉冲信号, 作为定期计数器CP 信号。

三、原理电路设计:1.方案比较;方案一:抢答电路: 使用74ls175作为锁存电路, 当有人抢答时, 运用锁存器输出信号号将时钟脉冲置零, 74ls175及时被锁存, 同步蜂鸣器鸣叫1s, 这时抢答无效, 使用74ls148作为编码器, 对输入型号进行编码, 输出4位BCD码, 再将这四位BCD码输入共阴数码管里显示出抢答者编号。

数字式抢答器课设报告

数字式抢答器课设报告

摘要数字式竞赛抢答器主要由74系列集成电路组成。

该抢答器除具有基本的抢答功能外,还具有定时、计时和报警功能。

电路上电后在抢答前,由主持人进行系统复位,确定抢答允许时间。

主持人发出抢答命令同时按下启动定时开关。

抢答者听到抢答开始命令后,通过各自的按钮开关输入抢答信号。

数字抢答器具有数字显示抢答者序号功能。

同时配有声、光报警,并且有抢答序号锁定功能。

对犯规抢答者(包括提前抢答和超时抢答)除有声、光报警外,还有显示抢答犯规者序号功能。

关键词:计数器,译码器,方波目录摘要I 第1章概述1第2章课程设计任务及要求32.1 设计任务32.2 设计要求xx 第3章系统设计xx3.1方案论证xx3.2 系统设计xx3.2.1 结构框图及说明xx3.2.2 系统原理图及工作原理xx3.3 单元电路设计3.3.1单元电路工作原理3.3.2元件参数选择第4章软件仿真4.1 仿真电路图4.2 仿真过程4.2 仿真结果第5章安装调试5.2 安装调试过程5.3 故障分析第6章结论第7章使用仪器设备清单参考文献收获、体会和建议第1章概述抢答器在竞赛中有很大用处,它能准确、公正、直观地判断出第1抢答者。

通过抢答器的指示灯显示、数码显示和警示蜂鸣等手段指示出第l 抢答者。

其要求达到以下条件:一.抢答器同时供8名选手或8个代表队比赛,各用一个抢答按钮,按钮的编号与选手的编号相对应,分别用S0~S7表示。

二.给节目主持人设置一个控制开关,用来控制系统的清零和抢答的开始。

三.抢答器具有数据锁存与显示的功能。

抢答开始后,若有选手按动按钮,锁存相应的编号,并在LED数码管上显示出选手的编号。

此外,要封锁输入电路,禁止其他选手抢答。

选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。

四.抢答器具有定时抢答功能,且一次抢答的时间由主持人根据题目难度设定(如30s)。

当节目主持人启动“开始”键后,定时器立即进行减计时,并用指示灯显示剩余时间,指示灯灭则不能再抢答。

数字抢答器课程设计报告书

数字抢答器课程设计报告书

数字抢答器摘要当今的社会竞争日益激烈,选拔人才,评选优胜,知识竞赛之类的活动愈加频繁,那么也就必然离不开抢答器。

因此抢答器是机关学校、电视台等单位开展智力竞赛活动必不可少的设备,通过抢答者的按键、数码显示等能准确、公正、直观地判断出优先抢答者。

本产品采用了数字显示器直接指示,自动锁存显示结果,并自动复位的设计思想,由数字电路以及外围电路组成,分为八路抢答;在抢答同时附有声音输出接口,提示主持人此时已完成这次的抢答。

不仅如此,为了方便不同场合的智力竞赛活动,为需要定时答题者提供可调计时器,无需人工参与。

与其他抢答器电路相比较有分辨时间极短、结构清晰、成本低、易操作、制作方便等优点。

关键词:竞赛活动、抢答、锁存、复位、可调倒计时目录1 引言 (3)2 设计目的 (3)3 设计指标及要求 (3)4 总体框图设计与论证 (4)5 功能模块设计及系统工作分析 (5)5.1功能模块设计 (5)5.2 系统工作原理分析 (6)5.3主要元器件功能介绍 (7)5.3.1锁存器(74HC573) (7)5.3.2优先编码器(74LS147) (8)5.3.3计数器(74LS192) (9)5.3.4显示译码器(CD4511、74LS48) (10)6 实验器材清单 (14)7 设计步骤及各功能电路调试 (14)7.1 仿真 (15)7.2 调试锁存器电路 (15)7.3 调试编码与译码显示电路 (16)7.4调试控制电路 (17)7.5秒脉冲 (17)7.6调时电路 (17)8 心得体会 (18)辞 (19)参考文献 (21)附录A: (22)附录B: (23)数字竞赛器1 引言在科技高速发展的21世纪,人才成为最重要的社会资源之一。

竞争日益激烈,人才选拔,评选择优的活动越加频繁,而在这些活动当中,往往分为几组选手参加,针对主持人提出的问题,如果用举手的方式抢答,往往会因主持人判断的误差,造成比赛的不公平性。

本着公平公正的原则,就需要有一种稳定、准确的工具,因此数字竞赛器应运而生,由于其准确性高、实用性强,所以得到迅速推广,从最初的益智类节目,广泛应用到各类活动、娱乐节目中。

抢答器--数电设计报告(很详细完整的报告)

抢答器--数电设计报告(很详细完整的报告)

四人智力竞赛抢答器一、设计内容及要求1、设计内容设计一台供4名选手参加比赛的数字抢答器。

2、设计要求(1)抢答器同时供4名选手比赛,分别用4个按钮S0 ~ S3表示。

(2)设置一个复位和抢答控制开关S,该开关由主持人控制。

(3)抢答器具有锁存与显示功能。

即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。

选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。

(4)抢答器具有定时抢答功能。

当主持人启动“开始”键后,定时器进行倒计时,同时扬声器发出短暂的声响。

(5)参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。

(6)如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示0。

二、抢答器设计方案1、设计方案抢答器具有锁存、定时、显示和报警功能。

即当抢答开始后,选手抢答按动按钮,锁存器锁存相应的选手编码,同时用LED数码管把选手的编码显示出来,并且开始抢答时间的倒计时,同时用LED数码管把选手的所剩抢答时间显示出来。

而在选手按键抢答以及抢答时间倒计时到时的时候都有报警以提醒主持人和选手。

抢答时间设定9秒,报警响声持续1秒。

接通电源后,主持人将开关拨到“清除”状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置“开始”状态,宣布“开始”抢答器工作。

定时器倒计时,扬声器给出声响提示。

选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示、扬声器提示。

当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。

如果再次抢答必须由主持人再次操作“清除”和“开始”状态开关。

2、系统框图当主持人宣布开始,定时电路开始秒脉冲电路的作用而进行倒记时,并通过译码器在显示器中显示。

报警电路给出声音提示。

当选手首先按某一开关键时,可通过触发锁存电路被触发并锁存,在输出端产生相应的开关电平信息,同时为防止其它开关随后触发而产生紊乱,最先产生的输出电平变化又反过来将触发电路锁定。

数字抢答器设计实验报告

数字抢答器设计实验报告

数字抢答器设计实验报告一、实验目的本次实验的目的是设计一个数字抢答器,能够实现在一定时间内自动抢答的功能。

通过这个实验,我们可以了解数字电路的基本原理和应用,提高我们的动手能力和实践能力。

二、实验器材ArduinoUno控制板数字按键开关杜邦线若干面包板电源适配器LED灯蜂鸣器电阻若干电容若干电位器若干三、实验原理数字抢答器主要由ArduinoUno控制板、数字按键开关、LED灯、蜂鸣器等组成。

其中,ArduinoUno控制板是整个系统的核心,它可以通过数字输入输出端口与外部设备进行通信。

数字按键开关则用于接收用户的输入信号,LED灯和蜂鸣器则用于显示抢答结果和提示用户。

在实验中,我们将使用数字按键开关来模拟用户的抢答操作。

当用户按下某个数字键时,ArduinoUno控制板会读取该信号并进行处理。

如果此时系统处于抢答状态,则会触发LED灯闪烁和蜂鸣器发出声音,表示用户抢答成功;否则,系统会进入等待状态,直到下一个用户抢答为止。

四、实验步骤将数字按键开关连接到ArduinoUno控制板上的数字输入端口(D2-D10)。

具体连接方式如下:D2连接到GND引脚;D3连接到5V引脚;D4连接到A4引脚;D5连接到A5引脚;D6连接到A6引脚;D7连接到A7引脚;D8连接到3.3V引脚;D9连接到GND引脚;D10连接到GND引脚。

将LED灯和蜂鸣器分别连接到ArduinoUno控制板上的数字输出端口(D13和D11)。

具体连接方式如下:D13连接到5V引脚;D11连接到GND引脚。

将电源适配器插入电源插座,将面包板固定在ArduinoUno控制板上,然后将所有元器件按照电路图所示连接好。

注意不要接反或短路。

将ArduinoUno控制板通过USB线连接到电脑上,打开ArduinoIDE 软件。

点击“工具”菜单中的“上传”按钮,选择刚刚编写好的程序文件(例如:digital_answer_device.ino),点击“上传”按钮开始编译和下载程序。

八路抢答器实验报告

八路抢答器实验报告

八路抢答器的实验报告一、设计题目八路抢答器设计二、设计要求1.设计一个竞赛抢答器, 可同时供8名选手或者8个代表队参加比赛, 他们的编号分别是 1.2.3.4.5.6.7、8, 各用一个抢答器的按钮, 按钮的编号与选手的编号相对应。

2.给节目主持人设计一个控制开关, 用来控制系统的清零和抢答开始。

3.抢答器具有数据锁存、显示的功能和声音提示功能。

抢答开始后, 若有选手按动按钮, 编号立即锁存, 在数码管上显示选手的编号, 并有声音提示。

此外, 要封锁其他选手抢答。

优先抢答的选手的编号一致保持到主持人将系统清零为止。

三、设计思路工作原理为:接通电源前, 抢答按钮与清零按钮都未按下。

接通电源后, 主持人清除开关处于工作状态, 抢答器处于工作状态, 编号显示器显示为0, 蜂鸣器未鸣响(为方便控制, 电路设计为清除开关按下时是清零状态, 未按下时为工作状态)。

等一轮抢答完成后(七段数码管显示出优先抢答队员编号, 并蜂鸣器鸣响), 主持人将清零开关按下数码管清为零, 蜂鸣器停止鸣响。

然后先后把各队员抢答按钮与主持人清零按钮复位。

即可进入下一轮抢答。

原理为:电路中清零按钮控制D触发器集成块74LS175清零端低电平输入, 按下时清零端输入为低电平(清零端低电平有效), 未按下时输入高电平。

清零后D 触发器集成块74LS175 Q`端输出全变为高电平, 使编码器74HC147(有效输入电平为低电平)无有效低电平输入, 七段数码管上显示为0。

抢答时, 队员按下抢答按钮的时间有先后次序, 电路中每个抢答按钮连接一个D触发器, 当一抢答按钮按下后其对应的触发器锁存住信号, Q`端输出有效低电平, 同时通过反馈电路使D触发器集成块得脉冲信号终止输入, 从而使其他D触发器停止工作, 抢答后也无法锁存。

达到有先输入有先锁存功能。

原理为:根据与门功能特点:只要有一低电平输入输出即为低电平。

当D触发器集成块74LS175输出端输出一有效低电平后, 电路中第7个与门U15A输出即为低电平, 而U15A输出信号又与555触发器构成的多谐振荡器输出信号相与, 因此只要U15A输出低电平, 多谐振荡器产生的脉冲就无法输入, 只有当D触发器集成块74LS175输出端输出全为高电平时脉冲才正常输入, 各D触发器正常工作。

8路数字抢答器实验报告

8路数字抢答器实验报告

8路数字抢答器实验报告8路数字抢答器实验报告引言:数字抢答器是一种用于测验、竞赛或教学中的设备,它能够迅速准确地记录参与者的抢答顺序。

本实验旨在设计并制作一个8路数字抢答器,并测试其功能和性能。

一、实验目的本实验的目的是:1. 学习数字电路的基本原理和设计方法;2. 掌握数字抢答器的设计和制作过程;3. 了解数字抢答器的工作原理和性能。

二、实验原理本实验基于数字电路的基本原理和设计方法。

数字抢答器由多个模块组成,包括信号输入模块、计数器模块和显示模块。

信号输入模块负责接收参与者的抢答信号,计数器模块负责记录抢答顺序,显示模块用于显示当前的抢答顺序。

三、实验材料和设备本实验所需材料和设备包括:1. 集成电路:包括逻辑门、计数器等;2. 电阻、电容等元器件;3. 面包板、导线等实验器材;4. 电源、示波器等测试设备。

四、实验步骤1. 确定抢答器的功能需求和设计规格;2. 根据设计规格,选择合适的集成电路和元器件;3. 将选定的集成电路和元器件按照电路图连接在面包板上;4. 使用示波器等测试设备对电路进行测试和调试;5. 测试抢答器的功能和性能,包括抢答顺序的准确性和显示的稳定性。

五、实验结果与分析经过测试和调试,本实验成功设计并制作了一个8路数字抢答器。

在实际使用中,抢答器能够准确记录参与者的抢答顺序,并通过显示模块显示当前的抢答顺序。

抢答器的性能稳定可靠,能够满足实际使用的需求。

六、实验总结通过本实验,我们学习了数字电路的基本原理和设计方法,掌握了数字抢答器的设计和制作过程。

实验中,我们遇到了一些困难和问题,但通过不断的尝试和调试,最终成功完成了实验目标。

通过实验,我们深刻体会到了理论与实践的结合,加深了对数字电路的理解和应用能力。

七、实验改进和展望在实验过程中,我们发现抢答器的设计和制作还存在一些不足之处。

例如,抢答器只能记录抢答顺序,不能记录抢答者的姓名或其他信息。

因此,我们可以进一步改进抢答器的功能,使其能够满足更多的使用需求。

数电课程设计报告---数字式竞赛抢答器

数电课程设计报告---数字式竞赛抢答器

数字电子技术课程设计题目数字式竞赛抢答器院系信息工程学院班级学号学生姓名指导教师完成时间2014年11月26日目录一.设计目的二.设计指标:三.总体框图设计:四.功能模块设计:五.实验仪器、工具六.元件清单七.总结一.设计目的:通过多路数字数字抢答器的设计实验,要求学生回顾所学数字电子技术的基础理论和基础实验,掌握组合电路,时序电路,编程器件和任意集成电路的综合使用和设计方法,熟悉掌握优先编码器,触发器,计数器,单脉冲触发器,555路,译码,编码/驱动电路的应用方法,熟悉掌握时序电路的设计方法。

达到数字实验课程大纲要求掌握的基本内容。

二. 设计指标:(1)设计一个可容纳7组参赛的数字式抢答器,每组设一个按钮,供抢答使用。

(2)抢答器具有第一信号鉴别和锁存功能,使除第一抢答者外的按钮不起作用。

(3)设置一个主持人“复位”按钮。

(4)主持人复位后,开始抢答,第一信号鉴别锁存电路得到信号后,由指示灯显示抢答组的编号,同时扬声器发出2~3秒的音响。

(5)设置一个计分电路,每组开始预制100分,由主持人计分,答对一次加10分,答错一次减10分。

三.总体框图设计:整体电路分为:主电路与计分电路。

主电路:该部分由抢答与控制开关电路,优先编码电路,锁存器,译码器电路,显示电路控制电路,报警电路组成。

扩展电路:预制控制电路,计分电路,译码电路与显示电路组成。

优先编码电路选用的芯片为74ls14874ls148的引脚图与真值表:锁存电路选用的芯片是74ls279,引脚图与真值表:译码器电路选用的芯片为74ls48,引脚图和真值表:报警电路选用NE555,引脚图和真值表:扩展电路的计分电路选用芯片74ls192,引脚图和真值表:四:功能模块设计:1.抢答部分与报警部分电路原理图原理描述:芯片74ls148,74ls279,74ls48与七段共阴数码管构成抢答显示电路,选手通过按轻触开关抢答,74ls148的输入端D1,D2,D3,D4,D5,D6,D7(D0接高电平是因为输出的数字为1--7)采集开关一端的电平状态,低电平有效,D7优先级最高,并且分别编码,输出给74ls279的三个独立锁存器的s端,将判断输入有无的输出信号GS 的状态输出给74ls279的第四个锁存器(将其称为控制锁存器)的s 端,其R端接主持人复位开关的一端,Q端接另外三个锁存器的R端用来控制锁存与清零,Q端还与74ls48的灭零输入端BI/RBO相连,用来控制数码管的显示(当主持人按复位键时数码管不显示)。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电路课程设计——抢答器的设计一、实验目的:四路数字抢答器的设计二、实验要求:1. 抢答器同时供4名选手抢答,分别用4个按钮D1~ D4表示。

2. 设置一个系统清除和抢答控制开关S,该开关由主持人控制。

3. 抢答器具有锁存与显示功能。

即选手按动按钮,锁存相应的编号,并在LED数码管上显示,选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。

4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如10秒)。

当主持人启动"开始"键后,定时器进行计时(0~9)。

5. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,绿灯亮,并保持到主持人将系统清除为止。

6. 如果定时时间已到,无人抢答,本次抢答无效,禁止抢答,定时显示器上显示9,显示抢答人组号的数码管此时显示无用字符,且红灯亮。

7.在主持人未启动“开始”键前,如有抢答者则其对应的红灯亮,同时数码管显示其号码。

8、选做功能:要求不仅要显示组号,还要显示抢答的次序。

三、实验框图及总体设计:如图所示为总体方框图。

其工作原理为:接通电源后,主持人开关开始时接地处于禁止状态,编号显示器灭灯,开关灯灭,定时器显示设定时间;主持人将开关置“开始"端,宣布"开始",开关灯亮,抢答器工作,同时定时器倒计时。

选手犯规提前抢答时,抢答器完成:编号锁存、编号显示以及对应红灯亮。

选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示。

当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。

如果再次抢答必须由主持人再次将开关接地并重新复位。

数字抢答器框图:四、主要单元电路设计:所用器材:1、输入控制电路:此电路要求能够区分抢答者是否违规:若输入的抢答信号是在“抢答开始”命令下达之前发出,则该抢答者犯规,输入控制电路应发出“抢答无效”信号,并配合抢先信号锁定电路使抢答者所在组对应的指示灯亮;若抢答信号是在“抢答开始”命令下达之后发出,则抢答有效。

经过分析,我认为主持人控制可以用控制电源开关来实现,判断抢答信号是否有效可以用抢先信号锁定电路配合基本的与非门和发光二极管来实现。

2、脉冲产生电路产生脉冲的波型为SW-SPDT3、编码电路:用8线-三线优先编码器(即芯片74148)来实现。

经过本人分析,并结合74148的功能表可知,当74LS75的输出端Q1’,Q2’,Q3’,Q4’分别接74148的6,5,4,3输入端时,则经过七段显示译码器后,最终输出将为1,2,3,4。

4、译码显示电路:译码电路把“有效”或“无效”抢答的抢答者小组序号用数码管显示出来。

若超出答题时间,译码器将会一直显示为7,此时再抢答也不会起作用。

译码电路用七段显示译码器74LS48和数码管实现。

只要将各个管脚对应到连接起来,就能正确到显示计时、犯规和抢答者的序号。

其真值表及逻辑电路图分别如图5和图6:输入输出显示字符D3 D2 D1 D0 a b c d e f g0 0 0 0 1 1 1 1 1 1 0 00 0 0 1 0 1 1 0 0 0 0 10 0 1 0 1 1 0 1 1 0 1 20 0 1 1 1 1 1 1 0 0 1 30 1 0 0 0 1 1 0 0 1 1 40 1 0 1 1 0 1 1 0 1 1 5图6 74LS48逻辑电路图接法5、用一片74LS161、74LS04译码器74LS48做成。

把161做成模十计数器,开始时置数端为0110,161的输出端各接一个非门,就做成了倒计时计数器,再经过48译码,数码管显示9,当从0110一直循环到1111,完成一次循环后,当它再变成0000时,非门输出的结果是1111,这时4个信号接入一个与非门出来接到161的CT端,完T成保持功能,主持人开关直接接到161的LD端,而161的CT端接的P是74ls148的Y端,161非完的输出信号接入74ls48并接数码显示管,ex当有人在规定时间内抢答时,CT变0,161输出保持,数码显示管锁P定时间,当有人提前抢答时,因为这时LD端为0,所以161输出处于锁定状态,对计时没有影响,当10秒后无人抢答时,CT端为0,T161又处于锁定状态,时间不变,四与非门的输出信号是和前面说过的Y的非相与接入抢答电路部分的74ls48的RBO端,10秒后无人抢ex答时,抢答电路的74ls48停止工作,数码显示管显示0,直到主持人重新开始重置和开始。

74LS161功能真值表:主持人打开开关后,开始计数;通过一个74LS04实现时钟倒计功能;计数器的时钟脉冲由秒脉冲电路提供。

电路图如下所示:6、时序控制电路: 由74LS148编码器,74LS75D触发器,74LS48译码器和数码管组成时序控制电路是抢答器设计的关键,它要完成以下三项功能:①主持人将控制开关打开后,抢答电路和定时电路进人正常抢答工作状态。

②当参赛选手按动抢答键时,抢答电路和定时电路停止工作。

③当设定的抢答时间到,无人抢答时,同时抢答电路和定时电路停止工作,且数码管计时为零,且主持人开关灯灭。

五、总体电路图:六、电路图的逻辑功能测试:由上述所有设计思路结合图7,我在电脑上用仿真系统软件对电路进行了调试,最终调试成功。

功能都符合要求。

而且我在面包板上接的电路也调试成功,各项基本功能都很完整。

调试过程如下所示:功能测试一:有效抢答测试在主持人控制端接高电平后74LS75中D1接高电平,即在主持人发出“抢答开始”命令后的第10秒钟,第一组有人抢答,左边电路显示抢答者组号1,同时绿灯亮,显示抢答有效,此时2号选手虽然也按下开关,但其数码管并不显示数字“2”了。

功能测试二:无效抢答测试在主持人控制端接高电平后计时电路计到第5秒后74LS75中D4接高电平,即第四组有人在5秒后抢答。

此时视为无效抢答。

此时下边电路显示无用字符7,同时红灯亮,显示为无效抢答。

七、电路组装、调试过程中发生的问题及解决方法:1)数码管不发光,原因:针脚电阻接触不良。

解决:换电阻重新接入。

2)计数器不计数,原因:555输出频率恒定。

解决:检查555各个接端,发现电容接反,更正后即可计时。

3)计数器开始时输出和理论不一样,原因:置入端接线错误。

解决:重新连接。

4)计数器不按照顺序计时,原因:74LS48未接紧,且面包板接触不良。

解决:换插口接入芯片,避免接触不好的地方接线。

5)锁存器不工作,原因:ENABLE端接入的线不能供给高电位。

解决:用万用表测试出接线不良处更正。

6)锁存器不能正常锁定,原因:ENABLE端接入的线不能供给低电位,74LS04不正常。

解决:换接74LS04。

7)红灯不亮,原因:正负极接反。

解决:对换正负极。

8)主持人控制端无效,原因:74LS08松动。

解决:接紧即可。

9)计数器死循环,原因:没有控制使其在00时停止计时。

解决:由CO端连线与555高电位输入端通过与门进行控制。

10)计数器开始时输出和理论不一样。

原因:开始时将74LS161的预置数设成0110期望用其计满溢出时的CO端控制/LD置数功能,但是接上电源后74LS161并不立即置数,需等到其从0000计数到1111溢出后才开始计数,回到我们理想的M5计数功能。

解决:重新布线,利用74LS161初始置数为0000将QA和QC接上与非门电路然后控制置数,实现M5计数器。

八、实验总结:在老师悉心指导下,经过本次课程设计使我进一步巩固课本上的知识并且提高了自己的分析问题和解决问题的能力,还建立了自信,让自己的动手实践能力也得到了提高,为以后的工作打下了一定的基础。

在实验过程中,还使我获得了很多,比如在连接前还要规划好芯片安装位置,否则会在之后的连线中出现困难,这使我懂得了合理安排的重要性,还有在设计计数器时我按照课本上的连接方法74161的LD非端直接接CO非,而导致置数无法置入。

使我对书本上知识的产生怀疑,通过这增强了我的怀疑精神。

其次在设计和连接过程中使我知道交流的重要性,通过交流和讨论使我少走了许多弯路,也使我懂得团队合作的重要性。

这次课程设计对于我来说收获很大。

我是一个只注重理论不注重实践的人。

通过本次实验,我认识到了实践的重要,也提高了我的实际动手能力。

我们要学会把理论联系实际,而这次课程设计就是一个很好的机会,不仅能提高我们的理论知识,而且也培养了我们的实际动手能力。

尽管在中间遇到很多问题,我的设计最后在老师的检查下发现了自己存在的问题,是因为自己想的太简单,没有认真思考。

但是经过老师的指导和同学的帮助,使得这次实验能顺利完成,而且在讨论中我们也学到了很多知识,而且也对也前的知识做了一个很好的回顾。

在通过这两个礼拜地设计实习,让我真正理解了书本上知识,也让我知道我们课本上的知识在实际中怎么应用,理论联系实践,相互关系。

通过此次设计,我对理论知识的学习有了很大的兴趣,现在我可以主动的去学习,我明白自己该学习那个方面,重点是什么?我也掌握的了在理论中遇到问题,应该怎样去解决,在实际中遇到迷团应该怎样去检查调试。

总体来说,这次实习我受益匪浅。

在摸索该如何设计电路使之实现所需功能的过程中,特别有趣,培养了我的设计思维,增加了实际操作能力。

在让我体会到了设计电路的艰辛的同时,更让我体会到成功的喜悦和快乐。

参考文献:王毓银主编《数字电路逻辑设计》(第三版)高等教育出版社。

相关文档
最新文档