DSP课后习题答案 李建

合集下载

dsp原理课练习题参考答案-应电

dsp原理课练习题参考答案-应电

《DSP原理与应用》练习题参考答案32学时版本用于应用电子方向注意:红色字体文字为解题注解与说明,万万不可作为答题内容1.Q.15表示是16位数据中第15位为符号位,第14~0位为小数位。

试写出下面问题的答案:⑴分别写出十进制正数0.68和十进制负数-0.245的Q.15表示。

0.68*32768=570AH-0.245*32768=-1F5CH=E0A4H⑵分别写出Q.15表示的A200H和5A00H的十进制数值。

A200H/32768=-5E00H/32768=- 0.7343755A00H/32768=0.703125上面两小题使用教材P7两条公式,公式中Q为数据中的小数位数,digits<->data。

取补码的正规方法是按位取反得到的反码加上1。

16进制下快速算法是找出互补的数,即加上该互补数得10000H。

例如求1F5CH补码,1F5CH+E0A4H=10000H。

故E0A4H为所求。

⑶已知两个Q.15数相乘的乘积存放于累加器A中。

FRCT=0时A为16进制0xFFEA000000,该乘积的十进制数是多少?FRCT=1时A为16进制0x007D000000,该乘积的十进制数又是多少?FRCT=0时累加器A低30位为小数位解法一,取乘积Q.15形式,乘积Q.15形式为D400H=-2C00H/32768=-11264/32768=- 0.34375解法二,运用教材P7公式,EA000000/230=-16000000//230=-11/25=-0.34375解法三,写出小数点后二进制位数值,乘积为-16000000H,小数点后的二进制为01011B,得2-2+2-4+2-5=-11/25=-0.34375FRCT=1时累加器A低31位为小数位解法一,取乘积Q.15形式,乘积Q.15形式为7D00H=32000/32768=0.9765625解法二,运用教材P7公式,7D000000H/231=125/27= 0.9765625解法三,写出小数点后二进制位数值,乘积7D000000H小数点后的二进制为1111101B,得2-1+2-2+2-3+2-4+2-5+2-7=125/27= 0.97656252.在C54x DSP的C语言开发环境中,数据类型与通常的C语言开发环境的数据类型不同,主要数据类型如下表所示:数据类型位长char, unsigned char 16short, unsigned short, signed short 16int, unsigned int, signed int 16long, unsigned long, signed long 32float 32double 32和CCS2.2上的C语言程序如下:const double coef[15] = { 0.00482584, 0.00804504,-0.00885584,-0.04291741,-0.02903702, 0.09725365, 0.28342322, 0.37452503,0.28342322, 0.09725365,-0.02903702,-0.04291741, -0.00885584, 0.00804504, 0.00482584};void fir(int *x, int *y) { int i, j; for (i = 0; i < 1024; i++) { double accumulator = 0.0; for (j = 0; j < 15; j++) { accumulator += x[i - j] * coef[j]; } y[i] = (int)accumulator; } }以上表达式中,x , y 分别是低通滤波输入、输出的16位整型数组变量。

DSP习题和解答(精)

DSP习题和解答(精)

非标准答案,仅供参考!简答题非绿色部分的自己组织答案!y(n)为输出。

1、设系统差分方程为y(n)=ay(n-1)+x(n),其中x(n)是输入,当y(0)=0时,试判断系统是否是线性时不变的。

解:按照线性是不变系统定义判断。

由题意可归纳出y(n)=∑an-1-ix(i)i=0n对于线性时不变系统应有线性性:T[α1x1(n)+α2x2(n)]=α1y1(n)+α2y2(n)时不变性:T[x(n-k)]=y(n-k)对于y(n)=∑an-1-ix(i),分别验证是否满足线性性和时不变性。

i=0nT[α1x1(n)+α2x2(n)]=∑an-1-i[α1x1(i)+α2x2(i)]i=0n=∑an-1-iα1x1(i)+∑an-1-iα2x2(i)=α1y1(n)+α2y2(n)i=0i=0nn故知满足线性性。

T[x(n-k)]=∑a(n-k)-1-ix(i)=y(n-k)i=0n-k故知满足时不变性。

所以该系统是线性时不变系统。

y(n)为输出。

2、设系统差分方程为y(n)=ay(n-1)+x(n),其中x(n)是输入,当y(0)=0时,试判断系统是否是线性时不变的。

3、用FFT来分析信号的频谱,若已知信号的最高频率为f h =1.25kHz,要求频率分辨率为△F≤5Hz,试确定:(1)采样间隔 T ;(2)采用基-2FFT的最小样点数 N ,以及与此相对应的最小记录长度;(3)按您确定的参数所获得的实际分辨率。

解:(1)由那奎斯特采样定理知fC≥2fH=2⨯1 .25kHz=2.5kHz,且fC=T,所以T≤4⨯10-5s。

(2)归一化角频率与物理角频率的关系ω=ΩT,其中T为采样周期,自然有 1∆ω=∆ΩT,且∆Ω=2π⨯∆F,由频域采样理论知∆ω=2πN,最终得到:∆ω=2πN=2π⨯∆FT=2π⨯5⨯T⇒N=(5T)显然,当T越大N越小,故而此处取T=4⨯10-5s,上式后得到N=5⨯103。

DSP习题答案

DSP习题答案

DSP习题答案DSP 技术及应⽤综合训练1.DSP全称有哪两个含义?全称分别是什么?答:1、Digital Signal Processing,数字信号处理,指的是⼀门学科2、Digital Signal Processor,数字信号处理器,实现数字信号处理算法的处理器.平常所说的DSP⼀般指后者。

2.TI公司DSP主要分为哪⼏种⼦列?分别⽤于哪些场合答:C2000、C5000和C6000三⼤主流,其中C2000系列属于控制型,相当于⾼端单⽚机;C5000系列属于低成本、低功耗、⾼效率型;C6000系列属于⾼性能的类型,其性能是C5000系列的数⼗倍。

如果你处理的算法不是很复杂的话,建议使⽤C5000系列(如C5509、C5510等);如果算法之类的特别复杂,可以考虑C6000系列。

3.VC5509A硬件结构主要有哪些组成?答:CPU、存储器、⽚上外设。

(⽚上外设:●两个20位的定时器。

●⼀个看门狗定时器。

●l6通道直接存储器存取控制器(DMA),DMA控制器在不需要CPU⼲预的情况下可以提供6路独⽴的通道⽤于数据传输,并且可达每周期两个16位数据的吞吐量。

l外部存储器接⼝(EMIF),它提供与异步存储器如EPROM、SRAM及⾼密度存储器如同步DRAM的⽆缝连接。

l 三个串⼝⽀持最多三个多通道缓冲串⼝(McBSP)或最多两个多媒体/安全数字卡接⼝。

三个全双⼯多通道缓冲串⼝(McBSP)提供了与各种⼯业级串⾏设备的⽆缝接⼝,其多通道通信最多可以实现128个独⽴通道。

增强型主机接⼝(EHPI)是⼀个16位的并⾏接⼝,主机能够提供HPI接⼝访问5509A上的32KB⽚上存储器。

●可编程锁相环(DPLL)时钟发⽣器。

●USB全速(12Mbps)从端⼝。

●I2C主从接⼝。

●⼀个实时时钟。

)4.在CMD⽂件中,Mermory命令的主要作⽤是什么?答:⽤来指定⽬标存储器结构5.在CMD⽂件中,SECTION命令的主要作⽤是什么?答:⽤来控制段的构成与地址分配6.C55X处理器软件开发流程是什么?答:7.利⽤C语⾔与汇编语⾔混合编程优什么优点?答:可以充分地控制处理器的功能,为⼈⼯映射算法构成最有效的程序编码,效率⾼、可维护性和移植性好。

DSP芯片的原理与开发技术课后题部分答案

DSP芯片的原理与开发技术课后题部分答案

DSP课后习题答案总结第一章:概述1.2 简述DSP应用系统的典型结构和特点答:DSP系统的典型结构和工作过程:①对输入信号进行带限滤波和抽样;②进行A/D变换,将信号变换成数字比特流;③根据系统要求,DSP芯片对输入信号按照特定算法进行处理;④D/A转换,将处理后的数字样值转换为模拟信号;⑤平滑滤波,得到连续的模拟信号波形。

DSP系统的特点:接口方便、编程方便、稳定性好、精度高、可重复性好、集成方便等。

1.3 简述DSP应用系统的一般设计过程。

答:1.定义系统性能指标2.采用高级语言进行性能模拟3.设计实时DSP应用系统4.借助开发工具进行软硬件调试5.系统集成与独立系统运行1.8 设计DSP应用系统时,如何选择合适的DSP芯片。

答:根据实际应用系统的需要选择,以达到系统的最优化设计。

一般来说,需要考虑:DSP芯片的运算速度:DSP芯片的运算速度衡量指标:①指令周期;②MAC时间;③FFT执行时间;④MIPS;⑤MOPS;⑥MFLOPS;⑦BOPSDSP芯片的价格:DSP芯片的硬件资源DSP芯片的运算精度:一般字长为16bits,浮点芯片一般为32bitsDSP芯片的开发工具DSP芯片的功耗其他因素:例如,DSP芯片的封装形式、质量标准、供货情况、生命周期等。

1.11 中英文全称对照:DSP:Digital Signal ProcessingTI:Texa InstrumentsMAC:Multillier and AccumulatorMIPS:Million Istructions Per SecondMOPS: Million Operations Per SecondMFLOPS: Million Floating-point Operations Per SecondBOPS:Billion Operations Per secondDIP:Dual In-line PackagePGA:Pin Grid ArryPLCC:Plastic Leaded Chip CarrierPQFP:Plastic Quad Flat PackPWM:Pulse Width Modulation第二章:DSP芯片的基本结构和特性2.2 ALU和累加器的区别。

DSP习题及解答[1](精)

DSP习题及解答[1](精)

第一章引言1. 一个存储单元有哪两个属性?寄存器与存储器有什么不同?一个存储单元的两个属性是:地址与值。

寄存器是特殊的存储器,读写寄存器可引发相关电路的动作。

2. 由单片机构成的最小系统有哪几部分构成?由单片机构成的最小系统包括电源和晶体振荡器。

3. DSP是哪三个英文词的缩写?中文意义是什么?DSP是Digital Signal Processor的缩写,中文意义是数字信号处理器。

4. 哈佛结构计算机与冯∙诺伊曼结构计算机有什么差别?哈佛结构计算机有独立的数据总线和程序总线,冯∙诺伊曼结构计算机数据和程序共用一套总线。

5. 微控制器与微处理器有什么不同?微控制器内部可固化程序,而微处理器内部不含程序。

6. TMS320LF24xA系列单片机有几套总线?分别起什么作用?总线中数据线和地址线分别有多少条?最大可以访问多少存储单元?每个存储单元由多少位组成?TMS320LF24xA系列单片机有三套总线,分别是程序读总线、数据读总线和数据写总线。

每套总线中各有16条数据线和16条地址线,最大可以访问64K个存储单元,每个存储单元由16位组成。

7. 什么是操作码?什么是操作数?操作码用于表示指令所要执行的动作,操作数表示指令所涉及的数据。

8. 实现一条指令的功能要经过哪四个阶段?CPU为什么要采用流水线结构?实现一条指令的功能要经过“取指”、“译码”、“取操作数”和“执行”四个阶段,CPU采用流水线结构可以同时使多条指令处于不同的处理阶段,实现并行处理,提高CPU的指令吞吐率。

第二章寻址方式与主要寄存器操作1. 有哪三种寻址方式?三种寻址方式是:立即数寻址、直接寻址和间接寻址。

2. 指令LACL #10与LACL 10有什么区别?各为什么寻址方式?含义是什么?指令LACL #10将常数10装载到累加器,指令LACL 10将地址10(假设DP为0)处的值装载到累加器。

前者是立即数寻值,操作数在指令中;后者是直接寻址,操作数的地址最低7位在指令中。

【免费下载】dsp第一章习题解

【免费下载】dsp第一章习题解

(1)
x(n)

cos(
9
(2) x(n) sin(3 n ) 5 13
j(n )
(3) x(n) e 3 3
解 (1)不是。
(2)是;
(3)不是。
2 3
5 N 10
n)R20
10 3
(n)
对全部高中资料试卷电气设备,在安装过程中以及安装结束后进行高中资料试卷调整试验;通电检查所有设备高中资料电试力卷保相护互装作置用调与试相技互术关,系电,力根通保据过护生管高产线中工敷资艺设料高技试中术卷资,配料不置试仅技卷可术要以是求解指,决机对吊组电顶在气层进设配行备置继进不电行规保空范护载高与中带资负料荷试下卷高问总中题体资,配料而置试且时卷可,调保需控障要试各在验类最;管大对路限设习度备题内进到来行位确调。保整在机使管组其路高在敷中正设资常过料工程试况中卷下,安与要全过加,度强并工看且作护尽下关可都于能可管地以路缩正高小常中故工资障作料高;试中对卷资于连料继接试电管卷保口破护处坏进理范行高围整中,核资或对料者定试对值卷某,弯些审扁异核度常与固高校定中对盒资图位料纸置试,.卷保编工护写况层复进防杂行腐设自跨备动接与处地装理线置,弯高尤曲中其半资要径料避标试免高卷错等调误,试高要方中求案资技,料术编试交写5、卷底重电保。要气护管设设装线备备置敷4高、调动设中电试作技资气高,术料课中并3中试、件资且包卷管中料拒含试路调试绝线验敷试卷动槽方设技作、案技术,管以术来架及避等系免多统不项启必方动要式方高,案中为;资解对料决整试高套卷中启突语动然文过停电程机气中。课高因件中此中资,管料电壁试力薄卷高、电中接气资口设料不备试严进卷等行保问调护题试装,工置合作调理并试利且技用进术管行,线过要敷关求设运电技行力术高保。中护线资装缆料置敷试做设卷到原技准则术确:指灵在导活分。。线对对盒于于处调差,试动当过保不程护同中装电高置压中高回资中路料资交试料叉卷试时技卷,术调应问试采题技用,术金作是属为指隔调发板试电进人机行员一隔,变开需压处要器理在组;事在同前发一掌生线握内槽图部内 纸故,资障强料时电、,回设需路备要须制进同造行时厂外切家部断出电习具源题高高电中中源资资,料料线试试缆卷卷敷试切设验除完报从毕告而,与采要相用进关高行技中检术资查资料和料试检,卷测并主处且要理了保。解护现装场置设。备高中资料试卷布置情况与有关高中资料试卷电气系统接线等情况,然后根据规范与规程规定,制定设备调试高中资料试卷方案。

DSP课后习题答案--李建

DSP课后习题答案--李建

第一章:1、数字信号处理的实现方法一般有哪几种?(1)在通用的计算机上用软件实现(2)在通用计算机系统中加上专用的加速处理机实现(3)用通用的单片机实现,这种方法可用于一些不太复杂的数字信号处理(4)用通用的可编程DSP 芯片实现,可用于复杂的数字信号处理算法(5)用专用的DSP 芯片实现(6)用基于通用dsp 核的asic 芯片实现2、简单的叙述一下dsp 芯片的发展概况?答:第一阶段,DSP 的雏形阶段(1980 年前后)代表产品:S2811。

主要用途:军事或航空航天部门第二阶段,DSP 的成熟阶段(1990 年前后)代表产品:TI 公司的TMS320C20 主要用途:通信、计算机领域第三阶段,DSP 的完善阶段(2000 年以后)代表产品:TI 公司的TMS320C54 主要用途:各行业领域3、可编程dsp 芯片有哪些特点?(1)采用哈佛结构:冯.诺依曼结构,哈佛结构,改进型哈佛结构(2)采用多总线结构(3)采用流水线技术(4)配有专用的硬件乘法-累加器(5) 具有特殊的dsp 指令(6)快速的指令周期(7) 硬件配置强(8)支持多处理器结构(9)省电管理和低功耗4、什么是哈佛结构和冯.诺依曼结构?它们有什么区别?哈佛结构:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成, 大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。

冯.诺依曼结构:该结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过一条总线分时进行。

当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。

区别: 哈佛:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。

DSP习题及解答[1](精)

DSP习题及解答[1](精)

第一章引言1. 一个存储单元有哪两个属性?寄存器与存储器有什么不同?一个存储单元的两个属性是:地址与值。

寄存器是特殊的存储器,读写寄存器可引发相关电路的动作。

2. 由单片机构成的最小系统有哪几部分构成?由单片机构成的最小系统包括电源和晶体振荡器。

3. DSP是哪三个英文词的缩写?中文意义是什么?DSP是Digital Signal Processor的缩写,中文意义是数字信号处理器。

4. 哈佛结构计算机与冯∙诺伊曼结构计算机有什么差别?哈佛结构计算机有独立的数据总线和程序总线,冯∙诺伊曼结构计算机数据和程序共用一套总线。

5. 微控制器与微处理器有什么不同?微控制器内部可固化程序,而微处理器内部不含程序。

6. TMS320LF24xA系列单片机有几套总线?分别起什么作用?总线中数据线和地址线分别有多少条?最大可以访问多少存储单元?每个存储单元由多少位组成?TMS320LF24xA系列单片机有三套总线,分别是程序读总线、数据读总线和数据写总线。

每套总线中各有16条数据线和16条地址线,最大可以访问64K个存储单元,每个存储单元由16位组成。

7. 什么是操作码?什么是操作数?操作码用于表示指令所要执行的动作,操作数表示指令所涉及的数据。

8. 实现一条指令的功能要经过哪四个阶段?CPU为什么要采用流水线结构?实现一条指令的功能要经过“取指”、“译码”、“取操作数”和“执行”四个阶段,CPU采用流水线结构可以同时使多条指令处于不同的处理阶段,实现并行处理,提高CPU的指令吞吐率。

第二章寻址方式与主要寄存器操作1. 有哪三种寻址方式?三种寻址方式是:立即数寻址、直接寻址和间接寻址。

2. 指令LACL #10与LACL 10有什么区别?各为什么寻址方式?含义是什么?指令LACL #10将常数10装载到累加器,指令LACL 10将地址10(假设DP为0)处的值装载到累加器。

前者是立即数寻值,操作数在指令中;后者是直接寻址,操作数的地址最低7位在指令中。

DSP课后复习题及答案

DSP课后复习题及答案

DSP课后复习题及答案1、DSP应⽤系统模型包括哪些主要部分?抗混叠滤波、A/D转换、DSP芯⽚、平滑滤波DSP系统特点:精度⾼、可靠性强、集成度⾼、接⼝⽅便、灵活性好、保密性好、时分复⽤选择DSP芯⽚的依据:考虑成本、供货能⼒、技术⽀持、开发系统、体积、功耗、⼯作环境温度。

DSP为了降低功耗采取了哪些措施?双电压供电、多种⼯作模式2、DSP芯⽚在提⾼芯⽚运算速度⽅⾯采⽤了哪些措施1.针对DSP运算多采⽤乘加运算的特点,⼤多采⽤了单个指令周期实现乘加运算的处理技术2.单周期实现多个运算单元并⾏处理3.各种数据搬运的⼯作可交由DMA处理,⽆需CPU⼲涉4.提供针对⾼级数学运算(指数、开⽅、FFT等)的库函数3、TSM320c54x芯⽚存储器采⽤什么结构?有何特点?TSM320c54x芯⽚存储器采⽤哈弗结构特点:将程序和数据存储在不同的存储空间,即程序存储器和数据存储器是两个相互独⽴的存储器,每个存储器独⽴编址,独⽴访问4、TSM320C54x芯⽚的总线有哪些?他们各⾃的作⽤和区别是什么?1)程序总线(PB)C54x⽤1条程序总线传送取⾃程序存储器的指令代码和⽴即数操作数2)数据总线(CB、DB和EB)C54x⽤3条数据总线将内部各单元连接在⼀起3)地址总线(PAB、CAB、DAB和EAB)C54x⽤4条地址总线传送执⾏指令所需的地址5、累加器A和B的作⽤是什么?他们有何区别?累加器A和B都可以配置成乘法器/加法器或ALU的⽬的寄存器。

区别:累加器A的31~16位能被⽤作乘法—累加单元中的乘法器输⼊,⽽累加器B不能6、TSM320C45x的总储存空间为多少?可分为哪三类?他们的⼤⼩是多少?TSM320C45x的总储存空间为192K 可分为64Kd的程序存储空间 64K的数据存储空间和64K的I/O空间7、试述三种存储空间的各⾃作⽤是什么?程序存储空间⽤于存放要执⾏的指令和指令执⾏中所⽤的系数表数据存储空间存放执⾏指令所要⽤的数据I/O空间与存储器映象外围设备相连接,也可以作为附加的数据存储空间所⽤8、定时器由哪些寄存器组成?它们是如何⼯作的?定时器由定时器寄存器(TIM) 、定时器周期寄存器(PRD)和定时器控制器寄存器(TCR)TIM是⼀减1计数器 PRD中存放时间常数 TCR中包含有定时器的控制位和状态位9、C45x有哪⼏种串⾏⼝?标准同步串⼝有哪些部分组成?它们是如何⼯作的?标准同步串⾏⼝(SP)、缓冲同步串⾏⼝(BSP)、多路缓冲串⼝(McB-SP)时分多路串⾏⼝(TDM)。

DSP课后习题与思考题.doc

DSP课后习题与思考题.doc

第一章习题与思考题—\填空:1.Instruction Cycle(指令周期)是执行一条指令所需的时间,指令周期的单位是(nS纳秒)。

所以DSP单周期指令的周期也是(时钟周期)。

2.选择DSP芯片所需考虑的因素有(DSP芯片性能)、(片内硬件资源)、(价您、(DSP芯片的开发工具)等。

3.TMS320LF2407A控制器是专门为基于也业的应用而设计的。

其运算速度最大可为(40MIPS),最小指令周期为(25nS)o4.TMS320LF2407ADSP控制器有强大的外设功能,包括(时间管理器EVA,EVB)、(控制器局域网CAN)、(串行接口SPI, SCI)、(模/数转换器ADC)、(看门狗定时器)。

5.TMS320LF2407ADSP 芯片有RAM:(PARAM)>(SARAM),是(⑹位。

二、思考题:1.根据TI公司对DSP命名的方法。

解释给出芯片型号的各个字段的意义。

TMS 320 LF 2407APGE2.为何将TMS320x2000系列的DSP也称作DSP数字信号控制器或DSP单片机。

3.与TMS320x240x系列器件相比,TMS320x240xA器件增加了那些新特点。

运行速度加快30MHz——40MHz片上Flash/Rom中的代码可以加密;PDPINTX、CAPn、XINTn、和ADCSOC管脚有输入保护电路;PDPINTx管脚的状态反映在COMCONx寄存器中。

第二章习题与思考题—、填空:1.TMS320LF240xA系列DSP控制器采用了改进的(哈佛结构)总线,具有分离的(程序总线)和(数据总线),使用㈣级流水线作业。

2.TMS320LF240xA系列DSP控制器具有两套相互独立的(程序操作总线)和(数据操作总线),共有6套16位的内部总线构成,分别为(程序读总线PRDB、程序地址总线PAB、数据读总线DRDB、数据写总线DWDB、数据读地址总线DRAB、数据写地址总线DWAB)。

DSP第一章课后答案

DSP第一章课后答案

2
n=-
x ( n) x ( n)


1 = x ( n) 2 n=- = = = 1 2 1 2 1 2



X


(e j )e j n d


X (e j ) x(n)e j n d
n=-


X
(e j ) X (e j )d
e 2
n
P ( )
n s

X s ( j) xa (t ) p (t )

1 X a ( j ) P ( j ) 2
jn s 2
n 1 sin( s )e 2 n n n Sa ( s )e 2 T n y (n) 0, n 0 x(n)
1 jw 1 1 jw( n 1) e e 2 22 u (n 1) e jwn u (n) 1 jw 1 e 2
n
1 e jw( n 1) e jw 2 u (n 1) e jwnu (n) 1 jw 1 e 2 1 e 2 u (n 1) e jwn u (n) 1 e jw 2
z 1 2 ( z 1) ( z 1) 2
z 1
X ( z) z
d X1 ( z) X1 ( z) dz d 1 1 z [ ] 2 dz ( z 1) ( z 1) 2 z 1 ( z 1)3
(1) 设 x1 (n) (n 1)[u (n) u (n 3)], x2 (n) u (n) u (n 4) 则有
H (e j ) H ( z ) H ( z 1 )

DSP习题答案(可编辑修改word版)

DSP习题答案(可编辑修改word版)

一.填空题(本题总分12 分,每空1 分)1.累加器A 分为三个部分,分别为;;。

1.AG,AH,AL2.TMS320VC5402 型DSP 的内部采用条位的多总线结构。

2.8,163.TMS320VC5402 型DSP 采用总线结构对程序存储器和数据存储器进行控制。

3.哈佛4.TMS329VC5402 型DSP 有个辅助工作寄存器。

4.8 个5.DSP 处理器TMS320VC5402 中DARAM 的容量是字。

5.16K 字6.TI 公司的DSP 处理器TMS320VC5402PGE100 有个定时器。

6.27.在链接器命令文件中,PAGE 1通常指存储空间。

7.数据8.C54x 的中断系统的中断源分为中断和中断。

8.硬件、软件1.TI 公司DSP 处理器的软件开发环境是。

1.答:CCS(Code Composer Studio)2.DSP 处理器TMS320VC5402 外部有根地址线。

2.答:20 根3.直接寻址中从页指针的位置可以偏移寻址个单元。

3.答:1284.在链接器命令文件中,PAGE 0 通常指存储空间。

4.答:程序5.C54x 系列DSP 处理器中,实现时钟频率倍频或分频的部件是。

5.答:锁相环PLL6.TMS320C54x 系列DSP 处理器上电复位后,程序从指定存储地址单元开始工作。

6.答:FF80h7.TMS320C54x 系列DSP 处理器有个通用I/O 引脚,分别是。

7.答:2 个,BIO 和XF8.DSP 处理器按数据格式分为两类,分别是;。

8.答:定点DSP 和浮点DSP9.TMS329VC5402 型DSP 的ST1 寄存器中,INTM 位的功能是。

9.答:开放/关闭所有可屏蔽中断10.MS320C54X DSP 主机接口HPI 是位并行口。

10.答:81.在C54X 系列中,按流水线工作方式,分支转移指令的分为哪两种类型:;。

1.答:无延迟分支转移,延迟分支转移3.C54x 的程序中,“.bss”段主要用于。

DSP(高西全)第6章部分习题参考解答

DSP(高西全)第6章部分习题参考解答
G ( p) = 1 , H HP ( s ) = G ( p ) D ( p)
' 3
p = λ p Ωph / s
∴ H HP ( s ) =
s3 s 3 + 2.9163 ×107 s 2 + 4.2525 ×1014 s + 3.1005 × 1021
(2)调用函数 buttord 和 butter 设计巴特沃斯高通滤波器程序: Wp=2*pi*5000000; Ws=2*pi*500000; Rp=0.5; As=40; [N,wc]=buttord(Wp,Ws,Rp,As,’s’); [BH,AH]=butter(N,wc,’high’,’s’); 运行结果 N=3 BH=[1 0 0] H HP ( s ) = AH=[1 2.9163e+007 4.2525e+014 3.1005e+021] s3 s 3 + 2.9163 ×107 s 2 + 4.2525 ×1014 s + 3.1005 × 1021
由已知条件:H1 ( j 0) = 1, H1 ( j∞) = 0 可得到该滤波器具有单调下降的低通幅频相 应特性。 a2 = 3 ,可得 Ωc = 0.997a Ω2 + a 2
α (Ω) = −20 lg H1 ( jΩ) = −10 lg H1 ( jΩ) = −10 lg
2
6.3
因为 H h ( s ) =
6.8
已知 f p = 2.1kHz , α p = 0.5dB , f s = 8kHz , α s = 30dB (1) ε = 10
α p / 10
− 1 = 0.3493
A = 10α s / 20 = 31.6228

DSP第一章题目及答案

DSP第一章题目及答案

DSP第一章题目及答案1.DSP应用系统模型包括哪些主要部分?一个典型的DSP系统应包括抗混叠滤波器、数据采集A/D转换器、数字信号处理器DSP、D/A转换器和低通滤波器等。

2.DSP系统有何特点?(1)多总线结构。

DSP芯片内部一般采用的是哈佛结构,其主要特点是将程序和数据存储在不同的存储空间,每个存储器独立编址,独立访问。

在片内有相应的程序总线和数据总线,程序总线和数据总线可以允许同时获取指令字和操作数,而互不干涉。

这意味着在一个机器周期内可以同时准备好指令和操作数,从而使数据的吞吐率提高了1倍。

为了进一步提高运行速度和灵活性,DSP也采用了改进的哈佛结构和超级哈佛结构。

(2)流水线操作。

流水线操作技术使两个或更多不同的操作可以重叠执行,从而在不减小时钟周期的条件下缩短了每条指令的执行时间,增强了处理器的数据处理能力。

要执行一条DSP指令,需要通过取指令、指令译码、取操作数和执行指令等若干阶段,每一阶段称为一级流水。

DSP的流水线操作是指它的这几个阶段在程序执行过程中是重叠的,在执行本条指令的同时,下面的几条指令已依次完成了取指令、解码、取操作数的操作。

(3)专用的硬件乘法器。

硬件乘法器的功能是在一个指令周期内完成一次乘法运算,是DSP实现快速运算的重要保证。

可以说几乎所有的DSP器件内部都有硬件乘法器。

(4)特殊的DSP指令。

数字信号处理器芯片为了对数字信号进行更为高效、快速的处理,专门设计了一套相应的特殊指令。

这些特殊指令节省了指令的条数,缩短了指令的执行时间,提高了运算速度。

(5)多机并行运行特性。

DSP芯片的单机处理能力是有限的,而随着DSP芯片价格的不断降低和应用的广泛,多个DSP芯片并行处理已成为可能,可以运用这一特性,达到良好的高速实时处理的要求。

(6)快速的指令周期。

随着的不断发展,DSP芯片采用了CMOS技术、先进的工艺和集成电路的优化设计,工作电压的下降,使得DSP芯片的主频不断提高。

dsp第一章习题解

dsp第一章习题解

1.7 习题1.已知序列1()x n ,2()x n 分别为(1)、(2)两式所示,请画出序列1(),x n 1(),x n -2(),x n2(3)x n +。

(1))5()(5.0)(1--=n u n u n x n (2))()4sin()(102n R n n x π=2. 判断下列序列是否为周期序列,若是,确定其周期。

(1))()9cos()(20n R n n x π= (2)3()sin()513x n n ππ=-(3))33()(π--=n j en x解 (1)不是。

(2)是;210335ππ=10N ∴=(3)不是。

3. 判断下列各系统是否为线性时不变系统。

(1))1(2)()]([-+=n x n x n x T (2))()]([2n x n x T = (3))()]([n nx n x T = (4))()]([n x n x T -=解 (1)111[()]()2(1)aT x n ax n ax n =+-222[()]()2(1)bT x n bx n bx n =+-121122[()()]()2(1)()2(1)T ax n bx n ax n ax n bx n bx n +=+-++- 1212[()()][()][()]T ax n bx n aT x n bT x n ∴+=+因此,该系统为线性系统。

设系统输出为()y n , 即,()[()]()2(1)y n T x n x n x n ==+- 由 ()()2(1)y n k x n k x n k -=-+-- 和 [()]()2(1)T x n k x n k x n k -=-+-- 得 ()[()]y n k T x n k -=- 因此该系统为时不变系统。

(2)211[()]()aT x n ax n =222[()]()bT x n bx n =21212221212[()()][()()]()()2()()T ax n bx n ax n bx n ax n bx n abx n x n +=+=++显然1212[()][()][()()]aT x n bT x n T ax n bx n +≠+ 所以,该系统为非线性系统。

DSP习题答案

DSP习题答案

第一章F28x简介1. 什么是DSP,它有什么用处?答:DSP是数字信号处理器(Digital Signal Processor ),是特别适合于实现各种数字信号处理运算的微处理器。

主要应用场合:(1)数字信号处理运算,(2)通信,(3)网络控制及传输设备,(4)语音处理,(5)电机和机器人控制,(6)激光打印机、扫描仪和复印机,(7)自动测试诊断设备及智能仪器仪表、虚拟仪器,(8)图像处理,(9)军事,(10)自动控制等。

2. 写出以下缩写词的中英文全称DSP、MIPS、MOPS、MFLOPS、MACS、XINTF、JTAG、MSPS、UART 答:DSP :Digital Signal Processor,数字信号处理器。

MIPS:Millions of Instruction Per Second,即每秒执行的百万条指令MOPS:Millions of Operation Per Second,每秒执行的百万条操作MFLOPS:Millions of Float Operation Per Second,每秒执行的百万次浮点运算MACS:MACS是指DSP在1秒内完成乘-累加运算的次数XINTF:External Interface ,外部接口。

JTAG:Jiont Testable Action Group,联合测试行动组。

MSPS:Million Samples per Second,每秒采样的百万次数。

UART:Universal Asynchronous Receiver/Transmitter,通用异步接收/发送器。

3. 什么是定点DSP芯片和浮点DSP芯片,各有什么优缺点?答:定点DSP芯片按照定点的数据格式进行工作,其数据长度通常为16位、24位、32位。

定点DSP的特点:体积小、成本低、功耗小、对存储器的要求不高;但数值表示范围较窄,必须使用定点定标的方法,并要防止结果的溢出。

DSP课后习题答案【VIP专享】

DSP课后习题答案【VIP专享】
1
对全部高中资料试卷电气设备,在安装过程中以及安装结束后进行高中资料试卷调整试验;通电检查所有设备高中资料电试力卷保相护互装作置用调与试相技互术关,通系电1,力过根保管据护线0生高不产中仅工资22艺料22高试可中卷以资配解料置决试技吊卷术顶要是层求指配,机置对组不电在规气进范设行高备继中进电资行保料空护试载高卷与中问带资题负料22荷试,下卷而高总且中体可资配保料置障试时23卷,23调需各控要类试在管验最路;大习对限题设度到备内位进来。行确在调保管整机路使组敷其高设在中过正资程常料1工试中况卷,下安要与全加过,强度并看2工且55作尽22下可2都能护1可地关以缩于正小管常故路工障高作高中;中资对资料于料试继试卷电卷连保破接护坏管进范口行围处整,理核或高对者中定对资值某料,些试审异卷核常弯与高扁校中度对资固图料定纸试盒,卷位编工置写况.复进保杂行护设自层备动防与处腐装理跨置,接高尤地中其线资要弯料避曲试免半卷错径调误标试高方中等案资,,料要编5试求写、卷技重电保术要气护交设设装底备备4置。高调、动管中试电作线资高气,敷料中课并3设试资件且、技卷料中拒管术试试调绝路中验卷试动敷包方技作设含案术,技线以来术槽及避、系免管统不架启必等动要多方高项案中方;资式对料,整试为套卷解启突决动然高过停中程机语中。文高因电中此气资,课料电件试力中卷高管电中壁气资薄设料、备试接进卷口行保不调护严试装等工置问作调题并试,且技合进术理行,利过要用关求管运电线行力敷高保设中护技资装术料置。试做线卷到缆技准敷术确设指灵原导活则。。:对对在于于分调差线试动盒过保处程护,中装当高置不中高同资中电料资压试料回卷试路技卷交术调叉问试时题技,,术应作是采为指用调发金试电属人机隔员一板,变进需压行要器隔在组开事在处前发理掌生;握内同图部一纸故线资障槽料时内、,设需强备要电制进回造行路厂外须家部同出电时具源切高高断中中习资资题料料电试试源卷卷,试切线验除缆报从敷告而设与采完相用毕关高,技中要术资进资料行料试检,卷查并主和且要检了保测解护处现装理场置。设。备高中资料试卷布置情况与有关高中资料试卷电气系统接线等情况,然后根据规范与规程规定,制定设备调试高中资料试卷方案。

DSP第二版中文习题解答_图文(精)

DSP第二版中文习题解答_图文(精)
++=→=⎨⎨⎪⎪=++=⎩⎩⎡⎤∴=−⋅+⋅+⎣⎦由:得到:
2.7 (((sin 5x n n n n ππ=⎡⎤⎣⎦
不是周期信号,该信号随增加而衰减
2.15判断一个系统不是时不变系统,可以利用[]((T x n m y n m −≠−,这里设
。时不变系统满足((y n T x n =⎡⎣⎤
⎦[]((T x n m y n m −=−,即时不变系统和任意时移系统级联次序是可以调换的。具体见第一章ppt
k k k c s n u n h n h k u n k u k u n k n x n h n n k u k k n u n k s n ∞∞
=−∞
=−∞
++===⎡⎤=∗=
−=⋅−⋅−⎣⎦<<<=>−=⎛⎞−−⎡⎤=⋅−⋅=⋅−=−⎜⎟⎣⎦−⎝⎠
∑∑∑∑∑∵∵对于与等于零,所以对于卷积等于零同时当当所以卷积和变为1212
⎢⎥⎣⎦5A得12109,1919A A =−=−源自10293((1(1193195n
n
h n u n u n ⎛⎞⎛⎞
∴=−−−−−⎜⎟⎜⎟⎝⎠⎝⎠
因果系统−−
也可以对差分两边求取Z变换,得到
121211112
((((155
(
111019919(122323(11111553535Y z z Y z z Y z X z Y z H z X z z z z z z z −−−−−−−+
2.5 a系统的特征方程为
2
12125602,3(23n
n
c c c c c y n A A −+=⇒==∴=+b ;
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

第一章:1、数字信号处理的实现方法一般有哪几种?(1) 在通用的计算机上用软件实现(2) 在通用计算机系统中加上专用的加速处理机实现(3) 用通用的单片机实现,这种方法可用于一些不太复杂的数字信号处理(4) 用通用的可编程DSP 芯片实现,可用于复杂的数字信号处理算法(5) 用专用的DSP 芯片实现(6) 用基于通用dsp 核的asic 芯片实现2、简单的叙述一下dsp 芯片的发展概况?答:第一阶段,DSP 的雏形阶段(1980 年前后)代表产品:S2811。

主要用途:军事或航空航天部门第二阶段,DSP 的成熟阶段(1990 年前后)代表产品:TI 公司的TMS320C20 主要用途:通信、计算机领域第三阶段,DSP 的完善阶段(2000 年以后)代表产品:TI 公司的TMS320C54 主要用途:各行业领域3、可编程dsp 芯片有哪些特点?(1)采用哈佛结构:冯.诺依曼结构,哈佛结构,改进型哈佛结构(2)采用多总线结构(3)采用流水线技术(4) 配有专用的硬件乘法-累加器(5) 具有特殊的dsp 指令(6) 快速的指令周期(7) 硬件配置强(8) 支持多处理器结构(9) 省电管理和低功耗4、什么是哈佛结构和冯.诺依曼结构?它们有什么区别?哈佛结构:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。

冯.诺依曼结构:该结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过一条总线分时进行。

当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。

区别:哈佛:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。

冯:当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。

5、什么是流水线技术?答:每条指令可通过片内多功能单元完成取指、译码、取操作数和执行等多个步骤,实现多条指令的并行执行,从而在不提高系统时钟频率的条件下减少每条指令的执行时间。

利用这种流水线结构,加上执行重复操作,就能保证在单指令周期内完成数字信号处理中用得最多的乘法- 累加运算。

6、什么是定点dsp 芯片和浮点dsp 芯片?它们各有什么优缺点?答:若数据以定点格式工作的称为定点DSP 芯片。

若数据以浮点格式工作的称为浮点DSP芯片。

定点dsp 芯片优缺点:大多数定点dsp 芯片称为定点dsp 芯片浮点dsp 芯片优缺点:不同的浮点DSP 芯片所采用的浮点格式有所不同,有的DSP 芯片采用自定义的浮点格式,有的DSP 芯片则采用IEEE 的标准浮点格式。

7、dsp 技术的发展趋势主要体现在什么方面?答:(1) DSP 的内核结构将进一步改善(2)DSP 和微处理器的融合(3)DSP 和高档CPU 的融合(4)DSP 和SOC 的融合(5) DSP 和FPGA 的融合(6) 实时操作系统RTOS与DSP 的结合(7)DSP 的并行处理结构(8) 功耗越来越低8、简述dsp 系统的构成和工作过程?答:DSP 系统的构成:一个典型的DSP 系统应包括抗混叠滤波器、数据采集A/D 转换器、数字信号处理器DSP、D/A 转换器和低通滤波器等。

DSP 系统的工作过程:(1) 将输入信号x(t)经过抗混叠滤波,滤掉高于折叠频率的分量,以防止信号频谱的混叠。

(2)经过采样和A/D 转换器,将滤波后的信号转换为数字信号x(n)。

(3)数字信号处理器对x(n)进行处理,得数字信号y(n)。

(4)经D/A 转换器,将y(n)转换成模拟信号;(5)经低通滤波器,滤除高频分量,得到平滑的模拟信号y(t)。

9、简述dsp 系统的设计步骤?答:(1) 明确设计任务,确定设计目标(2) 算法模拟,确定性能指令(3) 选择DSP芯片和外围芯片(4) 设计实时的DSP芯片系统(5) 硬件和软件调试(6) 系统集成和测试10、dsp 系统有哪些特点?答:(1) 接口方便(2) 编程方便(3) 具有高速性(4) 稳定性好(5) 精度高(6) 可重复性好(7) 集成方便11、在进行dsp 系统设计时,应如何选择合理的dsp 芯片?答:运算速度,芯片价格,芯片运算精度,芯片的硬件资源,芯片的开发工具,芯片的功耗,其他因素第二章1、TMS320C54x 芯片的基本结构都包括哪些部分?答:①中央处理器②内部总线结构③特殊功能寄存器④数据存储器RAM ⑤程序存储器ROM ⑥I/O 口⑦串行口⑧主机接口HPI ⑨定时器⑩中断系统2、TMS320C54x 芯片的CPU 主要由哪几部分组成?答:①40 位的算术运算逻辑单元(ALU)。

②2个40 位的累加器(ACCA、ACCB)。

③1 个运行-16 至31 位的桶形移位寄存器。

④17×17 位的乘法器和40 位加法器构成的乘法器-加法器单元(MAC)。

⑤比较、选择、存储单元(CSSU)。

⑥指令编码器。

⑦CPU 状态和控制寄存器。

3、处理器工作方式状态寄存器PMST 中的MP/MC、OVLY 和DROM 三个状态位对C54x的存储空间结构各有何影响?当OVLY= 0 时,程序存储空间不使用内部RAM。

当OVLY= 1 时,程序存储空间使用内部RAM。

内部RAM 同时被映射到程序存储空间和数据存储空间。

当MP/ MC=0 时,4000H~EFFFH 程序存储空间定义为外部存储器;F000H~FEFFH 程序存储空间定义为内部ROM;当MP/ MC=1 时,4000H~FFFFH 程序存储空间定义为外部存储。

DROM=0:0000H~3FFFH——内部RAM ;4000H~FFFFH——外部存储器;DROM=1 :0000H~3FFFH——内部RAM;4000H~EFFFH——外部存储器;F000H~FEFFH——片内ROM;FF00H~FFFFH——保留。

4 、TMS320C54x 芯片的片内外设主要包括哪些电路?①通用I/O 引脚②定时器③时钟发生器④主机接口HPI⑤串行通信接口⑥软件可编程等待状态发生器⑦可编程分区转换逻辑5、TMS320C54x 芯片的流水线操作共有多少个操作阶段?每个阶段执行什么任务?完成一条指令都需要哪些操作周期?①预取指P;将PC 中的内容加载PAB②取指F; 将读取到的指令字加载PB③译码D; 若需要,数据 1 读地址加载DAB;若需要,数据 2 读地址加载CAB;修正辅助寄存器和堆栈指针④寻址A; 数据 1 加载DB;数据 2 加载CB;若需要,数据 3 写地址加载EAB⑤读数R; 数据 1 加载DB;数据 2 加载CB;若需要,数据 3 写地址加载EAB;⑥执行X。

执行指令,写数据加载EB。

6、TMS320C54x 芯片的流水线冲突是怎样产生的?有哪些方法可以避免流水线冲突?答:C54x的流水线结构,允许多条指令同时利用CPU 的内部资源。

由于CPU 的资源有限,当多于一个流水线上的指令同时访问同一资源时,可能产生时序冲突。

解决办法①由CPU 通过延时自动解决;②通过程序解决,如重新安排指令或插入空操作指令。

为了避免流水冲突,可以根据等待周期表来选择插入的NOP 指令的数量。

7、TMS320C54x 芯片的串行口有哪几种类型?四种:标准同步串行口SP,缓冲同步串行口BSP,时分多路串行口TDM,多路缓冲串行口McBSP。

8 、TMS320VC5402 共有多少可屏蔽中断?它们分别是什么?NMI和RS属于哪一类中断源?答:TMS320VC5402 有13 个可屏蔽中断,RS 和NMI 属于外部硬件中断。

9、试分析下列程序的流水线冲突,画出流水线操作图。

如何解决流水冲突?STLM A,AR0STM #10,AR1LD *AR1,B解:流水线图如下图:1 2 3 4 5 6 7 8 9预取取指译码寻址读数执行指STLM A,AR0取指译码寻址读数执行预取指STM #10,AR1(1st Word)预取取指译码寻址读数执行指STM #10,AR1(2nd Word)预取取指译码寻址读数执行指LD *AR1,B解决流水线冲突:最后一条指令(LD *AR1,B)将会产生流水线冲突,在它前面加入一条NOP指令可以解决流水线冲突。

10、试根据等待周期表,确定下列程序段需要插入几个NOP指令。

①LD @GAIN, TSTM #input,AR1MPY *AR1+,A 解:本段程序不需要插入NOP 指令②STLM B,AR2STM #input ,AR3MPY *AR2+,*AR3+,A 解:本段程序需要在MPY *AR2+,*AR3+,A 语句前插入1条NOP 指令③MAC @x, BSTLM B,ST0ADD @table, A, B 解:本段程序需要在ADD @table, A, B 语句前插入2 条NOP指令第三章1、已知(80H)=50H,AR2=84H,AR3=86H,AR4=88H。

MVKD 80H,*AR2MVDD *AR2,*AR3MVDM 86H, AR4运行以上程序后,(80H)、(84H)、*AR3 和AR4 的值分别等于多少?解:(80H)=50H,(84H)=50H,*AR3=50H,AR4=50H2、已知,(80H)=20H、(81H)=30H。

LD #0,DPLD 80H,16,BADD 81H,B运行以上程序, B 等于多少?答:(B)=00 0000 0000H3、阅读以下程序,分别写出运行结果。

.bss x,4.datatable:.word 4,8,16,32……STM #x,AR1RPT #2MVPD table,*AR1+解:数据表table 中的常量 4 传送到以变量x 的地址为地址的存储单元中;数据表table 中的常量8 传送到以变量x+1 的地址为地址的存储单元中;数据表table 中的常量16 传送到以变量x+2 的地址为地址的存储单元中;.bss x,4.datatable: .word 4,8,16,32……STM #x,AR1RPT #2MVPD table,*+AR2解:数据表table 中的常量 4 传送到以变量x+1 的地址为地址的存储单元中;数据表table中的常量8 传送到以变量x+2 的地址为地址的存储单元中;数据表table 中的常量16 传送到以变量x+3 的地址为地址的存储单元中;5、TMS320C54x 的数据寻址方式各有什么特点?应该应用在什么场合?答:TMS320C54x 有7 种基本的数据寻址方式:立即寻址,绝对寻址,累加器寻址,直接寻址,间接寻址,存储器映像寄存器寻址和堆栈寻址。

相关文档
最新文档