开漏方式和推挽方式

合集下载

详细解说开漏输出和推挽输出

详细解说开漏输出和推挽输出

详细解说开漏输出和推挽输出1,开漏输出(Open-Drain)首先讲一下集电极开路输出(Open-Collector),单片机I/O常用的输出方式的开漏输出(Open-Drain),漏极开路电路概念中提到的“漏”是指MOSFET的漏极。

同理,集电极开路电路中的“集”就是指三极管的集电极。

在数字电路中,分别简称OD门和OC门。

典型的集电极开路电路如图所示。

电路中右侧的三极管集电极什么都不接,所以叫做集电极开路,左侧的三极管用于反相作用,即左侧输入“0”时左侧三极管截止,VCC通过电阻加到右侧三极管基极,右侧三极管导通,右侧输出端连接到地,输出“0”。

从图中电路可以看出集电极开路是无法输出高电平的,如果要想输出高电平可以在输出端加上上拉电阻。

因此集电极开路输出可以用做电平转换,通过上拉电阻上拉至不同的电压,来实现不同的电平转换。

用做驱动器,由于OC门电路的输出管的集电极悬空,使用时需外接一个上拉电阻Rp到电源VCC。

OC门使用上拉电阻以输出高电平,此外为了加大输出引脚的驱动能力,上拉电阻阻值的选择原则:从降低功耗及芯片的灌电流能力考虑应当足够大;从确保足够的驱动电流考虑应当足够小。

将OC门输出连在一起时,再通过一个电阻接外电源,可以实现“线与”逻辑关系。

只要电阻的阻值和外电源电压的数值选择得当,就能做到既保证输出的高、低电平符合要求,而且输出三极管的负载电流又不至于过大。

集电极开路输出除了可以实现多门的线与逻辑关系外,通过使用大功率的三极管还可用于直接驱动较大电流的负载,如继电器、脉冲变压器、指示灯等。

由于现在MOS管用普遍,而且性能要比晶体管要好,所以很多开漏输出电路,和后面要讲的推挽输出电路都用MOS管实现。

再来就是开漏输出电路,和集电极开路一样,顾名思义,开漏电路就是指从MOSFET的漏极输出的电路。

典型的用法是在漏极外部的电路添加上拉电阻到电源如图所示。

完整的开漏电路应由开漏器件和开漏上拉电阻组成。

集电极开路输出、开漏输出、推挽输出

集电极开路输出、开漏输出、推挽输出

集电极开路输出、开漏输出、推挽输出集电极开路(OC)输出: 集电极开路输出的结构如图1所示,右边的那个三极管集电极什幺都不接,所以叫做集电极开路(左边的三极管为反相之用,使输入为0时,输出也为0)。

对于图1,当左端的输入为0时,前面的三极管截止(即集电极C跟发射极E之间相当于断开),所以5V电源通过1K电阻加到右边的三极管上,右边的三极管导通(即相当于一个开关闭合);当左端的输入为1时,前面的三极管导通,而后面的三极管截止(相当于开关断开)。

 我们将图1简化成图2的样子。

图2中的开关受软件控制,1时断开,0时闭合。

很明显可以看出,当开关闭合时,输出直接接地,所以输出电平为0。

而当开关断开时,则输出端悬空了,即高阻态。

这时电平状态未知,如果后面一个电阻负载(即使很轻的负载)到地,那幺输出端的电平就被这个负载拉到低电平了,所以这个电路是不能输出高电平的。

 再看图三。

图三中那个1K的电阻即是上拉电阻。

如果开关闭合,则有电流从1K电阻及开关上流过,但由于开关闭和时电阻为0(方便我们的讨论,实际情况中开关电阻不为0,另外对于三极管还存在饱和压降),所以在开关上的电压为0,即输出电平为0。

如果开关断开,则由于开关电阻为无穷大(同上,不考虑实际中的漏电流),所以流过的电流为0,因此在1K电阻上的压降也为0,所以输出端的电压就是5V了,这样就能输出高电平了。

但是这个输出的内阻是比较大的(即1KΩ),如果接一个电阻为R的负载,通过分压计算,就可以算得最后的输出电压为5*R/(R+1000)伏,即5/(1+1000/R)伏。

所以,如果要达到一定的电压的话,R就不能太小。

如果R真的太小,而导致输出电压不够的话,那我们只有通过减小那个1K的上拉电阻来增加驱动能力。

但是,上拉电阻又不能取得太小,因为当开关闭合时,将产生电流,由于开关能流过的电流是有限的,因此限制了上拉电阻的取值,另外还需要考虑到,当输出低电平时,负载可能还 会给提供一部分电流从开关流过,因此要综合这些电流考虑来选择合适的上拉电阻。

开漏和推挽到底啥区别?

开漏和推挽到底啥区别?

开漏和推挽到底啥区别?开漏和推挽到底有什么区别?开漏和推挽区别在于:开漏:输出端相当于三极体的集电极,要得到高电平状态需要上拉电阻才行。

适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内)。

推挽输出:可以输出高,低电平,连线数字器件。

开漏电路就是指以MOS FET的漏极为输出的电路。

一般的用法是会在漏极外部的电路新增上拉电阻。

完整的开漏电路应该由开漏器件和开漏上拉电阻组成。

推挽结构一般是指两个三极体分别受两互补讯号的控制,总是在一个三极体导通的时候另一个截止。

微控制器IO口开漏和推挽的区别微控制器IO埠开漏就是只有一个对地的mos管没有上拉电阻,漏极开路就是什么都不接,推挽输出就是对地对电源各有一个mos管,高电平时对电源的mos管导通对地mos管截止,低电平对地的mos 管导通对电源mos管截止,希望你能理解微控制器io口设定推挽和开漏的区别设定推挽模式,只能是输出模式,而输出高低电平的驱动电流都很大。

而开漏模式,即可作为输出,也可作为输入。

作输出时,要输出高电平,需要外加上拉电阻。

作输入时,要求处理高电平状态,才能读外部引脚。

推挽和半桥区别大概说说;1)推挽电路管子大都工作线上性区,半桥电路的管子则工作在开关状态;2)推挽电路管子大都采用NPN、PNP / N沟道、P沟道的配对形式,或是等效形式,如达林顿结构;半桥电路的管子因为都工作在开关状态,不必采用极性配对的管子;推挽半桥区别反激最简单,一个变压器,一个开关管,一个输出二极体正激在上面的基础上,多一个储能电感,次级多一个续流二极体推挽,两个开关管,一个变压器(变压器初级抽头),次级也抽头,两个输出二极体半桥,跟推挽相近,但变压器没有抽头,次级同推挽全桥,有四个开关,次级同推挽BOOT升压电压和推挽升压的区别BOOT升压(降压)电路是通过开关管和储能元件(电感或电容)的配合达到升压或降压的目的,主电路工作在开关状态。

推挽电路通过电晶体和变压器的配合达到升压或降压目的,主电路可以工作在模拟或者开关状态。

关于开漏、推挽方式

关于开漏、推挽方式

另一种是互补推挽输出,采用2只晶体管,一只在上一只在下,上面的一只是n型,下面为p型(以三极管为例),两只管子的连接为:npn(上)的c连vcc,pnp(下)的c接地,两只管子的ee,bb相连,其中ee作为输出(引出脚),bb接内部逻辑,这个电路通常用于功率放大点路的末级(音响),当bb接高电压时npn管导通输出高电压,由于三极管的ec电阻很小,因此输出的高电压有很强的驱动能力,当bb接低电压时npn截至,pnp导通,由于三极管的ec电阻很小因此输出的低电压有很强的驱动能力,简单的例子,9013导通时ec电阻不到10欧,以Vh=2.5v,vcc=5v计算,高电平输出电流最大=250MA,短路电流500ma,这个计算同时告诉我们采用推挽输出时一定要小心千万不要出现外部电路短路的可能,否则肯定烧毁芯片,特别是外部驱动三极管时别忘了在三极管的基极加限流电阻。推挽输出电路的形式很多,有些单片机上下都采用n型管,但内部逻辑提供互补输出,以上的说明仅仅为了说明推挽的原理,为了更深的理解可以参考功率放大电路。
如果学过三极管放大电路一定知道,前置单管放大器和功放末级放大电路的区别。单片机内部的逻辑经过内部的逻辑运算后需要输出到外面,外面的器件可能需要较大的电流才能推动,因此在单片机的输出端口必须有一个驱动电路。
这种驱动电路有两种形式:
其中的一种是采用一只N型三极管(npn或n沟道),以npn三极管为例,就是e接地,b接内部的逻辑运算,c引出,b受内部驱动可以控制三极管是否导通但如果三极管的c极一直悬空,尽管b极上发生高低变化,c极上也不会有高低变化,因此在这种条件下必须在外部提供一个电阻,电阻的一端接c(引出脚)另一端接电源,这样当三极管的b有高电压是三极管导通,c电压为低,当b为低电压时三极管不通,c极在电阻的拉动下为高电压,这种驱动电路有个特点:低电压是三极管驱动的,高电压是电阻驱动的(上下不对称),三极管导通时的ec内阻很小,因此可以提供很大的电流,可以直接驱动led甚至继电器,但电阻的驱动是有限的,最大高电平输出电流=(vcc-Vh)/r;

开漏方式和推挽方式

开漏方式和推挽方式

简单一点理解推挽输出与开漏输出1. 推挽输出与开漏输出的区别:>>推挽输出:可以输出高,低电平,连接数字器件>>开漏输出:输出端相当于三极管的集电极. 要得到高电平状态需要上拉电阻才行. 适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内).2. 开漏电路特点在电路设计时我们常常遇到开漏(open drain)和开集(open collector)的概念。

所谓开漏电路概念中提到的“漏”就是指MOSFET的漏极。

同理,开集电路中的“集”就是指三极管的集电极。

开漏电路就是指以MOSFET的漏极为输出的电路。

一般的用法是会在漏极外部的电路添加上拉电阻。

完整的开漏电路应该由开漏器件和开漏上拉电阻组成。

组成开漏形式的电路有以下几个特点:1. 利用外部电路的驱动能力,减少IC内部的驱动。

当IC内部MOSFET导通时,驱动电流是从外部的VCC流经R pull-up ,MOSFET到GND。

IC内部仅需很下的栅极驱动电流。

2. 可以将多个开漏输出的Pin,连接到一条线上。

形成“与逻辑” 关系。

这也是I2C,SMBus等总线判断总线占用状态的原理。

3. 可以利用改变上拉电源的电压,改变传输电平。

这样我们就可以用低电平逻辑控制输出高电平逻辑了。

4. 开漏Pin不连接外部的上拉电阻,则只能输出低电平(因此对于经典的51单片机的P0口而言,要想做输入输出功能必须加外部上拉电阻,否则无法输出高电平逻辑)。

5. 标准的开漏脚一般只有输出的能力。

添加其它的判断电路,才能具备双向输入、输出的能力。

Push-Pull输出就是一般所说的推挽输出,在CMOS电路里面应该较CMOS输出更合适,应为在CMOS里面的push-pull输出能力不可能做得双极那么大。

输出能力看IC内部输出极N管P管的面积。

和开漏输出相比,push-pull的高低电平由IC的电源低定,不能简单的做逻辑操作等。

push-pull是现在CMOS电路里面用得最多的输出级设计方式。

推挽开漏

推挽开漏

推挽输出:可以输出高,低电平,连接数字器件;开漏输出:输出端相当于三极管的集电极. 要得到高电平状态需要上拉电阻才行. 适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内).推挽结构一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止.要实现线与需要用OC(open collector)门电路.是两个参数相同的三极管或MOSFET,以推挽方式存在于电路中,各负责正负半周的波形放大任务,电路工作时,两只对称的功率开关管每次只有一个导通,所以导通损耗小,效率高。

输出既可以向负载灌电流,也可以从负载抽取电流。

/////////////////////////////////////////////////////////////////////开漏电路特点及应用在电路设计时我们常常遇到开漏(open drain)和开集(open collector)的概念。

本人虽然在念书时就知道其基本的用法,而且在设计中并未遇的过问题。

但是前两天有位同事向我问起了这个概念。

我忽然觉得自己对其概念了解的并不系统。

近日,忙里偷闲对其进行了下总结。

所谓开漏电路概念中提到的“漏”就是指MOSFET的漏极。

同理,开集电路中的“集”就是指三极管的集电极。

开漏电路就是指以MOSFET的漏极为输出的电路。

一般的用法是会在漏极外部的电路添加上拉电阻。

完整的开漏电路应该由开漏器件和开漏上拉电阻组成。

如图1所示:组成开漏形式的电路有以下几个特点:1. 利用外部电路的驱动能力,减少IC内部的驱动。

当IC内部MOSFET导通时,驱动电流是从外部的VCC流经R pull-up ,MOSFET到GND。

IC内部仅需很下的栅极驱动电流。

如图1。

2. 可以将多个开漏输出的Pin,连接到一条线上。

形成“与逻辑”关系。

如图1,当PIN_A、PIN_B、PIN_C任意一个变低后,开漏线上的逻辑就为0了。

这也是I2C,SMBus等总线判断总线占用状态的原理。

开漏输出与推挽输出详解,单片机输出口详解

开漏输出与推挽输出详解,单片机输出口详解

单片机I/O口推挽输出与开漏输出的区别(转)推挽输出:可以输出高,低电平,连接数字器件;开漏输出:输出端相当于三极管的集电极. 要得到高电平状态需要上拉电阻才行. 适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内).推挽结构一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止.我们先来说说集电极开路输出的结构。

集电极开路输出的结构如图1所示,右边的那个三极管集电极什么都不接,所以叫做集电极开路(左边的三极管为反相之用,使输入为“0”时,输出也为“0”)。

对于图1,当左端的输入为“0”时,前面的三极管截止(即集电极C跟发射极E之间相当于断开),所以5V电源通过1K电阻加到右边的三极管上,右边的三极管导通(即相当于一个开关闭合);当左端的输入为“1”时,前面的三极管导通,而后面的三极管截止(相当于开关断开)。

我们将图1简化成图2的样子。

图2中的开关受软件控制,“1”时断开,“0”时闭合。

很明显可以看出,当开关闭合时,输出直接接地,所以输出电平为0。

而当开关断开时,则输出端悬空了,即高阻态。

这时电平状态未知,如果后面一个电阻负载(即使很轻的负载)到地,那么输出端的电平就被这个负载拉到低电平了,所以这个电路是不能输出高电平的。

再看图三。

图三中那个1K的电阻即是上拉电阻。

如果开关闭合,则有电流从1K电阻及开关上流过,但由于开关闭其它三个口带内部上拉),当我们要使用输入功能时,只要将输出口设置为1即可,这样就相当于那个开关断开,而对于P0口来说,就是高阻态了。

对于漏极开路(OD)输出,跟集电极开路输出是十分类似的。

将上面的三极管换成场效应管即可。

这样集电极就变成了漏极,OC就变成了OD,原理分析是一样的。

另一种输出结构是推挽输出。

推挽输出的结构就是把上面的上拉电阻也换成一个开关,当要输出高电平时,上面的开关通,下面的开关断;而要输出低电平时,则刚好相反。

比起OC 或者OD来说,这样的推挽结构高、低电平驱动能力都很强。

推挽输出、开漏输出、上拉输入区分与总结

推挽输出、开漏输出、上拉输入区分与总结

推挽输出、开漏输出、上拉输入区分与总结推挽输出:可以输出高,低电平,连接数字器件; 推挽结构一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止。

高低电平由IC的电源低定。

推挽电路是两个参数相同的三极管或MOSFET,以推挽方式存在于电路中,各负责正负半周的波形放大任务,电路工作时,两只对称的功率开关管每次只有一个导通,所以导通损耗小、效率高。

输出既可以向负载灌电流,也可以从负载抽取电流。

推拉式输出级既提高电路的负载能力,又提高开关速度。

详细理解:如图所示,推挽放大器的输出级有两个“臂”(两组放大元件),一个“臂”的电流增加时,另一个“臂”的电流则减小,二者的状态轮流转换。

对负载而言,好像是一个“臂”在推,一个“臂”在拉,共同完成电流输出任务。

当输出高电平时,也就是下级负载门输入高电平时,输出端的电流将是下级门从本级电源经VT3拉出。

这样一来,输出高低电平时,VT3 一路和 VT5 一路将交替工作,从而减低了功耗,提高了每个管的承受能力。

又由于不论走哪一路,管子导通电阻都很小,使RC常数很小,转变速度很快。

因此,推拉式输出级既提高电路的负载能力,又提高开关速度。

开漏输出:输出端相当于三极管的集电极。

要得到高电平状态需要上拉电阻才行。

适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内)。

开漏形式的电路有以下几个特点:1、利用外部电路的驱动能力,减少IC内部的驱动。

当IC内部MOSFET导通时,驱动电流是从外部的VCC流经R pull-up ,MOSFET到GND。

IC内部仅需很下的栅极驱动电流。

2、一般来说,开漏是用来连接不同电平的器件,匹配电平用的,因为开漏引脚不连接外部的上拉电阻时,只能输出低电平,如果需要同时具备输出高电平的功能,则需要接上拉电阻,很好的一个优点是通过改变上拉电源的电压,便可以改变传输电平。

比如加上上拉电阻就可以提供TTL/CMOS电平输出等。

集成电路的三种输出结构

集成电路的三种输出结构

集成电路的三种输出结构集成电路(IC)是将多个电子元件(如晶体管、电阻、电容等)集成在一个小芯片上的电子器件。

IC的输出结构是指IC与外部电路连接的方式,主要有以下三种类型:1. 推挽式输出推挽式输出结构是IC中最常见的输出结构之一。

它使用一对互补晶体管(一个NPN晶体管和一个PNP晶体管)来控制输出信号。

当一个晶体管导通时,另一个晶体管截止,从而使输出信号在高电平和低电平之间切换。

推挽式输出结构具有以下优点:输出电流大:由于使用了两个晶体管,因此推挽式输出结构可以提供较大的输出电流,适合驱动高负载。

输出阻抗低:推挽式输出结构的输出阻抗较低,可以有效地减少信号失真。

抗干扰能力强:推挽式输出结构对电源噪声和共模干扰具有较强的抗干扰能力。

2. 开漏式输出开漏式输出结构是另一种常见的IC输出结构。

它只使用一个晶体管(NPN晶体管或PNP晶体管)来控制输出信号。

当晶体管导通时,输出信号为低电平;当晶体管截止时,输出信号为高电平。

开漏式输出结构具有以下优点:功耗低:由于只使用了一个晶体管,因此开漏式输出结构的功耗较低。

输出电压范围宽:开漏式输出结构的输出电压范围可以从0V到电源电压,因此可以连接各种外部电路。

抗干扰能力强:开漏式输出结构对电源噪声和共模干扰具有较强的抗干扰能力。

3. 三态输出三态输出结构是IC中比较特殊的一种输出结构。

它使用三个晶体管来控制输出信号,可以通过控制信号将输出信号设置为高电平、低电平或高阻态。

三态输出结构具有以下优点:输出状态可控:三态输出结构可以通过控制信号将输出信号设置为高电平、低电平或高阻态,因此可以灵活地控制信号的传输。

减少功耗:当输出信号设置为高阻态时,三态输出结构的功耗很低。

便于连接:三态输出结构可以很容易地连接在一起,从而实现多个IC之间的数据传输。

集成电路的输出结构有很多种,每种结构都有其独特的优点和缺点。

在选择IC 时,需要根据实际应用需求来选择合适的输出结构。

什么是开漏输出、推挽输出、开集输出、OC、OD、线或线与逻辑

什么是开漏输出、推挽输出、开集输出、OC、OD、线或线与逻辑
要实现 线与需要用OC(open collector)门电路.是两个参数相同的三极管或MOSFET,以推挽方式存在于电路中,各负责正负半周的波形放大任务,电路工作时,两只对称的功率开关管每次只有一个导通,所以导通损耗小,效率高。输出既可以向负载灌电流,也可以从负载抽取电流。
所谓开漏电路概念中提到的“漏”就是指MOSFET的漏极。同理,开集电路中的“集”就是指三极管的集电极。开漏电路就是指以MOSFET的漏极为输出的电路。一般的用法是会在漏极外部的电路添加上拉电阻。完整的开漏电路应该由开漏器件和开漏上拉电阻组成。如图1所示:
5. 标准的开漏脚一般只有输出的能力。添加其它的判断电路,才能具备双向输入、输出的能力。
应用中需注意:
1. 开漏和开集的原理类似,在许多应用中我们利用开集电路代替开漏电路。例如,某输入Pin要求由开漏电路驱动。则我们常见的驱动方式是利用一个三极管组成开集电路来驱动它,即方便又节省成本。如图3。
at91rm9200 GPIO 模拟I2C接口时注意!!
一.什么是OC、OD
集电极开路门(集电极开路 OC 或源极开路OD)
open-drain是漏极开路输出的意思,相当于集电极开路(open-collector)输出,即ttl中的集电极开路(oc)输出。一般用于线或、线与,也有的用于电流驱动。
顺便提示如果不是 OC 或 OD 芯片的输出端是不可以连在一起的, 总线 BUS 上的双向输出端连在一起是有管理的, 同时只能有一个作输出, 而其他是高阻态只能输入.
三什么是推挽结构
一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止.要实现线与需要用OC(open collector)门电路 .如果输出级的有两个三极管,始终处于一个导通、一个截止的状态,也就是两个三级管推挽相连,这样的电路结构称为推拉式电路或图腾柱(Totem-pole)输出电路(可惜,图无法贴上)。当输出低电平时,也就是下级负载门输入低电平时,输出端的电流将是下级门灌入T4;当输出高电平时,也就是下级负载门输入高电平时,输出端的电流将是下级门从本级电源经 T3、D1 拉出。这样一来,输出高低电平时,T3 一路和 T4 一路将交替工作,从而减低了功耗,提高了每个管的承受能力。又由于不论走哪一路,管子导通电阻都很小,使RC常数很小,转变速度很快。因此,推拉式输出级既提高电路的负载能力,又提高开关速度。供你参考。

单片机IO口推挽、开漏输出、准双向IO详解

单片机IO口推挽、开漏输出、准双向IO详解

单片机IO口推挽、开漏输出、准双向IO详解加入论坛的方式:在公众号对话框内,输入数字“1”,即可进入论坛,无需注册,就是这么简单。

诚邀您的加入。

在学单片机和选用逻辑器件的时候我们常别人说这款芯片是推挽输出驱动能力强,这个引脚是开漏输出需要加上拉电阻。

是不是有时候感觉一头雾水?今天就详解一下推挽和开漏,以后你买芯片的时候就可以和别人大声理论了。

1. 什么是推挽输出推挽输出既可以输出低电平,也可以输出高电平,可以直接驱动功耗不大的数字器件。

2. 推挽输出电路的结构推挽电路是由两个三极管或MOSFET,以推挽方式存在于电路中,电路工作时,两只对称的开关管每次只有一个导通,所以导通损耗小、效率高、既提高电路的负载能力,又提高开关速度。

其示意结构如下图所示:1. 当内部输出1电平时,上边的MOS管导通同时下边的MOS管截至,IO口输出高电平;2. 当内部输出0电平时,上边的MOS管截至同时下边的MOS管导通,IO口输出低电平;3. 什么是开漏输出开漏输出只能输出低电平,如果要输出高电平必须通过上拉电阻才能实现。

就类似于三极管的集电极输出。

4. 开漏输出电路的结构如上图:1. 内部输出1时MOS管截止,输出与地断开,这时候IO口其实是没有驱动能力的,需要外部连接上拉电阻才能输出高电平,才能驱动数字器件;2. 内部输出0时MOS管导通,输出低电平,所以开漏能输出低电平;5. 准双向IO在学51单片机的时候老师告诉我们,51单片机的IO口是准双向的,什么是准双向的?示意如下:其结构类似于开漏输出,只不过是把上拉电阻集成到了单片机内部。

6. IO口如何应用对于推挽输出的IO口可以直接输出高低电平驱动功耗较小的数字器件,但对于开漏输出的话必须要在外部接上拉电阻才行。

比如说LPC11C14单片机的片上I2C资源就是开漏输出的,如果要使用这两个引脚做输出就必须加上拉电阻,如下图所示:进入论坛的方式:在公众号对话框内,输入数字“1”,即可进入论坛,无需注册,就是这么简单。

开漏电路与推挽电路

开漏电路与推挽电路
18
四、推挽电路的介绍
互补推挽放大器
19
五、推挽优缺点
推挽电路适用于低电压大电流的场合,广泛应用于功放电路 和开关电源中。 它的优点是:结构简单,开关变压器磁芯利用率高,推挽电 路工作时,两只对称的功率开关管每次只有一个导通,所以 导通损耗小。
优于开漏
缺点是:开关变压器带有中心抽头,而且开关管的承受电压较 高;由于变压器原边漏感的存在,功率开关管关断的瞬间,漏 源极会产生较大的电压尖峰,另外输入电流的纹波较大,因而 输入滤波器的体积较大。
5
二、开漏电路的特点
2.可以将多个开漏输出的Pin,连接到一条在线。形成 “与 逻辑” 关系,也称作“线与功能”。 如图1,当PIN_A、PIN_B、PIN_C任意一个变低后,开漏 在线的逻辑就为0了。
6
二、开漏电路的特点
线与功能
PIN_OUT= PIN_A * PIN_B * PIN_C 只有当PIN_A、PIN_B、PIN_C都 为高电平时,PIN_OUT的逻辑才 会为高电平
25
Henry Xiang 2013/04/22
1
目录
Ⅰ、开漏电路(Open Drain) 一、开漏电路介绍 二、开漏电路的特点 三、开漏电路的不足
Ⅱ、推挽电路(Push Pull) 四、推挽电路的介绍 五、推挽优缺点
Ⅲ、实际应用与选择 六、推挽与开漏的选择
2
开漏电路(Open Drain)
3
一、开漏电路介绍
开漏电路就是指以MOSFET的漏极为输出的电路。 开漏电路概念中提到的“漏”就是指MOSFET的漏极。 一般的开漏电路是会在漏极外部的电路添加上拉电阻。完整 的开漏电路应该由开漏器件和开漏上拉电阻组成。如图所示
4

推挽等输出方式

推挽等输出方式

推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出推挽输出:可以输出高,低电平,连接数字器件;推挽结构一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止开漏输出:输出端相当于三极管的集电极. 要得到高电平状态需要上拉电阻才行. 适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma 以内).上拉电阻:1、当TTL 电路驱动COMS 电路时,如果TTL 电路输出的高电平低于COMS 电路的最低高电平(一般为 3.5V ),这时就需要在TTL 的输出端接上拉电阻,以提高输出高电平的值。

2、OC 门电路必须加上拉电阻,才能使用。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在COMS 芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。

6、提高总线的抗电磁干扰能力。

管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

上拉电阻阻值的选择原则包括:1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。

3、对于高速电路,过大的上拉电阻可能边沿变平缓。

综合考虑以上三点通常在1k到10k之间选取。

对下拉电阻也有类似道理对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:1.驱动能力与功耗的平衡。

以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。

2.下级电路的驱动需求。

同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。

3.高低电平的设定。

不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。

详解开漏输出,推挽输出,上拉电阻

详解开漏输出,推挽输出,上拉电阻

首先我们来建立开漏输出与推挽输出的模型吧!这两幅图是开漏输出的简化模型!推挽输出实际上应是把图三的电阻也换成一个开关(即场效应管),当上面开关接通,下面关断时,输出高电平;当上面开关关断,下面开关接通时,输出低电平;当二者都关断时,呈高阻态,此时可以输入信号。

当然不允许两者同时接通,所以才叫推挽,即同一时刻二者最多只能有一个工作。

为什么要有开漏输出?因为它有以下优点:1.利用外部电路的驱动能力,减少IC内部的驱动;2.可以将多个开漏输出的Pin,连接到一条线上。

形成“与逻辑” 关系。

如果是推挽输出显然是不行的,因为假如你把要”与”的I/O口都挂到一条线上,那么在一些高一些低的情况下显然会烧掉场效应管(原因是两个场效应管直接连通了,联想上面的模型去想吧)3.可以利用改变上拉电源的电压,改变传输电平。

比如你想这个I/O口输出3.3V 电平,那么只需要把上拉电平设为3.3V就OK了撒!这个5V的51单片机也可以输出3.3V电平了,呵呵!但前提是用P0口哈!那开漏输出又有什么不足的呢?1.输出电流低,因为上拉电阻一般取的比较大(为了减少静态功耗),所以驱动力不足,而推挽输出用的是场效应管,当然驱动能力强了.2. 带来上升沿的延时,因为上升沿是通过外接上拉无源电阻对负载充电的,当电阻选择小时延时就小、但功耗大,反之延时大功耗小。

推挽输出的优点:1.驱动能力强,因为用的是场效应管,当然驱动能力强了.2.真正的双向口推挽输出的缺点:1.不能把两个都是推挽输出的CMOS门级相连,这样当一高一低时很容易因功耗过大烧管子,推挽输出一般用于驱动.关于双向口与准双向口!什么是准双向口?首先我们要明白什么是双向口?双向口是指输入输出口具有三态,即输出高,输出低,和输入高阻态例如PO口作为地址/数据复用口时就是完全意义上的双向口,它的上下两个场效应管交替工作,当上面的场效应管工作时,输出1,当下面的场效应管工作时,输出0,当两个都不工作时,为高阻输入态.此时实际上就和推挽输出没有两样。

推挽模式与开漏模式的个人见解

推挽模式与开漏模式的个人见解

首先看以下STM32的GPIO的原理图如下:
当端口配置为输出时:
开漏模式:输出0时,N-MOS导通,P-MOS不被激活,输出0。

输出1时,N-MOS高阻,P-MOS不被激活,输出1(需要外部上拉);
此模式可以把端口作为双向IO使用。

个人解释:开漏模式的意思是上图的“输出控制”并不控制标注为“1”的线,让P-MOS不被激活(相当于没有这个器件),只有N-MOS。

此时,我们反推的话:
当输出即“3”线为0时,说明N-MOS导通了,也就是当某一条件下“输出控制”
控制2线,让N-MOS导通,结果就可以得到“3”出输出为0。

当输出“3”为1
时,说明N-MOS在“输出控制”的控制下没有工作,呈高阻态,那么“3”线则
是N-MOS的漏脚悬空,若想输出1,必须要外部上拉。

与51单片机的P0口类似,使用0的时候没问题,使用1的话需要外部加上拉。

推挽模式:输出0时,N-MOS导通,P-MOS高阻,输出0。

输出1时,N-MOS高阻,P-MOS导通,输出1(不需要外部上拉)。

个人解释:此种模式即在“输出控制”的条件下,N-MOS和P-MOS都是存在的,但是同时只有一个工作,具体可以百度。

当输出即“3”线为0的时,反推,
说明P-MOS是没有工作的(高阻),可以把此时的P-MOS当做一个大电阻,并且
上拉了,所以这里对比开漏模式的话不需要外部上拉。

N-MOS是导通的。

当输出
即“3”线为1时,反推,此时P-MOS是没有导通的,而N-MOS是没有工作的(高
阻)。

推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出

推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出

推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出推挽输出:可以输出高,低电平,连接数字器件;推挽结构一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止开漏输出:输出端相当于三极管的集电极. 要得到高电平状态需要上拉电阻才行. 适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内).上拉电阻:1、当TTL电路驱动CMOS电路时,如果TTL电路输出的高电平低于CMOS 电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC(集电极开路)门电路必须加上拉电阻,才能使用。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。

6、提高总线的抗电磁干扰能力。

管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

上拉电阻阻值的选择原则包括:1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。

3、对于高速电路,过大的上拉电阻可能边沿变平缓。

综合考虑以上三点,通常在1k到10k之间选取。

对下拉电阻也有类似道理对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:1. 驱动能力与功耗的平衡。

以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。

2.下级电路的驱动需求。

同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。

3.高低电平的设定。

不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。

推挽、开漏、强上拉、弱上拉、强下拉、弱下

推挽、开漏、强上拉、弱上拉、强下拉、弱下

推挽输出:可以输出高‎,低电平,连接数字器‎件;推挽结构一‎般是指两个‎三极管分别‎受两互补信‎号的控制,总是在一个‎三极管导通‎的时候另一‎个截止开漏输出:输出端相当‎于三极管的‎集电极. 要得到高电‎平状态需要‎上拉电阻才‎行. 适合于做电‎流型的驱动‎,其吸收电流‎的能力相对‎强(一般20m‎a以内).上拉电阻:1、当TTL电‎路驱动CO‎M S电路时‎,如果TTL‎电路输出的‎高电平低于‎C O MS电‎路的最低高‎电平(一般为3.5V),这时就需要‎在TTL的‎输出端接上‎拉电阻,以提高输出‎高电平的值‎。

2、OC(集电极开路‎)门电路必须‎加上拉电阻‎,才能使用。

3、为加大输出‎引脚的驱动‎能力,有的单片机‎管脚上也常‎使用上拉电‎阻。

4、在COMS‎芯片上,为了防止静‎电造成损坏‎,不用的管脚‎不能悬空,一般接上拉‎电阻产生降‎低输入阻抗‎,提供泄荷通‎路。

5、芯片的管脚‎加上拉电阻‎来提高输出‎电平,从而提高芯‎片输入信号‎的噪声容限‎增强抗干扰‎能力。

6、提高总线的‎抗电磁干扰‎能力。

管脚悬空就‎比较容易接‎受外界的电‎磁干扰。

7、长线传输中‎电阻不匹配‎容易引起反‎射波干扰,加上下拉电‎阻是电阻匹‎配,有效的抑制‎反射波干扰‎。

上拉电阻阻‎值的选择原‎则包括:1、从节约功耗‎及芯片的灌‎电流能力考‎虑应当足够‎大;电阻大,电流小。

2、从确保足够‎的驱动电流‎考虑应当足‎够小;电阻小,电流大。

3、对于高速电‎路,过大的上拉‎电阻可能边‎沿变平缓。

综合考虑以上三点,通常在1k‎到10k之‎间选取。

对下拉电阻‎也有类似道‎理对上拉电阻‎和下拉电阻‎的选择应结‎合开关管特‎性和下级电‎路的输入特‎性进行设定‎,主要需要考‎虑以下几个‎因素:1. 驱动能力与‎功耗的平衡‎。

以上拉电阻‎为例,一般地说,上拉电阻越‎小,驱动能力越‎强,但功耗越大‎,设计是应注‎意两者之间‎的均衡。

2.下级电路的‎驱动需求。

推挽输出和开漏输出详解

推挽输出和开漏输出详解

open-drain与push-pull】GPIO的功能,简单说就是可以根据自己的需要去配置为输入或输出。

但是在配置GPIO管脚的时候,常会见到两种模式:开漏(open-drain,漏极开路)和推挽(push-pull)。

对此两种模式,有何区别和联系,下面整理了一些资料,来详细解释一下:图表?1 Push-Pull对比Open-Drain常见的GPIO的模式可以配置为open-drain或push-pull,具体实现上,常为通过配置对应的寄存器的某些位来配置为open-drain 或是push-pull。

当我们通过CPU去设置那些GPIO的配置寄存器的某位(bit)的时候,其GPIO硬件IC内部的实现是,会去打开或关闭对应的top transistor。

相应地,如果设置为了open-d模式的话,是需要上拉电阻才能实现,也能够输出高电平的。

因此,如果硬件内部(internal)本身包含了对应的上拉电阻的话,此时会去关闭或打开对应的上拉电阻。

如果GPIO硬件IC内部没有对应的上拉电阻的话,那么你的硬件电路中,必须自己提供对应的外部(external)的上拉电阻。

而push-pull输出的优势是速度快,因为线路(line)是以两种方式驱动的。

而带了上拉电阻的线路,即使以最快的速度去提升电压,最快也要一个常量的R×C的时间。

其中R是电阻,C是寄生电容(parasitic capacitance),包括了pin脚的电容和板子的电容。

但是,push-pull相对的缺点是往往需要消耗更多的电流,即功耗相对大。

而open-drain所消耗的电流相对较小,由电阻R所限制,而R不能太小,因为当输出为低电平的时候,需要sink更低的transistor,这意味着更高的功耗。

(此段原文:because the lower transistor has to sink that current when the output is low; that means higher power consumption.)而open-drain的好处之一是,允许你cshort()多个open-drain的电路,公用一个上拉电阻,此种做法称为wired-OR连接,此时可以通过拉低任何一个IO的pin脚使得输出为低电平。

单片机开漏电路和推挽电路

单片机开漏电路和推挽电路

单片机开漏电路和推挽电路
单片机开漏电路和推挽电路是两种常用的数字电路电路,它们在单片机应用中有重要的作用。

1. 开漏电路
开漏电路是一种在数字逻辑电路中使用的电路,它的特点是输出端口没有上拉或下拉电阻,只有一个晶体管作为开关控制。

在开漏电路中,只有当输出端口上的晶体管导通时,输出端口才能输出信号。

当晶体管截止时,输出端口处于开路状态,即没有输出信号。

开漏电路常用于驱动大负载、实现高电平输出等场合,例如驱动LED 灯、驱动电机等。

在单片机应用中,开漏电路常用于实现外部设备的开关控制,例如LED灯控制、电机控制等。

2. 推挽电路
推挽电路是一种在数字逻辑电路中使用的电路,它的特点是输出端口可以输出高电平或低电平信号,输出端口的状态由两个晶体管的状态决定。

当晶体管A导通时,晶体管B截止,输出端口为低电平;当晶体管B导通时,晶体管A截止,输出端口为高电平。

推挽电路常用于实现外部设备的开关控制,例如驱动LED灯、驱动电机等。

在单片机应用中,推挽电路常用于实现外部设备的开关控制,例如LED灯控制、电机控制等。

总之,开漏电路和推挽电路是两种常用的数字电路电路,它们在单片机应用中有重要的作用,需要根据具体的应用场景选择合适的电路。

推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出

推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出

推挽、开漏、强上拉、弱上拉、强下拉、弱下拉输出[转]推挽输出:可以输出高,低电平,连接数字器件;推挽结构一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止开漏输出:输出端相当于三极管的集电极.要得到高电平状态需要上拉电阻才行.适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内).上拉电阻:1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC(集电极开路)门电路必须加上拉电阻,才能使用。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。

6、提高总线的抗电磁干扰能力。

管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

上拉电阻阻值的选择原则包括:1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。

3、对于高速电路,过大的上拉电阻可能边沿变平缓。

综合考虑以上三点,通常在1k到10k之间选取。

对下拉电阻也有类似道理对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:1.驱动能力与功耗的平衡。

以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。

2.下级电路的驱动需求。

同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。

3.高低电平的设定。

不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

推挽输出与开漏输出的区别
Push- Pull输出就是一般所说的推挽输出,在CMOS电路里面应该较CMOS输出更合适,因为在CMOS里面的push-pull输出能力不可能做得双极那么大。

输出能力看IC内部输出极N管P管的面积。

和开漏输出相比,push-pull的高低电平由IC的电源低定,不能简单的做逻辑操作等。

push-pull是现在CMOS电路里面用得最多的输出级设计方式。

一.什么是OC、OD
集电极开路门(集电极开路OC 或源极开路OD)
open-drain是漏极开路输出的意思,相当于集电极开路(open-collector)输出,即ttl中的集电极开路(oc)输出。

一般用于线或、线与,也有的用于电流驱动。

open-drain是对mos管而言,open-collector是对双极型管而言,在用法上没啥区别。

开漏形式的电路有以下几个特点:
1.利用外部电路的驱动能力,减少IC内部的驱动。

或驱动比芯片电源电压高的负载.
2. 可以将多个开漏输出的Pin,连接到一条线上。

通过一只上拉电阻,在不增加任何器件的情况下,形成“与逻辑”关系。

这也是I2C,SMBus等总线判断总线占用状态的原理。

如果作为图腾输出必须接上拉电阻。

接容性负载时,下降延是芯片内的晶体管,是有源驱动,速度较快;上升延是无源的外接电阻,速度慢。

如果要求速度高电阻选择要小,功耗会大。

所以负载电阻的选择要兼顾功耗和速度。

3.可以利用改变上拉电源的电压,改变传输电平。

例如加上上拉电阻就可以提供TTL/CMOS 电平输出等。

4.开漏Pin不连接外部的上拉电阻,则只能输出低电平。

一般来说,开漏是用来连接不同电平的器件,匹配电平用的。

5.正常的CMOS输出级是上、下两个管子,把上面的管子去掉就是OPEN-DRAIN了。

这种输出的主要目的有两个:电平转换和线与。

6.由于漏级开路,所以后级电路必须接一上拉电阻,上拉电阻的电源电压就可以决定输出电平。

这样你就可以进行任意电平的转换了。

7.线与功能主要用于有多个电路对同一信号进行拉低操作的场合,如果本电路不想拉低,就输出高电平,因为OPEN-DRAIN上面的管子被拿掉,高电平是靠外接的上拉电阻实现的。

(而正常的CMOS输出级,如果出现一个输出为高另外一个为低时,等于电源短路。


8.OPEN-DRAIN提供了灵活的输出方式,但是也有其弱点,就是带来上升沿的延时。

因为上升沿是通过外接上拉无源电阻对负载充电,所以当电阻选择小时延时就小,但功耗大;反之延时大功耗小。

所以如果对延时有要求,则建议用下降沿输出。

二.什么是线或逻辑与线与逻辑?
在一个结点(线)上, 连接一个上拉电阻到电源VCC 或VDD 和n 个NPN 或NMOS 晶体管的集电极 C 或漏极D, 这些晶体管的发射极 E 或源极S 都接到地线上, 只要有一个晶体管饱和, 这个结点(线)就被拉到地线电平上.
因为这些晶体管的基极注入电流(NPN)或栅极加上高电平(NMOS), 晶体管就会饱和, 所以这些基极或栅极对这个结点(线)的关系是或非NOR 逻辑. 如果这个结点后面加一个反相器, 就是或OR 逻辑.
注:个人理解:线与,接上拉电阻至电源。

(~A)&(~B)=~(A+B),由公式较容易理解线与此概念的由来;
如果用下拉电阻和PNP 或PMOS 管就可以构成与非NAND 逻辑, 或用负逻辑关系转换与/或逻辑.
注:线或,接下拉电阻至地。

(~A)+(~B)=~(AB);
这些晶体管常常是一些逻辑电路的集电极开路OC 或源极开路OD 输出端. 这种逻辑通常称为线与/线或逻辑, 当你看到一些芯片的OC 或OD 输出端连在一起, 而有一个上拉电阻时, 这就是线或/线与了, 但有时上拉电阻做在芯片的输入端内.
顺便提示如果不是OC 或OD 芯片的输出端是不可以连在一起的, 总线BUS 上的双向输出端连在一起是有管理的, 同时只能有一个作输出, 而其他是高阻态只能输入.
三.什么是推挽结构
一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止,要实现线与需要用OC(open collector)门电路。

如果输出级的有两个三极管,始终处于一个导通、一个截止的状态,也就是两个三级管推挽相连,这样的电路结构称为推拉式电路或图腾柱(Totem- pole)输出电路(可惜,图无法贴上)。

当输出低电平时,也就是下级负载门输入低电平时,输出端的电流将是下级门灌入T4;当输出高电平时,也就是下级负载门输入高电平时,输出端的电流将是下级门从本级电源经T3、D1 拉出。

这样一来,输出高低电平时,T3 一路和T4 一路将交替工作,从而减低了功耗,提高了每个管的承受能力。

又由于不论走哪一路,管子导通电阻都很小,使RC常数很小,转变速度很快。

因此,推拉式输出级既提高电路的负载能力,又提高开关速度。

供你参考。

推挽电路是两个参数相同的三极管或MOSFET,以推挽方式存在于电路中,各负责正负半周的波形放大任务,电路工作时,两只对称的功率开关管每次只有一个导通,所以导通损耗小效率高。

输出既可以向负载灌电流,也可以从负载抽取电流。

其他资料:
推挽电路是两不同极性晶体管输出电路无输出变压器(有OTL、OCL等)。

是两个参数相同的功率BJT 管或MOSFET 管,以推挽方式存在于电路中,各负责正负半周的波形放大任务,电路工作时,两只对称的功率开关管每次只有一个导通,所以导通损耗小效率高。

推挽输出既可以向负载灌电流,也可以从负载抽取电流。

如果输出级的有两个三极管,始终处于一个导通、一个截止的状态,也就是两个三级管推挽相连,这样的电路结构称为推拉式电路或图腾柱(Totem-pole)输出电路。

当输出低电平时,也就是下级负载门输入低电平时,输出端的电流将是下级门灌入T4;当输出高电平时,也就是下级负载门输入高电平时,输出端的电流将是下级门从本级电源经T3、D1 拉出。

这样一来,输出高低电平时,T3 一路和T4 一路将交替工作,从而减低了功耗,提高了每个管的承受能力。

又由于不论走哪一路,管子导通电阻都很小,使RC 常数很小,转变速度很快。

因此,推拉式输出级既提高电路的负载能力,又提高开关速度。

推挽结构一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止。

要实现线与需要用OC门电路。

推挽电路适用于低电压大电流的场合,广泛应用于功放电路和开关电源中。

它的优点是:
结构简单,开关变压器磁芯利用率高,推挽电路工作时,两只对称的功率开关管每次只有一个导通,所以导通损耗小。

缺点是:变压器带有中心抽头,而且开关管的承受电压较高;由于变压器原边漏感的存在,功率开关管关断的瞬间,漏源极会产生较大的电压尖峰,另外输入电流的纹波较大,因而输入滤波器的体积较大。

相关文档
最新文档