触发器ppt课件

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

R2 C S2
CP
Q
Q
F主
R1 C S1
0
. CP
输出反 馈到F从
1
0
由此可见,主从触发器一个CP 只能翻转一次。 翻转时刻描述:
前沿处,输 出交叉反馈 到F主。
后沿处,输出
传递到F从翻 转完成。
CP
.
逻辑符号
Q
Q
RD C SD
CP边 沿处翻 转
CP负沿 处翻转
.
时序图
CP Q
下降沿翻转!
.
(2)T触发器
R1 C S1
=1 K CP J =1 .
JK触发器 的功能
J=1,K=0时: 分两种情况 (Q=0,Q=1)
QQ
Q F从 Q
R2 C S2
CP 1
F主
R1 C S1
0
1
Qn=0时 Qn+1=1
=0 K CP J =1 .
JK触发器 的功能
CP
S
.
CP=0时
Q
& c
Q
& d
RD
1
& a
1
SD
& b
R
CP 0
S
触发器保持原态
.
CP=1时
Q
& c
Q
& d
RD
R
& a
S
SD
& b
R
CP 1 S
.
RS触发器的功能表
CP
R
S
Q
Q
0
φ
φ
保持
1
0
0
保持
1
0
1
1
0
1
1
0
0
1
1
1
1
不确定
.
简化的功能表
R
S
0
0
0
1
1
0
1
1
Qn+1 Qn 1 0 不确定
T触发器与 T´触发器 无本质区 别,只是 加入了控 制端T。
T=0时CP不起 作用,T=1时 与T´相同。
Q
Q
Q F从 Q
R2 C S2
CP
Q F主 Q
R1 C S1
T
CP
.
功能表
T
Q n1
0
Qn
1
Qn
逻辑符号
Q
Q
RD T C
SD
.
时序图
CP T Q
.
(3)JK触发器
JK触发器 的功能最完 善,有两个 控制端J、 K。
第七章 触发器和时序逻辑电路
§ 7.1 概述 § 7.2 触发器的基本形式 § 7.3 触发器按逻辑功能的分类 § 7.4 触发器逻辑功能的转换 § 7.5 触发器应用举例 §7.6 寄存器 §7.7 计数器的分析与设计 §7.8 单稳态触发器
.
§ 7.1 概述
触发器
触发器输出有两种可能的状态:0、1;
输出保持原状态:Q0 Q1
.
输入RD=0, SD=0时
输出全是1
Q1
1Q
&
&
a
b
0 RD
SD 0
但当RD=SD=0同时变为1时,翻转快 的门输出变为0,另一个不得翻转。
.
基本触发器的功能表
RD
SD
Q
Q
1
1 保持原状态
0
1
0
1
1
0
1
0
0
0 同时变为 1 后不确定
.
Q
Q
RD
SD
.
1、触发器是双稳态器件,只要令RD=SD=1, 触发器即保持原态。稳态情况下,两输 出互补。一般定义Q为触发器的状态。
b
0 RD 0
1 SD 1
输出仍保持:Q0 Q1
.
输入RD=0, SD=1时 若原状态:Q1 Q0
Q0 1
& a
1Q 0 &
b
0 RD 1
1 SD 1
输出变为:Q0 Q1
.
输入RD=1, SD=0时 若原状态:Q0 Q1
Q1 0
& a
0Q 1 &
b
1 RD 1
1 SD 0
输出变为:Q1 Q0
.
输入RD=1, SD=0时 若原状态: Q1 Q0
Q
来一个时钟脉
冲翻转一次,
也叫计数器。
& c
Q &
d
& a
R
.
& b
S CP
工作原理ຫໍສະໝຸດ Baidu假设Q=0
1 Q0
0 1Q
&
0
c
1
& a
&
d
1
0
& b
0
1
1
来一个时钟翻转一次 .
CP
T´触发器存在的问题
1、计数脉冲必须严密配合,CP脉 冲不能太长,否则触发器将产 生空翻现象(CP=1期间,输出 状态翻转若干次)。
2、为了解决空翻现象,可以采用 主从方式触发的触发器。
.
电路结构
反相,不能 同时工作
Q
Q
Q
Q
F从
R2 C S2
CP
Q
Q
F主
R1 C S1
. CP
工作原理 F从关闭 F主打开
Q
Q
Q
Q
F从
R2 C S2
CP
Q
Q
F主
R1 C S1
输出反 馈到F主
0
1 . CP
工作原理 F从打开 F主关闭
Q
Q
Q
Q
F从
QQ
Q F从 Q
R2 C S2
CP
Q F主 Q
R1 C S1
K CP J
.
JK触发器 的功能
J=K=0时:
被封锁
Q Q 保持原态
Q F从 Q
R2 C S2
CP
F主
R1 C S1
=0 K CP J =0 .
JK触发器 的功能
J=K=1时:
相当于T触 发器T=1
QQ
Q F从 Q
R2 C S2
CP
F主
输出状态不只与现时的输入有关,还与 原来的输出状态有关;
触发器是有记忆功能的逻辑部件。
按功能分类:R-S触发器、D型触发器、 JK触发器、T型等。
.
§ 7.2 触发器的基本形式
反馈
Q
Q 两个输出端
&
&
a
b
RD
SD
两个输入端
.
输入RD=0, SD=1时 若原状态:Q0 Q1
Q1 1
& a
0Q 0 &
Q0 0
& a
1Q 1 &
b
1 RD 1
0 SD 0
输出保持:Q1 Q0
.
输入RD=1, SD=1时 若原状态:Q1 Q0
Q0 0
& a
1Q 1 &
b
1 RD 1 0
SD 1
输出保持原状态:Q1 Q0
.
输入RD=1, SD=1时 若原状态: Q0 Q1
Q1 1
& a
0Q 0 &
b
1 RD
01
SD 1
其逻辑功能为:输出端Q的状态随着输入端D 的状态而变化,但总比输入端状态的变化晚一 步,即某个时钟来到之后Q的状态和该脉冲来 到之前D的状态一样。
Qn+1 =Dn
.
功能表
D
Q n+1
0
0
1
1
.
逻辑符号
Q
Q
RD D C SD
例:画出D触发器的输出波形。
CP D Q
Q
.
三、T´和T触发器
(1)T´触发器
Qn+1 ---下一状态(CP过后)
Qn ---原状态
.
逻辑符号
Q
Q
RD R C S SD
.
例:画出RS触发器的输出波形 。
Set Reset
使输出全为1
CP
R
CP撤去后
S
状态不定
Q
Q
.
二、D触发器
Q
& c
Q
& d
RD
& a
SD
& b
CP
.
D 输入端
CP=0时,a、b门被堵,输出保持原态:
Q
2、在控制端加入负脉冲,可以使触发器状 态变化。SD端加入负脉冲,使Q=1,SD 称为“置位”或“置一”端。RD端加入 负脉冲,使Q=0,RD称为“复位”或 “清0”端。
.
§ 7.3 触发器按逻辑功能的分类
一、RS触发器
Q
(可控RS触发器)
&
c
直接置0 或置1
RD
& a
Q
& d
SD
& b
时钟信号
R
Q 保持
&
&
c
d
RD
1
& a
1 SD &
b
CP 0
D
.
CP=1时,a、b门被打开,输出由D决定:
若D=0
1Q & c
Q0 &
d
RD
0
& a 1
CP 1
.
1 SD &
b
D0
CP=1时,a、b门被打开,输出由D决定:
若D=1
0Q & c
Q1 &
d
RD
1
& a 0
CP 1
.
0 SD &
b
D1
D触发器具有在时钟脉冲上升沿触发的特点。
相关文档
最新文档