第二章组合逻辑电路2 56页PPT文档

合集下载

组合逻辑电路的分析和设计PPT课件

组合逻辑电路的分析和设计PPT课件

(3) 列函数表达式
F2 m(1,2) d(3,5,6,7) F1 m(1,4) d(3,5,6,7)
第35页/共228页
F2 m(1,2) d(3,5,6,7) F1 m(1,4) d(3,5,6,7)
(4) 逻辑函数的化简
a. 化简F2
BC
A 00 01 11 10
0
1 1
种不同的编码器,如二进制编码器、优先编码器和 8421BCD编码器等。 1. 二进制编码器
用n位二进制代码对N=2n个一般信号进行编码 的电路,叫做二进制编码器。 二进制编码器也称之为2n –n线二进制编码器。
第42页/共228页
(1) 二进制编码器的主要特点
任何时刻只允许输入一个有效信号,不允许同时出现 两个或两个以上的有效信号,因而其输入是一组有约束(互 相排斥)的变量。
第22页/共228页
⑵ 写出逻辑函数表达式
由真值表写出逻辑函数表达式。
⑶ 对逻辑函数式进行化简和变换 根据选用的逻辑门的类型,将函数式化简或变换
为最简式。选用的逻辑门不同,化简的形式也不同。 ⑷ 画出逻辑电路图
根据化简后的逻辑函数式,画出门级逻辑电路图。 在实际数字电路设计中,还须选择器件型号。
第23页/共228页
& B
& B
L CA CB
L CA CB
若用集成门实现与或式,至少需要两种类型的门电路。
若用集成门实现与非式,则仅需要一种类型的门电路。
第29页/共228页
[例7] 试用与或非门设计一个操作码形成器,如图所 示。当按下*、+、-各个操作键时,要求分别产生乘 法、加法和减法的操作码01、10和11。
2. 组合逻辑电路的主要特点 a. 电路中就不包含记忆性元器件; b. 而且输出与输入之间没有反馈连线; c. 门电路是组合电路的基本单元。 d. 输出与电路原来状态无关。

数字电子技术实验 实验二 组合逻辑电路分析幻灯片PPT

数字电子技术实验 实验二 组合逻辑电路分析幻灯片PPT



子 1、半加器的逻辑功能

验 中
电路图
心 多
&C
媒 体
A
演 示
B
&
& D
E &S

&F

逻辑功能
C = AB = AB C为A、B相加的进位
S = EF = AD BD
= A AB B AB = A(A+B)+B(A+B) = AB+AB =A+B S为A、B相加的和
2、全加器的逻辑功能

&
&


子 实
下次实验:数字实验〔三〕—变量〔三—八〕译码器
验 中
预习要求:❖ 三—八译码器的逻辑功能
心 多
❖ 用三—八译码器设计组合逻辑电路的方法






6、四位原码/反码转换器


电路图

子 实
A
=1 QA

中 心
B
=1 QB
多 媒
C
=1 QC
体 演
D
=1 QD

课 件
M
逻辑功能
QA=A + M M=0时
QA QB QC QD=ABCD 输出原码
M=1时 QA QB QC QD=A B C D 输出反码
电 四、实验内容


子 实
❖ 半加器逻辑功能测试
验 中
❖ 全加器逻辑功能测试
心 多
❖ 半减器逻辑功能测试
媒 ❖ 试
示 课
❖ 四位原码/反码转换器功能测试

组合逻辑电路(电子技术课件)

组合逻辑电路(电子技术课件)

组合逻辑电路•组合逻辑电路的概述•组合逻辑电路的分析•组合逻辑电路的设计•常用的组合逻辑电路在数字电路中,数字电路可分为组合逻辑电路和时序逻辑电路两大类。

组合逻辑电路:输出仅由输入决定,与电路当前状态无关,电路结构中无反馈环路(无记忆)。

组合逻辑电路的概述1.特点(1)输入、输出之间没有反馈延迟通路;(2)电路中不含记忆元件;(3)电路任何时刻的输出仅取决于该时刻的输入,而与电路原来的状态无关。

2.描述组合电路逻辑功能的方法逻辑表达式、真值表、卡诺图、逻辑图、波形图。

组合逻辑电路的分析[例] 试分析下列组合逻辑电路的功能。

[例] 试分析下列组合逻辑电路的功能。

解:(1)根据给定的逻辑电路,写出所有输出逻辑函数表达式并对其进行变换:(2)根据化简后的逻辑函数表达式列出真值表,如表。

(3)逻辑功能评述该电路是一位二进制数比较器:当A>B时,L1=1;当A<B时,L3=1。

注意在确定该电路的逻辑功能时,输出函数L1、L2、L3不能分开考虑。

组合逻辑电路的设计1.组合逻辑电路设计的目的设计组合电路的目的是根据功能要求设计最佳电路。

即根据给出的实际问题,求出能够实现这一逻辑要求的最简的逻辑电路,这就是组合电路的设计,它是分析的逆过程。

2.设计组合电路的步骤:(1)分析设计要求;(2)根据功能要求列出真值表;(3)根据真值表利用卡诺图进行化简,得到最简逻辑表达式;(4)根据最简表达式画逻辑图。

[例]用与非门设计一个三变量“多数表决电路”。

解:(1)进行逻辑抽象,建立真值表:用A、B、C表示参加表决的输入变量,“1”代表赞成,“0”代表反对,用F表示表决结果,“1”代表多数赞成,“0”代表多数反对。

根据题意,列真值表如表。

(2)根据真值表写出逻辑函数的“最小项之和”表达式:(3)将上述表达式化简,并转换成与非形式:(4)根据逻辑函数表达式画出逻辑电路图,如图。

上述逻辑电路可以用74LS00芯片实现,74LS00为4个2输入与非门芯片,74LS00的逻辑符号和引脚图如图所示。

第2章组合逻辑电路优秀课件

第2章组合逻辑电路优秀课件
源负极)时,形成较大的正向电流,PN结呈现较小 的正向电阻;
外加反偏电压时,反向电流很小,PN结呈现很大 的反向电阻。
3. 二极管等效电路
图 二极管伏安特性的几种等效电路
导通电压VON 硅管取0.7V 锗管取0.2V
结论: 1. 只有当外加正向电压(P极电压大于N极电压)大于
VON时,二极管才导通。 2. 二极管导通后具有电压箝位作用。
3V 0V 0.7V 1
0
0
3V 3V 3.7V 1
1
1
所以:
YA B
2. 二极管的或门 2.1 电路组成
2.2 工作原理 1)当uA=uB=0V,D1和D2都导通,所以:uO=-0.7V
2)当uA=0V,uB=3V,D1截止,D2导通 所以: uO=2.3V
3)当uA=3V,uB=0V,D1导通,D2截止 所以: uO=2.3V
5. 半导体二极管的开关特性
VCC=5V 当vI为高电平(取VCC)时, VD截止,vO为高电平。 当vI为低电平(取0V)时, VD导通,vO=0.7V,为低电平。
二、 分立元件逻辑门电路 1. 二极管的与门 1.1 电路组成
1.2 工作原理 1)当uA=uB=0V,D1和D2都导通,所以:uO=0.7V
一、 半导体二极管的开关特性
1. 二极管的符号
正极-P极
负极-N极
2. 二极管的伏安特性
I/mA
反向特性 600
400
200 –100 –50
0 0.4 0.7
– 0.1
反向击穿
特性
– 0.2
正向特性
V/V
死区电压
二极管/硅管的伏安特性
2. 二极管的伏安特性-二极管的单向导电性

【全文】组合逻辑电路ppt

【全文】组合逻辑电路ppt

列出真值表
W A BD BC A BD BC X BC BD BCD BC BD BCD Y CD CD CD CD ZD
ABCD WXYZ ABCD WXYZ
0000 0001 0010 0011 0100
0011 0100 0101 0110 0111
0101 0110 0111 1000 1001
4、功能评述
1. 写出输出函数表达式
根据逻辑电路图写输出函数表达式时,一般从输入端开始 往输出端逐级推导,直至得到所有与输入变量相关的输出函数 表达式为止。
即:
输入
输出
2、 化简输出函数表达式 目得:① 简单、清晰地反映输入与输出之间得逻辑关系; ② 简化电路结构,获得最佳经济技术指标。
3、 列出输出函数真值表 真值表详尽地给出了输入、输出取值关系,能直观地
半加器已被加工成小规模集成电路, 其逻辑符号如右图所示。
思考:可用 何种芯片实现?
例3 分析下图所示组合逻辑电路,已知输入为8421码, 说明该电路功能。
解 写出该电路输出函数表达式
W A BD BC A BD BC X BC BD BCD BC BD BCD Y CD CD CD CD ZD
设:被加数、加数及来自低位得“进位”分别用变量Ai、Bi 及Ci-1表示,相加产生得“与”及“进位”用Si与Ci表示。
设:被加数、加数及来自低位得“进位”分别用变量Ai、Bi 及Ci-1表示,相加产生得“与”及“进位”用Si与Ci表示。
根据二进制加法运算法则可列出全加器得真值表如下表
所示。
Ai Bi Ci-1
1000 1001 1010 1011 1100
功能: 8421码转换成余3码!
4、3 组合逻辑电路设计

电子技术及应用(第2版)课件:组合逻辑电路

电子技术及应用(第2版)课件:组合逻辑电路

I1 I0
I7 I6 I5 I4
I3 I2
I1 I0
ቤተ መጻሕፍቲ ባይዱ
图7-14 由与门构成的三位二进制编码器逻辑电路图
7.4.2 8421编码的二-十进制编码器
7.4 编码器
7.4.2 8421编码的二-十进制编码器
7.4 编码器
根据表7-8可写出四位输出函数表达式, 并转化为与非门实现:
Y3
Y2
Y1
5V
&&&
U CC
Y3 I 3 I 2 I 1 I 9 Y0
16 15 14 13 12 11 10 9
74LS147
12 34 56 78
I4 I5 I6 I7 I8 Y2 Y1 GND
图7-16 74LS147型优先码编码器引脚排列图
7.5.1 二进制译码器
7.5 译码器
把具有特定意义信息的二进制代码翻译出来的过程称为译码,实现译码逻辑功能操作的电路称为 译码器。译码器是可以把一种代码转换为另一种代码的电路。
采用与门组成的阵列3线-8线译码器逻辑图如图7-17所示。
图7-17 采用与门组成的阵列3线-8线译码器逻辑图
7.5.1 二进制译码器
7.5 译码器
Y0 A2 A1 A0 Y1 A2 A1 A0 Y2 A2 A1 A0 Y3 A2 A1 A0 Y4 A2 A1 A0 Y5 A2 A1 A0 Y6 A2 A1 A0 Y7 A2 A1 A0
7.2 组合逻辑电路的设计应用实例
7.2 组合逻辑电路 的设计应用实例
例7-4旅客列车优先通行次序分为高铁、动车和特快。某站在同一时刻只能有一趟列车从车站开 出,即只能给出一个开车信号,设计一个逻辑控制电路图满足上述逻辑要求。

组合逻辑电路介绍课件

组合逻辑电路介绍课件
高设计效率
数字电子技术的发展趋势
集成化:芯片集成度越来越高,功 能越来越强大
智能化:人工智能、机器学习等技术 的应用,使数字电子技术更加智能化
网络化:物联网、5G等网络技术的 发展,使数字电子技术更加网络化
绿色化:节能、环保、低功耗等技术 的发展,使数字电子技术更加绿色化
组合逻辑电路的未来应用
集成电路的 发展:随着 集成电路技 术的进步, 组合逻辑电 路的应用将 更加广泛。
1 的组合逻辑电路, 用于实现两个二进 制数相加的操作。
2 加法器的输入是两 个二进制数,输出 是相加的结果。
加法器可以分为半加 器和全加器,半加器
3 只能实现两个一位二 进制数相加,全加器 可以实现两个多位二 进制数相加。
4 加法器在计算机、 电子设备等领域有 着广泛的应用。
编码器
编码器是一种将输入信号转换 01 为二进制代码的组合逻辑电路。
功能实现:通过组 合逻辑电路可以实 现各种逻辑功能
电路类型:包括组 合逻辑电路和时序 逻辑电路,组合逻 辑电路只处理当前 输入信号,不涉及 时序问题。
组合逻辑电路的应用
数字电路:用于 实现各种数字逻 辑功能,如加法 器、乘法器等。
计算机:用于实 现计算机的算术
逻辑单元 (ALU)、控制
器等。
通信系统:用于 实现信号的编码、 解码、调制、解
物联网技术 的应用:组 合逻辑电路 将在物联网 设备中发挥 重要作用, 实现设备的 智能化和网 络化。
人工智能技 术的应用: 组合逻辑电 路将在人工 智能领域发 挥重要作用, 实现机器的 智能化和自 主化。
生物技术的 应用:组合 逻辑电路将 在生物技术 领域发挥重 要作用,实 现生物技术 的智能化和 自动化。

组合逻辑电路(半加器全加器及逻辑运算)ppt课件

组合逻辑电路(半加器全加器及逻辑运算)ppt课件

①写出用异或门、与或非门、非门组成全加器的逻辑表达式;
②连接电路,注意与或非门不用的输入端接地;
③根据不同的输入状态,记录输出结果。
74LS86
A
B 注意:74LS54 3或4或5接地, 9或10或11接地
C
1 =1 3
2
4 =1
5
6
S
74LS54
74LS00
。 。 1
2
& ≥1
61&
3
12 &
2
CO
最新版整理ppt
13
实验二 组合逻辑电路(半加器全加器及逻辑运算)
四、实验内容 操作说明
逻辑电平
LED显示
最新版整理ppt
14
实验二 组合逻辑电路(半加器全加器及逻辑运算)
四、实验内容
2、测试用异或门和与非门组成的半加器逻辑功能
在实验箱上用异或门和与非门组成如下电路,输入接电 平开关,输出端Y、Z接电平显示发光二极管;改变输 入状态,记录输出结果。
011 100
01 10
101 110 111
01 01 11
ABC有奇数个1时S为1; ABC有偶数个1和全为0时 S为0。 -----用全加器组成三位二进制代码 奇偶校验器
最新版整理ppt
12
实验二 组合逻辑电路(半加器全加器及逻辑运算)
四、实验内容 1、组合逻辑电路功能测试
选择7400两片连接如下电路;A、B、C接电平开关,Y1、Y2接 电平显示发光管,改变A、B、C的状态填表,并写出Y1、Y2的 逻辑表达式;将运算结果与实验结果比较。
最新版整理ppt
4
实验二 组合逻辑电路(半加器全加器及逻辑运算)

《组合逻辑电路设计》课件

《组合逻辑电路设计》课件
《组合逻辑电路设计》ppt 课件
目录
• 组合逻辑电路概述 • 组合逻辑电路设计方法 • 常用组合逻辑电路设计 • 组合逻辑电路的分析 • 组合逻辑电路的实现
01 组合逻辑电路概 述
组合逻辑电路的定义
01
02
03
组合逻辑电路
由门电路组成的数字电路 ,其输出仅与当前的输入 有关,而与之前的输入无 关。
04 组合逻辑电路的 分析
组合逻辑电路的分析步骤
确定输入和输出变量
首先需要确定组合逻辑电路的输入和 输出变量,以便了解电路的功能需求 。
பைடு நூலகம்
列出真值表
根据输入和输出变量的取值,列出组 合逻辑电路的真值表,以便了解电路 在不同输入下的输出情况。
化简逻辑表达式
根据真值表,化简输出函数的逻辑表 达式,以便了解电路的逻辑关系。
分析电路的完备性
检查电路是否实现了所需的功能,并 确定是否存在冗余的元件或不必要的 电路结构。
组合逻辑电路的分析实例
实例一
2-2=1的组合逻辑电路:该电路有两个输入 变量A和B,一个输出变量Y,满足条件A和 B不同时为1时Y为0,其他情况下Y为1。通 过分析可以得出输出函数的逻辑表达式为 Y=A'B'+AB。
THANKS
感谢观看
特点
无记忆功能,仅根据当前 的输入确定输出。
应用
如编码器、译码器、多路 选择器等。
组合逻辑电路的基本组成
门电路
是构成组合逻辑电路的基本单元,如AND门、OR 门、NOT门等。
输入和输出
组合逻辑电路有多个输入和输出,输入用于接收 外部信号,输出用于传递处理后的信号。
连线
连接门电路,将输入与输出连接起来,实现信号 的传递和处理。
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

2.集成数值比较器的扩展 (1)串联扩展方式,如图2.36所示。
(2)并联扩展方式。
图2.37所示是采用并联方式用5片7485组成的16位二进 制数比较器。将16位按高低位次序分成4组,每组用1片 7485进行比较,各组的比较是并行的。将每组的比较结果 再经1片7485进行比较后得出比较结果。这样总的传递时间 为两倍的7485的延迟时间。若用串联方式,则需要4倍的 7485的延迟时间。
2.半导体数码管BS201A
半导体数码管BS201A采用共阴连接,其外型和等效 电路如图2.30。
3.七段显示译码器74LS48
七段显示译码器74LS48是一种与共阴极数字显示 器配合使用的集成译码器,它的功能是将输入的4位二 进制BCD码转换成显示器所需要的七个段信号a~g。 图2.31为74LS48的逻辑符号。A3A2A1A0为BCD码输入 端,a~g为译码输出端。
在数字电路中,数字量都是以一定的代码形式出现 的,所以这些数字量要先经过译码,才能送到数字显示 器去显示。这种能把数字量翻译成数字显示器所能识别 的信号的译码器称为数字显示译码器。
常用的数字显示器有多种类型。
按显示方式分,有字型重叠式、点阵式、分段式等。
按发光物质分,有半导体显示器,又称发光二极管 (LED)显示器、荧光显示器、液晶显示器、气体放电管 显示器等。
(1)7448功能表
(5)7448逻辑函数表达式(教材P153~154),逻辑图略
aA 3A 2A 1A 0A 3A 1A 2A 0 bA 3A 1A 2A 1A 0A 2A 1A 0 cA3A2A2A1A0 dA 2A 1 A 0A 2A 1A 0A 2A 1 A 0 eA2A1A0 fA 3A 2A 0A 2A 1A 1A 0 gA3A2A1A2A1A0
三. 集成数值比较器及其应用
1.集成数值比较器7485
7485是典型的集成4位二进制数比较器。其电路原理与 2位二进制数比较器完全一样。逻辑符号如图2.35所示。
一片7485可以对两个4位 二进制数进行比较,此时级 联输入端IA>B 、IA<B 、IA=B应 分别接0、0、1。当参与比较 的二进制数少于4位时,高位 多余输入端可同时接0或1。
比较慢。因为进位信号是串行传递,最后一位的进位输出
C3要经过四位全加器传递之后才能形成。如果位数增加, 传输延迟时间将更长,工作速度更慢。
三.快速进位集成4位加法器74LS283
74LS283是一种典型的快速进位的集成加法器。首先介 绍快速进位的概念及实现快速进位的思路。
重新写出全加器Si和Ci的输出逻辑表达式: Si A i B i C i1 C i A iB i (A i B i)C i-1
由此可写出如下逻辑表达式:
FA>B=(A1>B1)+(A1=B1)(A0>B0)+(A1=B1)(A0=B0)IA>B FA<B=(A1<B1)+(A1=B1)(A0<B0)+(A1=B1)(A0=B0)IA<B FA=B=(A1=B1)(A0=B0)IA=B
根据表达式画出逻辑图如图2.34所示。图中用了两个l位 数值比较器,分别比较(A1、B1)和(A0、B0),并将比较 结果作为中间变量,这样逻辑关系比较明确。
2.4.3 译码器
一.译码器的基本概念及工作原理
译码器——将输入代码转换成特定的输出信号的电路。
假设译码器有n个输入信号和N个输出信号,如果N=2n , 就称为全译码器,常见的全译码器有2线—4线译码器、3 线—8线译码器、4线—16线译码器等。如果N<2n ,称为 部分译码器,如二一十进制译码器(也称作4线—10线译 码器)等。
由真值表写出逻辑表达式:
由以上逻辑表达式可画出逻辑图如图2.33所示。
2.考虑低位比较结果的多位比较器 2位数值比较器的真值表如表2.19所示。其中A1、B1、
A0、B0为数值输入端,IA>B、IA<B 、IA=B为级联输入端,是
为了实现2位以上数码比较时,输入低位片比较结果而设置 的。FA>B、FA<B 、FA=B为本位片三种不同比较结果输出端。
4.74LS48的应用 (1) 74LS48与BS201的连接
(2) 7448的灭零控制
2.4.4 数值比较器
一.数值比较器的基本概念及工作原理
数值比较器——对两个位数相同的二进制整数进行数 值比较并判定其大小关系。
1.1位数值比较器
1位数值比较器的功能是比 较两个1位二进制数A和B的大小, 比较结果有三种情况,即:A>B、 A<B、A=B。其真值表如表 2.18所示。
74LS138的逻辑图如图2.22所示。它有3个输入端A2、A1、 A0,8个输出端 Y0 ~Y7 所以常称为3线—8线译码器,属于全
译码器。输出为低电平有效,G为使能输入端。
三.译码器的应用
1.译码器的扩展 利用译码器的使能端可以方便地扩展译码器的容量。 下面讨论将两片74LS138扩展为4线—16线译码器。
解:(1)写出各输出的最小项表达式,再转换成与 非—与非形式。
LAB CA BCABCABC m 1 m 2 m 4 m 7m 1m 2m 4m 7
FABC ABCAC B
m 3m 5m 6m 3m 5m 6
G A B C A B C A B C AC B
C i A iB iC i 1 A iB iC i 1 A iB iC i 1 A iB iC i 1
A iB i (A i B i)C i-1
由此画出全加器的逻辑电路如图2.39(a)所示。图 2.39(b)所示为全加器的符号。
二.多位加法器
要进行多位数相加,最简单的方法是将多个全加器进行 级联,称为串行进位加法器。图2.40所示是4位串行进位加 法器,从图中可见,两个4位相加数A3A2A1A0和B3B2B1B0的各 位同时送到相应全加器的输入端,进位数串行传送。全加器 的个数等于相加数的位数。最低位全加器的Ci-1端应接0。
C3 S3
S2
S1
S0
Ci Si ¡Æ
Ai B i Ci-1
Ci Si ¡Æ
Ai B i Ci-1
Ci Si ¡Æ
Ai B i Ci-1
Ci Si ¡Æ
Ai B i Ci-1
A3 B3 C2
A2 B2 C1
A1 B1 C0
图2.40 4位串行进位加法器
A0 B0 C-1
串行进位加法器的优点是电路比较简单,缺点是速度
由上式可以看出:各位的进位信号都只与Gi、Pi和C-1有 关,而C-1是最低位的进位信号,其值为0,所以各位的进位 信号都只与被加数Ai和加数Bi有关,它们是可以并行产生的, 从而可实现快速进位。
2.实现组合逻辑电路 由于译码器的每个输出端分别与一个最小项相对应,
因此辅以适当的门电路,便可实现任何组合逻辑函数。 【例2.14】试用译码器和少量门电路实现逻辑函数:
LA BB CAC
解:(1)将逻辑函数转换成最小项表达式,再转换成与 非—与非形式。
L A B A B C C A C A B m B 3 m 5 C m 6 m 7
表中的Ai和Bi分别表示 被加数和加数输入,Ci-1表 示来自相邻低位的进位输入。 Si为本位和输出,Ci为向相 邻高位的进位输出。
由真值表直接写出Si和Ci的输出逻辑函数表达式,再 经代数法化简和转换得:
S i A iB iC i 1 A iB iC i 1 A iB iC i 1 A iB iC i 1 ( A i B i) C i 1 ( A i B i) C i 1 A i B i C i 1
与数据选择器的“多选一”相反,数据分配器是将一 路输入数据根据地址选择码分配给多路数据输出中的某 一路输出。它的作用与图2.26所示的单刀多掷开关相似。
由于译码器和数据分配器的功能非常接近,所以译码 器一个很重要的应用就是构成数据分配器。也正因为如 此,市场上少有集成数据分配器产品,只有集成译码器 产品。当需要数据分配器时,可以用译码器改接。
m 3m 5m 6m 7y3y5y6y7
(2)该函数有三个 变量,所以选用3 线 —8 线 译 码 器 74LS138。
用一片74LS138 加一个与非门就可 实现逻辑函数L,逻 辑图如图2.24示。
【例2.15】某组合逻辑电路的真值表如表2.15所示,试用 译码器和门电路设计该逻辑电路。
下面以2线—4线译码器为例说明译码器的工作原理和 电路结构。
2线—4线译码器的功能如表2.13所示(输出低电平有 效)。
当使能有效时,由表2.12可写出各输出函数表达式:
用与非门实现的2线—4线译码器的逻辑电路如图2.21所示。
二.集成译码器74LS138
74LS138是一种典型的二进制译码器,其逻辑功能表 如表2.14。
考察进位信号Ci的表达式,可见: 当Ai=Bi=1时,AiBi=1,得Ci=1,即产生进位。所以定 义Gi=AiBi,Gi称进位生成项。
当, Ai Bi 1 则AiBi=0,得Ci=Ci-1,即低位的进位
信号能传送到项i。
Gi和Pi都只与被加数Ai和加数Bi有关,而与进位信号无关。
2.4.5 加法器
一.加法器的基本概念及工作原理
1.半加器
半加器的真值表如表2.20所示。表中的A和B分别表示被 加数和加数输入,S为本位和输出,C为向相邻高位的进位 输出。由真值表可直接写出输出逻辑函数表达式:
SABABAB
C AB
A
=1
S
B
&
C
ͼ 4.5.1 ÉÓ Òì »ò ÃÅ ºÍ Óë ÃÅ × é ³É µÄ ° ë ¼Ó Æ÷
【例2.16】 用3:8译码器设计一个“1线-8线”数据分配 器。
解:如图2.27连接,当输入有效数据D时,在数据输出 端得到表2.16结果(输入、输出均低电平有效)。
相关文档
最新文档