B1计算机组成与结构试题

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一.选择题 15*2

1.世界上第一台通用电子数字计算机ENIAC使用作为电子器件。

A晶体管B电子管C大规模集成电路D超大规模集成电路

2.在CPU中,指令寄存器用来保存。

A当前指令B当前指令的地址C下一条指令D下一条指令的地址

3.Cache由高速的组成。

A. DRAM

B. SRAM

C.ROM

D. Flash

4.为了执行任何给定的指令,必须对指令操作码进行测试,以便识别所要求的操作,CPU

中的就是完成这项工作的。

A指令编码器B指令译码器C指令寄存器D指令缓冲器

5.指令格式中的地址码字段,通常用来指定参与操作的或其地址。

A. 操作码

B. 指令字

C. 数据字

D. 操作数

6 下列中属于输出设备的是()

A光笔 B 打印机 C 触摸屏D 麦克风

7 为了便于实现多级中断,保存现场信息最有效的办法是采用()。

A通用寄存器 B 堆栈 C 存储器 D 外存

8 某DRAM芯片,其存储容量为512×8位,该芯片的地址线和数据线的数目是()。

A8,512 B 512,8 C 18,8 D 19,8

9 机器指令与微指令之间的关系是()。

A用若干条微指令实现一条机器指令

B 用若干条机器指令实现一条微指令

C 用一条微指令实现一条机器指令

D 用一条机器指令实现一条微指令

10 在指令的地址字段中直接给出操作数本身的寻址方式,称为()。

A直接寻址 B 寄存器寻址 C 立即寻址 D 隐含寻址

11 下列陈述中正确的是()。

A中断方式一般应用于主存与高速外设间的简单数据传送

B 每条指令的执行过程中,每个总线周期要检查一次有无中断请求

C 中断响应过程是由硬件和中断服务程序共同完成的

D 检测有无DMA请求,一般安排在一条指令执行过程的末尾

12 若SRAM芯片的容量是2M×8位,则该芯片引脚中地址线和数据线的数目之和是()

A 21

B 29

C 18

D 不可估计

13 CPU内通用寄存器的位数取决于()

A存储器的容量 B 机器字长 C 指令的长度 D CPU的管脚数

14 下列外存中,属于顺序存取存储器的是()

A软盘 B 磁带 C 硬盘 D 光盘

15 在相对寻址方式中,若指令中地址码为X,则操作数的地址为()

A.X B (PC)+X C X+段基址 D 变址寄存器+X

二.填空题10*1

1. 将辅助存储器当作主存来使用,从而扩大程序可访问的存储空间,这样的存储结构称为虚拟存储器。

2. 任何指令周期的第一步必定是取指周期。

3. 磁盘上每个磁道被划分成若干个扇区,其上面存储有相同数量的数据。

4. 指令编码中,n位操作码最多可以表示2n条指令。

5. 一条指令可以分解成很多最基本的操作,这种最基本的不可再分割的操作称为微操作。

6. 半导体动态RAM和静态RAM的主要区别是:动态RAM需要刷新,静态RAM不需要。

7. 根据地址格式不同,虚拟存储器分为页式、段式和段页式。

8. 微程序通常存放在控制存储器中。

9. SDRAM是指

10. 某指令系统指令长16位,每个操作数的地址码长6位,指令分为无操作数、单操作数和双操作数三类。若双操作数指令有K条,无操作数指令有L条,则单操作数指令最多可能有多少条?

三.判断题10*1

1. 中断处理过程中保存现场的工作是必须的。

2. 虚拟存储器中的页表一定存放在主存中。

3. 在计算机的指令系统中,真正必须的指令数是不多的,其余的指令都是为了提高机器速度和便于编程而引入的。

4. 主存储器用来存放计算机运行期间所需要的程序和数据。

5. SRAM一般用作容量不大的高速存储器。

6. 堆栈具有先进先出的性质

7. 水平型微指令执行一条指令的时间长,垂直型微指令执行时间短。

8. CPU可以直接访问辅存。

9. 动态RAM和静态RAM都是易失性半导体存储器。

10在硬盘的记录面上,最内圈的磁道为0号

四.简答题4*5

1. 存储系统中加入cache存储器的目的是什么?有哪些地址映射方式,各有什么特点?

2. 简述DMA处理的全过程。

3. 简述RISC的主要特点。

4.叙述微程序设计技术的基本原理。

五.综合题3*10

1. 设主存容量1MB,cache容量16KB,块的大小为512B,采用全相联地址映像方式。

(1)写出cache的地址格式;

(2)写出主存地址格式;

(3)主存地址为CDE8FH的单元在cache中的什么位置?

2. 某机采用微程序控制方式,微指令字长24位,水平型编码控制的微指令格式,下址字段方式,共有微命令30个,构成4个相斥类,各包含5个、8个、14个和3个微命令,外部条件共3个。

(1)控制存储器的容量应为多少?

(2)设计出微指令的具体格式。

3. 一台活动头磁盘机的盘片组共有20个可用的盘面,每个盘面直径18英寸,可供记录部分宽5英寸,已知道密度为100道/英寸,位密度为1000位/英寸(最内道),并假定各磁道记录的信息位数相同。问:

(1)盘片组总容量是多少兆位?

(2)若要求数据传输率为1MB/s,磁盘机转速每分钟应是多少转?

相关文档
最新文档