DSP课后习题答案1(精)
DSP原理及应用课后习题答案
DSP原理及应用课后习题答案简述DSP芯片的主要特点哈彿结构•一将程序和数据存储在不同的存赭空河中.即程序存储器和数据存储器足两个相互独立的存赭器.毎个存储器独立编址.独立访问.多总线结构…保证在一个机器周期内可以多次访问程序存僦空何和数据存储空何.揣令系统的流水线操作••减少描令执行时仙・增强处理器的处理能力•取址.译码.取操作和执行四个阶段。
少用的礎件乘法器••使乘法累加运畀能在单个周期内完成.特殊的DSP描令.抉速的描令周期、玦件配18强。
详细描述冯诺依曼结构和哈佛结构,并比较不同?河诺依曼结构••数据和程序共用总线和存储空间.在某一时刻.只能谀写程序或者饯写数据.将播令.数据、地址存储在同一个存储器统一編址.依鏗折令计数器提供的地址来区分是描令•数据还是地址•取揣令和IR操作数都访问同一存鯨器.数据吞叶率低.哈佛结构••一将程用和数据存储在不同的存赭空徇中.即程序存储器和数据存储器足两个相互独立的存锚器.每个存储器独立编址.独立访问.改进的还允许在程序存储空何和数据存赭空何之间相互传送数据。
DSP系统的设讣过程?确定DSP系统设计的性能描标进行览浓优化与模拟:选择DSP芯片和外用芯片:进行皱件电路的设计:进行软件设计: 逬行软硕件综合调试.请描述TMS320C54X的总线结构?C54X采用先进的哈佛结沟并具有八组总线•其曲立的程序总线和数据总线允许同时渎取描令和操作数.实现高度的并行操作’ 程序总线PB传送从程序存储器来的指令代码和立即数.3组数据总线连按各种元器件.CB和DB总线传送从数据存储器读出的操作数.EB总线传送写入到存储器中的数据•(1分)4组地址总线PAB\CAB\DAB\E.AB传送执行抬令所滞的地址。
TMS320C54X片内存储器一般包括哪些种类?如何配置片内存储器?C54X片内存僦器一般包括两种类型:ROM(只优存锚器).RAM{随机访何存储器人RAM又町分为双访何DARAM和单访问SARAM .简述TMS320C54X芯片的CPU外组成部分及其功能。
DSP芯片的原理与开发技术课后题部分答案
DSP课后习题答案总结第一章:概述1.2 简述DSP应用系统的典型结构和特点答:DSP系统的典型结构和工作过程:①对输入信号进行带限滤波和抽样;②进行A/D变换,将信号变换成数字比特流;③根据系统要求,DSP芯片对输入信号按照特定算法进行处理;④D/A转换,将处理后的数字样值转换为模拟信号;⑤平滑滤波,得到连续的模拟信号波形。
DSP系统的特点:接口方便、编程方便、稳定性好、精度高、可重复性好、集成方便等。
1.3 简述DSP应用系统的一般设计过程。
答:1.定义系统性能指标2.采用高级语言进行性能模拟3.设计实时DSP应用系统4.借助开发工具进行软硬件调试5.系统集成与独立系统运行1.8 设计DSP应用系统时,如何选择合适的DSP芯片。
答:根据实际应用系统的需要选择,以达到系统的最优化设计。
一般来说,需要考虑:DSP芯片的运算速度:DSP芯片的运算速度衡量指标:①指令周期;②MAC时间;③FFT执行时间;④MIPS;⑤MOPS;⑥MFLOPS;⑦BOPSDSP芯片的价格:DSP芯片的硬件资源DSP芯片的运算精度:一般字长为16bits,浮点芯片一般为32bitsDSP芯片的开发工具DSP芯片的功耗其他因素:例如,DSP芯片的封装形式、质量标准、供货情况、生命周期等。
1.11 中英文全称对照:DSP:Digital Signal ProcessingTI:Texa InstrumentsMAC:Multillier and AccumulatorMIPS:Million Istructions Per SecondMOPS: Million Operations Per SecondMFLOPS: Million Floating-point Operations Per SecondBOPS:Billion Operations Per secondDIP:Dual In-line PackagePGA:Pin Grid ArryPLCC:Plastic Leaded Chip CarrierPQFP:Plastic Quad Flat PackPWM:Pulse Width Modulation第二章:DSP芯片的基本结构和特性2.2 ALU和累加器的区别。
长春理工大学DSP课本课后习题答案
习题1外设接口有通用I/O接口、串行接口、串行外设接口、CAN总线接口、外部总线接口、模数转换接口。
片内外设有事件管理器模块,模数转换模块、串行通信模块、串行外设接口模块、CAN总线模块。
复位后,置MP/MC 引脚为高电平可以选择外部程序存储器。
可扩展的外部存储器总共有192KW空间,由64KW程序存储空间、64KW数据存储空间、64KW I/O寻址空间三部分组成。
2407片内有10位A/D转化器,最小转换时间500ns.程序存储器SARAM 32KW,起地址范围是0000~0FFFFH.若访问了非法保留的空间,DSP会产生NMI中断。
内核电压是3.3V,I/O口电压是3.3V存储器映射寄存器大部分应设在数据存储器空间中。
外部数据存储器选通引脚DS 低电平有效;外部程序存储器选通引脚PS 低电平有效;外部I/O空间选通引脚IS 低电平有效。
2407是16位定点DSP芯片。
运行的最高时钟频率是40MHz,单机器周期是25ns.片内FLASH是32KW;其数据总线为16根;其地址总线为16根。
习题2可屏蔽中断分两级管理的。
流水线的4个独立操作阶段是取指,译码,取操作数,执行。
PM位移位(乘积移位)的方式是:PM=00:乘积不移位即送到CALU或数据存总线;PM=01:将乘积左移一位,这时实现小数算术运算或小数乘积的调整非常有用;PM=10:将乘积左移四位,这时实现小数算术运算或小数乘积的调整非常有用;PM=11:可使乘积右移六位程序地址产生逻辑使用的硬件有:程序计数器、程序地址寄存器、堆栈、微堆栈和重复计数器。
输入定标部分的作用:输入定标部分把来自存储器的16位数据移位调整后送到32位的CALU中央算术逻辑部分的组成:由中央算数逻辑单元、32位累加器和输出数据定标移位器组成进位位C的进位方式:当相减产生错位,相加不产生进位时,进位C清零;当相加产生进位,相减不产生借位时,进位位C置一软件非屏蔽中断有:INTR,NMI,TRAP.非屏蔽中断有:硬件非屏蔽中断和软件非屏蔽中断应用微堆栈的一些指令:BLDD,BLPD,MAC,MACD,TBLR,TBLW.常见的片内外设模块名称:事件管理器模块、模数转换模块、串行通信模块、串行外设接口模块、CAN总线模块影响中断响应延时的因素是:外设同步接口时间、CPU响应时间和IRS转移时间中央处理单元(CPU)包括:输入定标部分、乘法部分、中央算术逻辑部分、辅助寄存器算术单元和状态寄存器2407有8级硬件堆栈,默认状态下,STACK段的大小是400字2407有1级,16位宽的硬件微堆栈。
【免费下载】DSP课后习题答案
答:常见的运算速度指标有如下几种: (1) 指令周期:执行一条指令所需的最短时间,数值等于主频的倒数;指令周期通
常以 ns(纳秒)为单位。例如,运行在 200MHz 的 TMS320VC5510 的指令周 期为 5ns。 (2) MIPS:每秒百万条指令数。 (3) MOPS:每秒百万次操作数。 (4) MFLOPS:每秒百万次浮点操作数。 (5) BOPS:每秒十亿次操作数。 (6) MAC 时间:一次乘法累加操作花费的时间。大部分 DSP 芯片可在一个指令周 期内完成 MAC 操作; (7) FFT 执行时间:完成 N 点 FFT 所需的时间。FFT 运算是数字信号处理中的典 型算法而且应用很广,因此该指标常用于衡量 DSP 芯片的运算能力。
答:两个。第一阶段是取流水线,即从内存中取出 32 位的指令包,放入指令缓冲队 (IBQ)中,然后为流水线的第二阶段提供 48 位的指令包。第二阶段是指执行流水线,这 部分的功能是对指令进行解码,完成数据的存取和计算。
5.TMS320C55x DSP 有哪些片上外设?
2
答:两个 20 位的定时器。一个看门狗定时器。6 通道直接存储器存取控制器(DMA)。 外部存储器接口(EMIF)。三个串口支持最多三个多通道缓冲串口(McBSP)或最多两个 多媒体/安全数字卡接口。增强型主机接口(EHPI)是一个 16 位的并行接口。可编程锁相 环(DPLL)时钟发生器。USB 全速(12Mbps)从端口。ITMS320C55x DSP 有哪些特征和优点?(表 2-2) 答:一个 32 位 x 16 位指令缓冲队列:缓冲变长指令并完成有效的块重复操作; 两个 17 位 x17 位的乘法累加器:在一个单周期执行双乘法累加操作; 一个 40 位算术逻辑单元(ALU):实现高精度算术和逻辑操作; 一个 40 位桶形移位寄存器:能够将一个 40 位的计算结果最高向左移 31 位或向右 移 32 位; 一个 16 位算术逻辑单元(ALU):对主 ALU 并行完成简单的算术操作; 4 个 40 位的累加器:保留计算结果,减少对存储单元的访问; 12 条独立总线,其中包括 3 条读数据总线、2 条写数据总线、5 条数据地址总线、 1 条读程序总线、1 条程序地址总线:为各种计算单元并行地提供将要处理的指令 和操作数——利用 C55x 的并行机制的优点; 用户可配置 IDLE 域:改进了低功耗电源管理的灵活性。
DSP原理及应用-(修订版)--课后习题答案
第一章:1、数字信号处理的实现方法一般有哪几种?答:数字信号处理的实现是用硬件软件或软硬结合的方法来实现各种算法。
(1) 在通用的计算机上用软件实现;(2) 在通用计算机系统中加上专用的加速处理机实现;(3) 用通用的单片机实现,这种方法可用于一些不太复杂的数字信号处理,如数字控制;(4)用通用的可编程 DSP 芯片实现。
与单片机相比,DSP 芯片具有更加适合于数字信号处理的软件和硬件资源,可用于复杂的数字信号处理算法;(5) 用专用的 DSP 芯片实现。
在一些特殊的场合,要求的信号处理速度极高,用通用 DSP 芯片很难实现( 6)用基于通用 dsp 核的asic 芯片实现。
2、简单的叙述一下 dsp 芯片的发展概况?答:第一阶段, DSP 的雏形阶段( 1980 年前后)。
代表产品: S2811。
主要用途:军事或航空航天部门。
第二阶段, DSP 的成熟阶段( 1990 年前后)。
代表产品: TI 公司的 TMS320C20主要用途:通信、计算机领域。
第三阶段, DSP 的完善阶段( 2000 年以后)。
代表产品:TI 公司的 TMS320C54 主要用途:各个行业领域。
3、可编程 dsp 芯片有哪些特点?答: 1、采用哈佛结构( 1)冯。
诺依曼结构,( 2)哈佛结构( 3)改进型哈佛结构2、采用多总线结构 3.采用流水线技术4、配有专用的硬件乘法-累加器5、具有特殊的 dsp 指令6、快速的指令周期7、硬件配置强8、支持多处理器结构9、省电管理和低功耗4、什么是哈佛结构和冯。
诺依曼结构?它们有什么区别?答:哈佛结构:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
冯。
诺依曼结构:该结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过一条总线分时进行。
数字信号处理_DSP__刘兴钊_习题答案_完整版
(A)
(B) (B) T {x[n]} = x[n] − u[n + 1] (D) T {x[ n]} =
k = n −5
(C) T {x[ n]} = log10 x[ n] 1-4 下列系统线性且时不变的是 (A) T { x[ n ]} =
∑
n +5
x[k ]
(B)
n + n0 k = n − n0
∑ x[k ] ∑ (−1)
x[n]
-2
图 T1-4 解: y[n] = −2δ [n] + 4δ [n − 1] − δ [n − 2] − δ [n − 3] − 2δ [n − 4] + 3δ [n − 6] + δ [n − 7]
1-20 设 x[n] = R4 [n] ,画出其偶对称分量 xe [ n] 和奇对称分量 xo [ n ] 。
∑
∞
(−1) n
k =−∞
∑
∞
x[k ]h[n − k ] =
∞ k
k =−∞ ∞
∑
∞
x[k ] ∑ (−1) n h[n − k ]
n =−∞ n
∞
∑ x[k ](−1) ∑ (−1) h[n] 1-19 求图 T1-4 中两个序列的卷积 y [ n ] 。
= h[n '] =
k =−∞ n '=−∞ k =−∞ n =−∞
k k
(c)
⎛ ⎞ ( x[ n]* h1[ n]) * h2 [ n] = ⎜ ∑ x[ k ]h1[ n − k ] ⎟ * h2 [n] ⎝ k ⎠ ⎛ ⎞ ⎛ ⎞ = ∑ ⎜ ∑ x[k ]h1[ m − k ] ⎟h2 [ n − m] = ∑ x[k ] ⎜ ∑ h2 [n − m]h1[ m − k ] ⎟ m ⎝ k k ⎠ ⎝ m ⎠ ⎛ ⎞ = ∑ x[ k ] ⎜ ∑ h2 [ n − ( m '+ k )]h1[ m '] ⎟ k ⎝ m' ⎠ ⎛ ⎞ = ∑ x[ k ] ⎜ ∑ h2 [( n − k ) − m ')]h1[m '] ⎟ = x[ n]* ( h1[ n]* h2 [ n]) k ⎝ m' ⎠
DSP课后复习题及答案
DSP课后复习题及答案1、DSP应⽤系统模型包括哪些主要部分?抗混叠滤波、A/D转换、DSP芯⽚、平滑滤波DSP系统特点:精度⾼、可靠性强、集成度⾼、接⼝⽅便、灵活性好、保密性好、时分复⽤选择DSP芯⽚的依据:考虑成本、供货能⼒、技术⽀持、开发系统、体积、功耗、⼯作环境温度。
DSP为了降低功耗采取了哪些措施?双电压供电、多种⼯作模式2、DSP芯⽚在提⾼芯⽚运算速度⽅⾯采⽤了哪些措施1.针对DSP运算多采⽤乘加运算的特点,⼤多采⽤了单个指令周期实现乘加运算的处理技术2.单周期实现多个运算单元并⾏处理3.各种数据搬运的⼯作可交由DMA处理,⽆需CPU⼲涉4.提供针对⾼级数学运算(指数、开⽅、FFT等)的库函数3、TSM320c54x芯⽚存储器采⽤什么结构?有何特点?TSM320c54x芯⽚存储器采⽤哈弗结构特点:将程序和数据存储在不同的存储空间,即程序存储器和数据存储器是两个相互独⽴的存储器,每个存储器独⽴编址,独⽴访问4、TSM320C54x芯⽚的总线有哪些?他们各⾃的作⽤和区别是什么?1)程序总线(PB)C54x⽤1条程序总线传送取⾃程序存储器的指令代码和⽴即数操作数2)数据总线(CB、DB和EB)C54x⽤3条数据总线将内部各单元连接在⼀起3)地址总线(PAB、CAB、DAB和EAB)C54x⽤4条地址总线传送执⾏指令所需的地址5、累加器A和B的作⽤是什么?他们有何区别?累加器A和B都可以配置成乘法器/加法器或ALU的⽬的寄存器。
区别:累加器A的31~16位能被⽤作乘法—累加单元中的乘法器输⼊,⽽累加器B不能6、TSM320C45x的总储存空间为多少?可分为哪三类?他们的⼤⼩是多少?TSM320C45x的总储存空间为192K 可分为64Kd的程序存储空间 64K的数据存储空间和64K的I/O空间7、试述三种存储空间的各⾃作⽤是什么?程序存储空间⽤于存放要执⾏的指令和指令执⾏中所⽤的系数表数据存储空间存放执⾏指令所要⽤的数据I/O空间与存储器映象外围设备相连接,也可以作为附加的数据存储空间所⽤8、定时器由哪些寄存器组成?它们是如何⼯作的?定时器由定时器寄存器(TIM) 、定时器周期寄存器(PRD)和定时器控制器寄存器(TCR)TIM是⼀减1计数器 PRD中存放时间常数 TCR中包含有定时器的控制位和状态位9、C45x有哪⼏种串⾏⼝?标准同步串⼝有哪些部分组成?它们是如何⼯作的?标准同步串⾏⼝(SP)、缓冲同步串⾏⼝(BSP)、多路缓冲串⼝(McB-SP)时分多路串⾏⼝(TDM)。
DSP课后习题集答案解析
第一章1.简述典型实时数字信号处理系统组成部分。
答:包括:抗混叠滤波器(Anti-aliasing filter)、模数转换器ADC(Analog-to-Digital Converter)、数字信号处理、数模转换器DAC(Digital-to-Analog Converter)和抗镜像滤波器(Anti-image filter) 。
2.简述X86处理器完成实时数字信号处理的优缺点。
答:利用X86处理器完成实时数字信号处理。
特点是处理器选择范围宽,主板及外设资源丰富,有多种操作系统可供选择,开发、调试较为方便;缺点是数字信号处理能力不强,硬件组成较为复杂,系统体积、重量较大,功耗较高,抗环境影响能力较弱。
3.简述数字信号处理器的主要特点。
答:(1)存储器采用哈佛或者改进的哈佛结构;(2)内部采用了多级流水;(3)具有硬件乘法累加单元;(4)可以实现零开销循环;(5)采用了特殊的寻址方式;(6)高效的特殊指令;(7)具有丰富的片内外设。
4.给出存储器的两种主要结构,并分析其区别。
答:存储器结构分为两大类:冯·诺依曼结构和哈佛结构。
冯·诺依曼结构的特点是只有一个存储器空间、一套地址总线和一套数据总线;指令、数据都存放在这个存储器空间中,统一分配地址,所以处理器必须分时访问程序和数据空间。
哈佛结构程序存储器空间和数据存储器空间分开,具有多套地址、数据总线,哈佛结构是并行体系结构,程序和数据存于不同的存储器空间,每个存储器空间独立编址、独立访问。
5.简述选择数字信号处理器所需要考虑的因素。
答:应考虑运算速度、算法格式和数据宽度、存储器类型、功耗和开发工具。
6.给出数字信号处理器的运算速度指标,并给出其具体含义。
答:常见的运算速度指标有如下几种:(1)指令周期:执行一条指令所需的最短时间,数值等于主频的倒数;指令周期通常以ns(纳秒)为单位。
例如,运行在200MHz的TMS320VC5510的指令周期为5ns。
DSP技术及应用习题答案
《DSP技术及应用》习题答案第1章绪论1.1 DSP的概念是什么?本书说指的DSP是什么?答:DSP有两个概念。
一是数字信号处理(Digital Signal Processing),指以数字形式对信号进行采集、变换、滤波、估值、增强、压缩、识别等处理;二是数字信号处理器(Digital Signal Processor),指是一种特别适合于进行数字信号处理运算的微处理器,其主要应用是实时快速地实现各种数字信号处理算法。
本书中的DSP主要指后者,讲述数字信号处理器的应用。
1.2 什么是哈佛结构和冯•诺伊曼结构?它们有什么区别?答:(1)冯·诺伊曼(Von Neuman)结构该结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过一条总线分时进行.当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。
(2)哈佛(Harvard)结构该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理.1.3 已知一个16进制数3000H,若该数分别用Q0、Q5、Q15表示,试计算该数的大小.答:3000H=12288。
若用Q0表示,则该数就是12288;若用Q5表示,则该数就是12288*2—5=384;若用Q15表示,则该数就是12288*2—15=0。
3751。
4 若某一个变量用Q10表示,试计算该变量所能表示的数值范围和精度。
答:Q10能表示的数值范围是-32~31.9990234,其精度为2-101.5 若x=0.4567,试分别用Q15、Q14、Q5将该数转换为定点数.答:Q15:x*215=int(0。
DSP技术与应用习题库及答案(1)
一、填空题第一章1.数字信号处理特点大量的实时计算(FIR IIR FFT),数据具有高度重复(乘积和操作在滤波、卷积和FFT中等常见)。
2.信号处理的作用信号改善;信号检测、估计等3.信号处理的方法信号波形分析/变换、滤波、现代谱估计/分析、自适应滤波等。
4.信息系统包括采集、传输、处理、等。
5.数字信号处理常用算法有FIR 滤波、IIR 滤波、离散傅里叶变换、卷积、离散余弦变换等6.处理器速度的提高得益于器件水平、处理器结构、并行技术等。
7.DSP结构特点包括采用哈佛结构体系、采用流水线技术、硬件乘法器、多处理单元、特殊的DSP指令。
8.DSP芯片按用途分为通用型DSP 、专用型DSP 。
9.DSP芯片按数据格式分为浮点型、定点型。
第二章1.C28x芯片具有C27X、C28X、C2XLP操作模式。
2.C28x芯片模式选择由ST1中的AMODE和OBJMODE位组合来选定模式。
3.CPU内核由CPU、仿真逻辑、接口组成。
4.CPU主要特性是保护流水线、独立寄存器空间算术逻辑单元(ALU)、地址寄存器算术单元(ARAU)、循环移位器乘法器。
5.CPU信号包括存储器接口信号、时钟和控制信号、复位和中断信号、仿真信号。
6.TMS320F2812组成特点是32位、定点、改进哈佛结构、循环的寻址方式。
8.存储器接口有3组数据总线。
9.存储器接口地址总线有PAB、DRAB、DWAB、10.CPU中断控制寄存器有IFR 、IER 、DBGIER。
11.ACC累加器是32位的,可表示为ACC、AH、AL。
12.被乘数寄存器是32 位的,可表示为XT、T、TL 。
13.乘数结果寄存器是32位的,可表示为P 、PH、PL。
14.数据页指针寄存器16 位的,有65536 页,每页有64个存储单元。
数据存储空间容量是4M字。
15.堆栈指针复位后SP指向地址是0x000400h 。
第三章1.DSP芯片内部包含存储器类型有片内双访问存储器(DARAM)、片内单访问程序/数据RAM(SARAM)、掩膜型片内ROM存储器、闪速存储器(Flash)一次性可编程存储器(OTP)。
数字信号处理与DSP实现技术课后习题与参考答案
21世纪高等院校电子信息类规划教材安徽省高等学校“十二五”省级规划教材数字信号处理与DSP实现技术课后习题与参考答案主编:陈帅副主编:沈晓波淮南师范学院2015.11第1章绪论思考题1.什么是数字信号?2.什么是数字信号处理?3.数字信号处理系统的实现方法有哪些?4.数字信号处理有哪些应用?5.数字信号处理包含哪些内容?6.数字信号处理的特点是什么?第1章绪论参考答案1.时间和幅度都离散的信号称为数字信号,即信号的时间取离散的值,幅度也取离散的值。
2.数字信号处理是指在数字领域进行数字信号的加工(变换、运算等),即输入是数字信号,采用数字信号处理方法进行处理,输出仍然是数字信号。
3.数字信号处理系统的实现方法有①通用软件方法实现系统;②专用加速处理机方法;③软硬件结合的嵌入式处理方法;④硬件方法。
4.数字信号处理在通信、计算机网络、雷达、自动控制、地球物理、声学、天文、生物医学、消费电子产品等各个领域均有应用,是信息产业的核心技术之一。
比如信源编码、信道编码、多路复用、数据压缩,数字语音、汽车多媒体、MP3/MP4/MP5、数字扫面仪、数字电视机顶盒、医院监视系统、生物指纹系统等。
5.数字信号处理主要包含以下几个方面的内容①离散线性时不变系统理论。
包括时域、频域、各种变换域。
②频谱分析。
FFT谱分析方法及统计分析方法,也包括有限字长效应谱分析。
③数字滤波器设计及滤波过程的实现(包括有限字长效应)。
④时频-信号分析(短时傅氏变换),小波变换,时-频能量分布。
⑤多维信号处理(压缩与编码及其在多煤体中的应用)。
⑥非线性信号处理。
⑦随机信号处理。
⑧模式识别人工神经网络。
⑨信号处理单片机(DSP)及各种专用芯片(ASIC),信号处理系统实现。
6.数字信号处理主要具有4个方面优点:①数字信号精度高;②数字信号处理灵活性强;③数字信号处理可实现模拟信号难以实现的特性;④数字信号处理可以实现多维信号处理。
数字信号处理主要存在3个方面缺点:①需要模拟接口等增加了系统复杂性;②由于取样定理的约束其应用的频率受到限制;③功耗大。
DSP复习题及答案
DSP 复习题及答案型DSP采用改进的哈弗结构对程序存储器和数据存储器进行控制2 DSP处理器按数据格式分为两类,分别是定点DSP 和浮点DSP 。
3 从数据总线的宽度来说,TMS320C54x型DSP是16位的微处理器6 若某一变量用表示,该变量所能表示的数值范围-1024 <= x <1024 ;精度。
7 目前市场上DSP生产厂商位居榜首的是(D) A Motorola B ADI C Zilog D TI8 TMS320C2000系列的主要应用领域为(A ) A 测控领域 B 无线通信和有线通信设备 C 无线基站 D 图像处理9 TMS320C54x型DSP是浮点型处理器( X).11 TMS320C54x支持流水线的指令运行方式(V)12 单片机和DSP内部都实现了硬件乘法器(X)14 TMS320C54x DSP功耗低,大运算量,主要用于便携式信息处理终端产品。
( V)15 简述TI公司TMS320C2000、TMS320C5000、TMS320C6000系列处理器的应用领域15.答: C2X、C24X称为C2000系列,主要用于数字控制系统; C54X、C55X称为C5000系列,主要用于功耗低、便于携带的通信终端; C62X、C64X和C67X称为C6000 系列,主要用于高性能复杂的通信系统,如移动通信基站16 函数f(x)=2(1+x2) -1<x<1 试确定定点运算时自变量x和函数f(x)的Q值,同时保持最大精度。
练习题(一)1.累加器A分为三个部分,分别为保护位,高阶位,低阶位。
&2. TMS320C54x型DSP的内部采用8条16位的多总线结构。
3. TMS320C54X DSP的CPU包括3个状态器状态寄存器ST0 ;状态寄存器ST1 ;处理器工作方式状态寄存器PMST。
4. TMS320C54X DSP的40位ALU和累加器仅支持16位算数运算。
DSP原理及应用课后习题答案
简述DSP芯片的【2 】重要特色哈佛构造----将程序和数据存储在不同的存储空间中,即程序存储器和数据存储器是两个互相自力的存储器,每个存储器自力编址,自力拜访.多总线构造---保证在一个机械周期内可以多次拜访程序存储空间和数据存储空间.指令体系的流水线操作--削减指令履行时光,加强处理器的处理才能.取址,译码,取操作和履行四个阶段.专用的硬件乘法器--使乘法累加运算能在单个周期内完成.特别的DSP指令.快速的指令周期.硬件设置装备摆设强.具体描写冯诺依曼构造和哈佛构造,并比较不同?冯诺依曼构造--数据和程序共用总线和存储空间,在某一时刻,只能读写程序或者读写数据.将指令.数据.地址存储在同一个存储器同一编址,依附指令计数器供给的地址来区分是指令‘数据照样地址,取指令和取操作数都拜访同一存储器,数据吞吐率低.哈佛构造----将程序和数据存储在不同的存储空间中,即程序存储器和数据存储器是两个互相自力的存储器,每个存储器自力编址,自力拜访.改良的还许可在程序存储空间和数据存储空间之间互相传送数据.DSP体系的设计进程?肯定DSP体系设计的机能指标;进行算法优化与模仿;选择DSP芯片和外围芯片;进行硬件电路的设计;进行软件设计;进行软硬件分解调试.请描写TMS320C54x的总线构造?C54X采用先辈的哈佛构造并具有八组总线, 其自力的程序总线和数据总线许可同时读取指令和操作数,实现高度的并行操作.程序总线PB传送从程序存储器来的指令代码和立刻数.3组数据总线衔接各类元器件.CB和DB总线传送从数据存储器读出的操作数,EB总线传送写入到存储器中的数据.(1分)4组地址总线PAB\CAB\DAB\EAB传送履行指令所需的地址.TMS320C54x片内存储器一般包括哪些种类?若何设置装备摆设片内存储器?C54X片内存储器一般包括两种类型:ROM(只读存储器),RAM(随机拜访存储器).RAM又可分为双拜访DARAM和单拜访S ARAM.简述TMS320C54X芯片的CPU各构成部分及其功效.CPU状况和掌握存放器:用于设置各类工作前提和工作方法的状况以及存储器设置装备摆设状况和掌握信息.40位算术逻辑单元.40位累加器A和B:两者配合完成算术运算和逻辑运算.桶形移位存放器:使处理器能完成数字定标,位提取,对累加器进行归一化处理等操作.乘法器/加法器单元:在单周期内完成一次乘法累加运算.比较选择和存储单元:是专门为Viterbi算法设计的加法,比较,选择操作的硬件单元.指数编码器:用于支撑单周期指令EXP的专用硬件.TMS320C54x存储器包括哪几个空间?64k程序存储空间:程序指令和程序中所需的常数表格64k数据存储空间:存储须要程序处理的数据或程序处理后的成果64kI/O存储空间:存储与外部存储器映像的外设接口TMS320C54x有几种状况和掌握存放器?它们的功效?状况存放器ST0 和状况存放器ST1: 0和1包括了各类工作前提和工作方法的状况处理器方法状况存放器PMST:包括了存储器设置装备摆设状况和掌握信息TMS320C54x的片表里设有哪些?以及它们的功效?通用I/O引脚:扩大外部存储器;准时器:用于周期性的产生中止和周期输出;时钟产生器:为C54X供给时钟旌旗灯号;主机接口:外部主机或主处理器可以经由过程HPI接口读写C54X的片内RAM,从而大大进步数据交流才能;串行口:这些串口可供给全双工,双向的通讯功效,可与编解码器,串行AD转换器和其他串行器件通讯,也可以用于微处理器之间的通讯.软件可编程等待状况产生器:它可以将外部总线周期扩大到14个机械周期,以使C54X与低速外部装备接口;可编程分区转换逻辑:它许可C54X在外部存储器分区之间切换时不须要外部为存储器插等待状况.TMS320C54x供给哪几种数据寻址方法?若何寻址的?立刻数寻址:指令中有一个固定的立刻数 LD #0,ARP绝对寻址:指令中有一个固定的地址(16位):数据存储器寻址dmad 程序存储器寻址pmad端口地址PA寻址,*(lk)寻址累加器寻址:按累加器的内容作为地址去拜访程序存储器中的一个单元READA Smem直接寻址:指令编码中含有的7位地址DP或SP一路合成数据存储器中操作数的现实地址间接寻址:经由过程帮助存放器寻址单操作数寻址和双操作数寻址存储器映射存放器MMR寻址:修正存储器映射存放器的值,而不影响当前数据页面指针DP和当前客栈指针SP的值客栈寻址:把数据压入或弹出体系客栈.在轮回寻址方法中,若何肯定轮回缓冲的肇端地址.若缓冲大小32,其肇端地址从哪开端?轮回寻址中,轮回缓冲区大小存放器用于肯定轮回缓冲区的大小.大小为R的轮回缓冲区必须从一个N位边界开端,XXXX XXXX XX00 0000开端双数据存储器操作数间接寻址应用哪几种类型,所用帮助存放器只能是那几个,其特色是?*ARx.*ARx-.*ARx+.*ARx+0% 只能应用AR2.AR3.AR4.AR5.在一个机械周期内经由过程两个16位数据总线读两个操作数,或者一次读一次写.汇编器和链接器若何对段进行治理?汇编器经由过程段位指令主动辨认各个段,并将段名雷同的语句汇编在一路.链接器:对汇编器产生的COFF目的文件中的各段作为输入端,当有多个文件进行链接时,将输入段组合起来,在可履行的COFF输出模板中树立各个输出端;链接器为输出段选择存储器地址.汇编程序中的伪指令有什么感化?个中段界说伪指令有哪些?初始化段和末始化段有何差别?对汇编器.链接器有重要的指导感化,包括段界说.前提汇编.文件引用.宏界说.text--存放程序代码.data---存放初始化了的数据.bss---存放未初始化的变量.sect ‘名称’---界说一个著名段,放初始化了的数据或程序代码.未初始化段重要用来在存储器中保留空间,没有现实内容.已初始化段包含可履行代码或已初始化数据,放在目的文件中,加载程序再放到C54x存储器中.链接敕令文件有什么感化?MEMORY和SECTIONS伪指令的感化?链接敕令文件用来为链接器供给链接信息,可将链接操作所需的信息放在一个文件中,在多次应用雷同的链接信息,便利挪用.链接器要肯定输出端应分派到存储器的地位,起首须要一个目的存储器的模子,MEMORY指令就是指定目的存储器的模子, SECTIONS伪指令的感化:解释若何将输入段组合成输出段;在可履行文件中界说输出段;指定输出段在存储器中存放的地位;许可对输出段从新定名.TMS320C54x CPU吸收到可屏障的硬件中止时,知足哪些前提才能响应中止?优先级最高中止,当同时有几个硬件请求中止时,C54x依据优先级进行响应;状况存放器ST1中的INTM位是0,表示允许可屏障中止;中止屏障存放器IMR中响应的位是1.TMS320C54x 的中止向量表是若何重界说的?DSP复位时,中止向量表的肇端地址固定为0FF80H,复位后,中止向量可从新被映像到程序存储器的任何一个128子页的地方(除保留区域外),中止向量地址由PMST中的中止向量指针IPTR(9位)和中止向量号(0~31)左移两位后构成.简述非延迟分支转移与延迟分支转移的不同.非延迟分支转移:在指令流水线中先消除分支指令后面已读入的一个双字指令或两个单字指令,然后再进行分支转移;延迟分支转移:跟在分支指令后的一个双字指令或两个单字指令先履行,然落后行分支转移. .简述TMS320C54X准时器构成及功效,并介绍初始化准时器步骤?准时器由三个存储器映象存放器构成:TIM,PRD,TCRTIM是准时器存放器,每计数一次主动减1;PRD是准时器周期存放器,当TIM减为0后,CPU主动将PRD的值装入TIM;TCR是准时器掌握存放器,包含准时器的掌握和状况位.初始化准时器的步骤有:将TCR中的TSS地位1,停滞准时器工作;装入PRD的值;从新装入TCR,以初始化TDDR和启动准时器;使TS S清0以接通CLKOUT旌旗灯号,使TRB置位以便TIM减到0后从新装入准时器时光常数.简述TMS320C54X时钟产生器的构成及功效.C54X 的时钟产生器包括一个内部振荡器和一个锁相环电路. 功效是为C54x供给时钟旌旗灯号.C54X支撑软件客栈,简述客栈的界说及初始化步骤.a)声明具有恰当长度的未初始化段; b) 将客栈指针指向栈底; c) 在链接敕令文件中将客栈段放入内部数据存储区.简述TMS320C54X使能准时器中止步骤.a) 对IFR中的TINT地位1,消除以前的准时器中止; b) 对IMR中的TINT地位1,凋谢准时中止;c) 使ST1中的INTM位清0,凋谢所有的中止.TMS320C54X芯片的流水线共有若干个操作阶段?每个阶段履行什么义务?完成一条指令都须要哪些操作周期?下述6个周期预取址P:在T1机械周期内,将PC中的内容加载程序地址总线PAB取指F:在T2机械周期内,从选中的程序存储器单元中,掏出指令字并加载到程序总线PB上译码D:在T3机械周期内,将PB的内容装进指令存放器,将指令字译成具体操作寻址A:在T4机械周期内,寻址操作数,数据1读地址加载数据地址总线DAB,数据2读地址加载数据地址总线CAB,并更新帮助存放器间接寻址方法和客栈指针.读数R:在T5周期内,数据1加载到数据总线DB,数据2加载到数据总线CB,若须要,数据3写地址加载数据地址总线EAB.履行X:在T6机械周期内,CPU按操作码请求履行指令,并将数据3加载到EB,写入指定存储单元,停滞本条指令.线性缓冲法:对于长度为N的FIR滤波器,在数据存储器中开拓一个N单元的缓冲区.存放最新的N个样本;滤波时从最老的样本开端,没读一个样本后,将此样本向下移位;读完最后一个样本后,输入最新样本至缓冲区的顶部.轮回缓冲法:对于N级FIR滤波器,在数据存储中开拓一个称为滑窗的具有N个单元的轮回缓冲区,滑窗中存放最新的N个输入样本值,每次输入新的样本时,新的样本将改为滑窗中最老的数据,其他数据则不须要移动系数对称FIR滤波器的C54x的实现步骤:1.在数据存储器中开拓两个轮回缓冲区:2并交运算:同时应用D总线和E总线,D总线用来履行加载或算术运算,E总线用来存放先前的成果.在不引起硬件资本冲突的情形下,C54x许可某些指令并行履行,以进步履行速度.并行加载------存储指定(乘法指令)...并行存储--------乘法指令(加/减指令).。
DSP课后习题答案
K_FIR_BFFR .set 80 K_FIR_INDEX .set 1 K_FRAME_SIZE .set 256 stack_len .set 100 stack .usect "STACK",stack_len FIR_DP .usect "fir_vars",0 d_filin .usect "fir_vars",1 d_filout .usect "fir_vars",1 fir_coff_table .usect "fir_coff",K_FIR_BFFR d_data_buffer .usect "fir_bfr",K_FIR_BFFR ; buffer size for the filter FIR_Dinbuf .usect "fir_dinbuf",K_FRAME_SIZE FIR_Doutbuf .usect "fir_doutbuf",K_FRAME_SIZE .asg AR0, FIR_INDEX_P .asg AR4,FIR_DATA_P .asg AR5,FIR_COFF_P .asg AR6,INBUF_P .asg AR7,OUTBUF_P .copy "FIRInput.inc" .copy "FIRCoef.inc" .text _c_int00: ssbx INTM ; INTM=1,禁止所有可屏蔽中断 ssbx FRCT ;-------------------------------------------------------------------stm #0, CLKMD ; 切换 CPU 内部 PLL 到分频模式 Clk_Status: ldm CLKMD, A and #01b, A bc Clk_Status, ANEQ ;检查是否已经切换到分频模式? stm #0x07ff,CLKMD ;设置 DSP 时钟 16.384MHZ ;-------------------------------------------------------------------nop stm #0x3FF2,PMST stm stm stm stm #0x7FFF,SWWSR #0xF800,BSCR #0x0000, IMR ; 禁止所有可屏蔽中断 #0xFFFF, IFR ; 清VDM 86H, AR4 运行以上程序后,(80H)、 (84H) 、*AR3 和 AR4 的值分别等于多少? 解:(80H)=50H,(84H)=50H,*AR3=50H,AR4=50H 2、已知,(80H)=20H、 (81H)=30H。 LD #0,DP LD 80H,16,B ADD 81H,B 运行以上程序,B 等于多少? 答: (B)=00 0000 0000H 3、阅读以下程序,分别写出运行结果。 .bss x,4 .data table:.word 4,8,16,32 …… STM #x,AR1 RPT #2 MVPD table,*AR1+ 解:数据表 table 中的常量 4 传送到以变量 x 的地址为地址的存储单元中;数据表 table 中 的常量 8 传送到以变量 x+1 的地址为地址的存储单元中;数据表 table 中的常量 16 传送到 以变量 x+2 的地址为地址的存储单元中; .bss x,4 .data table: .word 4,8,16,32 …… STM #x,AR1 RPT #2 MVPD table,*+AR2 解:数据表 table 中的常量 4 传送到以变量 x+1 的地址为地址的存储单元中;数据表 table 中的常量 8 传送到以变量 x+2 的地址为地址的存储单元中;数据表 table 中的常量 16 传送 到以变量 x+3 的地址为地址的存储单元中; 第四章 汇编语言程序的开发工具及 CCS 集成开发环境 1、软件开发环境有哪几种?在非集成开发环境中,软件开发常采用哪些部分? 答:可以在两种开发环境中进行 C54X 的开发:非集成的开发环境和集成的开发环境。在非 集成开发环境中,软件开发常采用:编辑、汇编、链接、调试等部分。 2、链接器对段是如何处理的? 答: 链接器将一个或多个 COFF 目标文件中的各种段作为链接器的输入段, 经过链接后在一 个可执行的 COFF 输出模块中建立各个输出段, 通过情况下是将不同目标文件中的同名段进 行合并,并为各个输出段分配进具体的存储器中。 3、链接器能完成什么工作?链接器命令文件中,MEMORY 命令和 SECTIONS 命令的任务是 什么? 答:链接器将各个目标文件合并起来,并完成如下工作: (1)将各个段配置到目标系统的存储器。
DSP第二版中文习题解答_图文(精)
2.7 (((sin 5x n n n n ππ=⎡⎤⎣⎦
不是周期信号,该信号随增加而衰减
2.15判断一个系统不是时不变系统,可以利用[]((T x n m y n m −≠−,这里设
。时不变系统满足((y n T x n =⎡⎣⎤
⎦[]((T x n m y n m −=−,即时不变系统和任意时移系统级联次序是可以调换的。具体见第一章ppt
k k k c s n u n h n h k u n k u k u n k n x n h n n k u k k n u n k s n ∞∞
=−∞
=−∞
++===⎡⎤=∗=
−=⋅−⋅−⎣⎦<<<=>−=⎛⎞−−⎡⎤=⋅−⋅=⋅−=−⎜⎟⎣⎦−⎝⎠
∑∑∑∑∑∵∵对于与等于零,所以对于卷积等于零同时当当所以卷积和变为1212
⎢⎥⎣⎦5A得12109,1919A A =−=−源自10293((1(1193195n
n
h n u n u n ⎛⎞⎛⎞
∴=−−−−−⎜⎟⎜⎟⎝⎠⎝⎠
因果系统−−
也可以对差分两边求取Z变换,得到
121211112
((((155
(
111019919(122323(11111553535Y z z Y z z Y z X z Y z H z X z z z z z z z −−−−−−−+
2.5 a系统的特征方程为
2
12125602,3(23n
n
c c c c c y n A A −+=⇒==∴=+b ;
DSP课后习题答案1(精)
第一章:答:数字信号处理的实现是用硬件软件或软硬结合的方法来实现各种算法。
(1 在通用的计算机上用软件实现;(2 在通用计算机系统中加上专用的加速处理机实现;(3 用通用的单片机实现,这种方法可用于一些不太复杂的数字信号处理,如数字控制;(4 用通用的可编程DSP 芯片实现。
与单片机相比,DSP 芯片具有更加适合于数字信号处理的软件和硬件资源,可用于复杂的数字信号处理算法;(5 用专用的DSP 芯片实现。
在一些特殊的场合,要求的信号处理速度极高,用通用DSP 芯片很难实现(6)用基于通用dsp 核的asic 芯片实现。
答:第一阶段,DSP 的雏形阶段(1980年前后)。
代表产品:S2811。
主要用途:军事或航空航天部门。
第二阶段,DSP 的成熟阶段(1990年前后)。
代表产品:TI 公司的TMS320C20 主要用途:通信、计算机领域。
第三阶段,DSP 的完善阶段(2000年以后)。
代表产品:TI 公司的TMS320C54主要用途:各个行业领域。
答:1、采用哈佛结构(1)冯。
诺依曼结构,(2)哈佛结构(3)改进型哈佛结构2、采用多总线结构3. 采用流水线技术4、配有专用的硬件乘法-累加器5、具有特殊的dsp 指令6、快速的指令周期7、硬件配置强8、支持多处理器结构9、省电管理和低功耗答:哈佛结构:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
冯。
诺依曼结构:该结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过一条总线分时进行。
当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。
区别:哈佛:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第一章:答:数字信号处理的实现是用硬件软件或软硬结合的方法来实现各种算法。
(1 在通用的计算机上用软件实现;(2 在通用计算机系统中加上专用的加速处理机实现;(3 用通用的单片机实现,这种方法可用于一些不太复杂的数字信号处理,如数字控制;(4 用通用的可编程DSP 芯片实现。
与单片机相比,DSP 芯片具有更加适合于数字信号处理的软件和硬件资源,可用于复杂的数字信号处理算法;(5 用专用的DSP 芯片实现。
在一些特殊的场合,要求的信号处理速度极高,用通用DSP 芯片很难实现(6)用基于通用dsp 核的asic 芯片实现。
答:第一阶段,DSP 的雏形阶段(1980年前后)。
代表产品:S2811。
主要用途:军事或航空航天部门。
第二阶段,DSP 的成熟阶段(1990年前后)。
代表产品:TI 公司的TMS320C20 主要用途:通信、计算机领域。
第三阶段,DSP 的完善阶段(2000年以后)。
代表产品:TI 公司的TMS320C54主要用途:各个行业领域。
答:1、采用哈佛结构(1)冯。
诺依曼结构,(2)哈佛结构(3)改进型哈佛结构2、采用多总线结构3. 采用流水线技术4、配有专用的硬件乘法-累加器5、具有特殊的dsp 指令6、快速的指令周期7、硬件配置强8、支持多处理器结构9、省电管理和低功耗答:哈佛结构:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
冯。
诺依曼结构:该结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线,取指令和取操作数都是通过一条总线分时进行。
当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。
区别:哈佛:该结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线,可独立编址和独立访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,大大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
冯:当进行高速运算时,不但不能同时进行取指令和取操作数,而且还会造成数据传输通道的瓶颈现象,其工作速度较慢。
答:每条指令可通过片内多功能单元完成取指、译码、取操作数和执行等多个步骤,实现多条指令的并行执行,从而在不提高系统时钟频率的条件下减少每条指令的执行时间。
利用这种流水线结构,加上执行重复操作,就能保证在单指令周期内完成数字信号处理中用得最多的乘法 - 累加运算。
(图)答:若数据以定点格式工作的称为定点DSP 芯片。
若数据以浮点格式工作的称为浮点DSP 芯片。
定点dsp 芯片优缺点:大多数定点dsp 芯片称为定点dsp 芯片,浮点dsp 芯片优缺点:不同的浮点DSP 芯片所采用的浮点格式有所不同,有的DSP 芯片采用自定义的浮点格式,有的DSP 芯片则采用IEEE 的标准浮点格式。
答:(1)DSP 的内核结构将进一步改善(2)DSP 和微处理器的融合(3)DSP 和高档CPU 的融合(4)DSP 和SOC 的融合(5)DSP 和FPGA 的融合(6)实时操作系统RTOS 与DSP 的结合(7)DSP 的并行处理结构(8)功耗越来越低8、简述dsp 系统的构成和工作过程?答:DSP 系统的构成:一个典型的 DSP 系统应包括抗混叠滤波器、数据采集A/D 转换器、数字信号处理器 DSP 、 D/A 转换器和低通滤波器等。
DSP 系统的工作过程:①将输入信号 x(t经过抗混叠滤波,滤掉高于折叠频率的分量,以防止信号频谱的混叠。
②经过采样和 A/D 转换器,将滤波后的信号转换为数字信号 x(n。
③数字信号处理器对 x(n进行处理,得数字信号 y(n。
④经 D/A 转换器,将 y(n转换成模拟信号;答::①明确设计任务,确定设计目标②算法模拟,确定性能指令③选择DSP 芯片和外围芯片④设计实时的 DSP 芯片系统⑤硬件和软件调试⑥系统集成和测试。
(图)答:(1)接口方便(2)编程方便(3)具有高速性(4)稳定性好(5)精度高(6)可重复性好(7)集成方便答:1、dsp 的运算速度2、dsp 芯片价格3、dsp 芯片运算精度4、dsp 芯片的硬件资源5、dsp 芯片的开发工具6、dsp 芯片的功耗7、其他因素。
第二章答:①中央处理器②内部总线结构③特殊功能寄存器④数据存储器 RAM ⑤程序存储器 ROM ⑥I/O 口⑦串行口⑧主机接口 HPI ⑨定时器⑩中断系统答:①40 位的算术运算逻辑单元(ALU )。
②2 个 40 位的累加器(ACCA 、ACCB )。
③1 个运行-16 至 31 位的桶形移位寄存器。
④17×17 位的乘法器和 40 位加法器构成的乘法器-加法器单元(MAC )。
⑤比较、选择、存储单元(CSSU )。
⑥指令编码器。
⑦CPU 状态和控制寄存器。
的存储空间结构各有何影响?当OVL Y= 0时,程序存储空间不使用内部RAM 。
当OVL Y= 1时,程序存储空间使用内部RAM 。
内部RAM 同时被映射到程序存储空间和数据存储空间。
当MP/ MC=0时,4000H~EFFFH程序存储空间定义为外部存储器;F000H~FEFFH 程序存储空间定义为内部ROM ;当MP/ MC=1时,4000H~FFFFH程序存储空间定义为外部存储。
DROM=0: 0000H~3FFFH——内部RAM ;4000H~FFFFH——外部存储器;DROM=1: 0000H~3FFFH——内部RAM ;4000H~EFFFH——外部存储器;F000H~FEFFH——片内ROM ;FF00H~FFFFH——保留。
①通用I/O引脚②定时器③时钟发生器④主机接口HPI ⑤串行通信接口⑥软件可编程等待状态发生器⑦可编程分区转换逻辑条指令都需要哪些操作周期?六个操作阶段:①预取指P; 将PC 中的内容加载PAB ②取指F; 将读取到的指令字加载PB ③译码D; 若需要,数据1读地址加载DAB ;若需要,数据2读地址加载CAB ;修正辅助寄存器和堆栈指针④寻址A; 数据1加载DB ;数据2加载CB ;若需要,数据3写地址加载EAB ⑤读数R; 数据1加载DB ;数据2加载CB ;若需要,数据3写地址加载EAB ;⑥执行X 。
执行指令,写数据加载EB 。
答:’C54x的流水线结构,允许多条指令同时利用CPU 的内部资源。
由于CPU 的资源有限,当多于一个流水线上的指令同时访问同一资源时,可能产生时序冲突。
解决办法①由CPU 通过延时自动解决;②通过程序解决,如重新安排指令或插入空操作指令。
为了避免流水冲突,可以根据等待周期表来选择插入的NOP 指令的数量。
四种串行口:标准同步串行口SP ,缓冲同步串行口BSP ,时分多路串行口TDM ,多路缓冲串行口 McBSP 。
源?答:TMS320VC5402 有 13 个可屏蔽中断,RS 和NMI 属于外部硬件中断。
解:流水线图如下图:解决流水线冲突:最后一条指令(LD *AR1,B )将会产生流水线冲突,在它前面加入一条 NOP 指令可以解决流水线冲突。
① LD @GAIN, T STM #input,AR1MPY *AR1+,A解:本段程序不需要插入 NOP 指令② STLM B,AR2STM #input ,AR3MPY *AR2+,*AR3+,A 解:本段程序需要在 MPY *AR2+,*AR3+,A 语句前插入1 条 NOP 指令③MAC @x, BSTLM B,ST0ADD @table, A, B 解:本段程序需要在 ADD @table, A, B 语句前插入 2 条NOP 指令第三章运行以上程序后,(80H、(84H )、*AR3和AR4的值分别等于多少?解:(80H=50H,(84H=50H,*AR3=50H,AR4=50H运行以上程序,B 等于多少?答:(B )=00 0000 0000H解:数据表table 中的常量4传送到以变量x 的地址为地址的存储单元中;数据表table 中的常量8传送到以变量x+1 的地址为地址的存储单元中;数据表table 中的常量16传送到以变量x+2 的地址为地址的存储单元中;.bss x,4.datatable: .word 4,8,16,32……STM #x,AR1RPT #2MVPD table,*+AR2解:数据表table 中的常量4传送到以变量x+1 的地址为地址的存储单元中;数据表table 中的常量8传送到以变量x+2 的地址为地址的存储单元中;数据表table 中的常量16传送到以变量x+3 的地址为地址的存储单元中;3.5 TMS320C54x 的数据寻址方式各有什么特点?应该应用在什么场合?答:TMS320C54x 有7种基本的数据寻址方式:立即寻址,绝对寻址,累加器寻址,直接寻址,间接寻址,存储器映像寄存器寻址和堆栈寻址。
1,立即寻址:其特点是指令中包含有一个固定的立即数,操作数在指令中,因而运行较慢,需要较多的存储空间。
它用于对寄存器初始化。
2,绝对寻址:可以寻址任一数据存储器中操作数,运行较慢,需要较多的存储空间。
它用于对寻址速度要求不高的场合。
3,累加器寻址:把累加器内容作为地址指向程序存储器单元。
它用于在程序存储器和数据存储器之间传送数据。
4,直接寻址:指令中包含数据存储器的低7位和DP 或SP 结合形成16位数据存储器地址,它寻址速度快,用于对寻址速度要求高的场合。
5,间接寻址:利用辅助寄存器内容作为地址指针访问存储器,可寻址64千字X16为字数据存储空间中任何一个单元。
它用于按固定步长寻址的场合。
6,堆栈寻址:用于中断或子程序调用时,将数据保存或从堆栈中弹出。
7,存储器映像寄存器(MMR )寻址,是基地址为零的直接寻址,寻址速度快,它用于直接用MMR 名快速访问数据存储器的0页。
第四章答:可以在两种开发环境中进行 C54X 的开发:非集成的开发环境和集成的开发环境。
在非集成开发环境中,软件开发常采用:编辑、汇编、链接、调试等部分。
答:汇编器和链路器生成的目标文件,是一个可以由'C54x 器件执行的文件。
这些目标文件的格式称为公共目标文件格式,即COFF 。
特点:在编写汇编语言程序时,COFF 采用代码段和数据段的形式,以便于模块化的编程,使编程和管理变得更加方便。
3、.text 段(文本段,通常包含可执行代码;.data 段(数据段,通常包含初始化数据;.bss 段(保留空间段,通常为未初始化变量保留存储空间。