《数字电路》总复习题
《数字电路》总复习题
09级4班《数字电路》总复习题(没有DAC 、ADC 部分!!) 一、填空题 1.在逻辑电路中,任意时刻的输出状态仅取决于该时刻输入信号的状态,而与信号作用前电路的状态无关,这种电路称为。
因此在电路结构上,一般由 组合而成。
2.(35)10=( )2, (10101)2=( )103. 电路能产生周期的脉冲波形; 电路可将正弦波变成矩形波。
4.三态门具有 、 、 三种状态,因此常用于 结构中。
5.右图所示的波形是一个 进制 (加、减)法计数器的波形。
若由触发器组成该计数器,触发器的个数应为 ,它有 个无效状态,分别为 和 。
6.组合逻辑电路的设计步骤为:① ; ② ; ③简化和变换逻辑表达式,从而画出逻辑图。
7.欲将一个频率为10kH Z 的矩形波变换成频率为1kH Z的矩形波,应选用 电路。
8.逻辑表达式C AB Y +A CD+A BD 的最小项之和的形式是:。
9.分析组合逻辑电路的步骤为:① ;② ;③ ;④ 根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能。
10.为实现图逻辑表达式的功能,请将多余输入端C 进行处理(只需一种处理方法)其中图Y 1、Y 2为TTL 电路,图Y 3、Y 4为CMOS 电路。
Y 1的C 端应 ,Y 2的C 端应 ,Y 3的C 端应 ,Y 4的C 端应 。
11.在任何时刻,输出状态只决定于同一时刻各输入状态的组合,而与先前状态无关的逻 辑电路称为 ,而若逻辑电路的输出状态不仅与输出变量的状态有关,而且还与系统原先的状态有关,则称其为 。
12.双极性三极管饱和工作状态的条件是 。
13.正与门与 门等效。
CP 0Q 1Q 2Q14.“逻辑相邻”是指两个最小项________因子不同,而其余因子________。
15.数字比较器是用于对两数 ,以判断其 的逻辑电路。
16.数(11011011)2转化为八进制数是 ,十六进制数是 。
17.在同步计数器中,各触发器的CP 输入端应接 时钟脉冲。
数字电路复习题及参考答案
11级数字电路复习题及参考答案一、单选题1. 同或逻辑对应的逻辑图是( )。
A.≥1≥1&答案:A2. 在下列逻辑电路中,不是组合逻辑电路的是( ) 。
A. 译码器B. 编码器C. 全加器D. 寄存器答案:D3. 用触发器设计一个同步十七进制计数器所需要的触发器数目是( ) 。
A. 2B. 3C. 4D. 5答案:D4. 在下列各图中,或非逻辑对应的逻辑图是 ( ) 。
.C. D.答案:B5. 在何种输入情况下,“或非”运算的结果是逻辑“1” 。
A. 全部输入是“0”B. 任意输入是“1”C. 仅一输入是“1”D. 全部输入是“1”答案:A6. 一个班级中有四个班委委员,如果要开班委会,必须这四个班委委员全部同意才能召开,其逻辑关系属于()逻辑。
a.与;b. 或;c.非;d.与非 答案:a7. 在一个四变量逻辑函数中,( )为最小项。
a.AACD ;b.ABC ;c.ABCD ;d.()AB C D +答案:c8. 一个4路数据选择器,其地址输入(选择控制输入)端有( )个。
A. 2个 B. 3个 C. 4个 D. 5个 答案:A9. 由与非门构成的基本RS 触发器的输入端为R 、S ,则其约束条件为( )。
A. RS=0 B. R+S=1 C. RS=1 D. R+S=0 答案:A10. 在下列各图中,异或逻辑对应的逻辑图是( )。
答案:D11. JK 触发器在CP 脉冲作用下,欲使 n+1nQ =Q , 则对输入信号描述不正确的是( )。
J =K =1.J =Q ,K =QC.J =Q , K =QD.J =Q ,K =1 答案:B12. 当异步置数端I R S D D ==时,输出状态是在CP 由1变0时刻发生变化,且与CP=1期间输入状态变化无关,只取决于CP 由1变0前瞬间输入状态而定的触发器是( )。
A. 基本RS 触发器B. D 锁存器C. 同步JK 触发器D. 负边沿JK 触发器 答案:D13. 时序逻辑电路中一定包含( )。
数字电路复习试题
模拟一一、填空题(共20分,每空1分)1.(1011101)2=()8=()16=()10=()8421BCD。
2.逻辑函数L= A B C D+A+B+C+D = 。
3.在逻辑代数中,基本逻辑运算有三种:________、_______、________。
写出逻辑函数的四种表示方法:________、_______、________和________。
4.三态门输出的三种状态分别为:、和。
5.RS触发器的约束条件RS=0表示不允许出现R=且S=的输入。
6.对于T触发器,若原态Q n=0,欲使新态Q n+1=0,应使输入T= 。
7.存储容量为1K×4的RAM存储器,其地址线为条,数据线为条。
二、选择题(共30分,每题3分)1.若原函数式为Y=A(B+C),则其对偶式为()。
(A)ABC (B)A+BC (C)A B+C (D)A +B C2.在四变量卡诺图中,逻辑上不相邻的一组最小项是()A.m1和m3B.m4和m6C.m5和m13D.m2和m83.半加器的和输出端与输入端的逻辑关系是()A.与非B.或非C.与或非D.异或4.TTL集成电路74LS138是3-8线译码器,输出低电平有效。
若输入A2A1A0=101时,其输出Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0为()。
A.00100000 B.11011111 C.11110111 D.000001005.存储8位二进制信息要个触发器。
A.2B.3C.4D.86.一个八选一的数据选择器,其地址输入(选择控制输入)端有个。
A.2B.3C.4D.87.4位移位寄存器,串行输入时经个脉冲后,4位数码全部移入寄存器中。
A.1B.2C.4D.88.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。
A.5B.6C.10D.509.N个触发器可以构成最大计数长度(进制数)为的计数器。
A.NB.2NC.N2D.2N10.下列逻辑电路中为时序逻辑电路的是。
数字电路复习考试题及答案
数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。
) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。
2、数字电路的基本单元电路是 门电路 和 触发器 。
3、数字电路的分析工具是 逻辑代数(布尔代数) 。
4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。
7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。
8、正逻辑的与门等效于负逻辑的 或门 。
9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。
其中形式惟一的是 真值表 。
10、对于变量的一组取值,全体最小项之和为 1 。
11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。
12、对于变量的任一组取值,任意两个最小项之积为 0。
13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。
14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。
15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。
16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。
17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。
18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。
20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。
21、RAM 可分为动态RAM 和静态RAM 。
数字电路复习题
数字电路复习题(选择、填空、判断)第一章数制与码制选择题1.与十进制数(53)10等值的数为(A )A.(100111)2B.(110101)2C.(25 )16D.(33)162.十进制数25用8421BCD码表示为(B )A.10101B.00100101C.11001D.101010003.在下列一组数中,最大数是(C )A.(258)10B.(100000010)2C.(103)16D.(001001011000)8421BCD4.十----二进制转换:(25.7)10=(C )2A.11011.1011B.11001.1001C.11001.1011D.11011.10015.将十进制数35表示为8421BCD码是(C )A.100011B.100011C.110101D.11010006.将二进制数11001.01转换为十进制数是(B )A.20.25B.25.25C.25.2D.25.17.十——二进制转换:(117)10=(A )2A.1110101B.1110110C.1100101D.110101判断题1.数字信号是离散信号,模拟信号是连续信号。
(√)2.格雷码具有任何相邻码只有一位码元不同的特性。
(√)3.8421码又称BCD码,是十进制代码中最常用的一种。
8421码属于恒权码。
(√)4.直接对模拟量进行处理的电子线路称为数字电路。
(X )填空题1.自然界物理量按其变化规律的特点可分为两类,为模拟量和数字量。
2. 数字信号的特点是在时间上和数量上都是离散变化的。
3.(167)10=(10100111)2 =(000101100111)8421BCD。
4.(193)10=(C1 )16 =(000110010011 )8421BCD。
5.二进制数01011001对应的十六进制数(59 )16 ,表示十进制数是89 。
6.BCD余3码100001011001对应的十进制数526 ,表示成BCD8421码是010********* 。
数字电路 综合复习题集合及答案
《数字电路》综合复习题及答案一、填空题1.半导体具有三种特性,即:热敏性、光敏性和_________性。
2.集电极反向饱和电流I CBO是指发射极_________时,集电极与基极之间加反向电压时测得的集电极电流,良好的三极管该值较_________。
3.逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的_________互换,_________互换,_________互换,就得到F的反函数⎺F。
4.格雷码又称________码,其特点是任意两个相邻的代码中有_______位二进制数位不同。
5.从TTL反相器的输入伏安特性可以知道两个重要参数,它们是____________和____________。
6.输出n位代码的二进制编码器,一般有__________个输入信号端。
7.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。
8.时序电路除了包含组合电路外,还必须包含具有记忆功能的_________电路。
因此,仅用一般的逻辑函数描述时序电路的逻辑功能是不够的,必须引进_________ 变量。
9.要使触发器实现异步复位功能(Q n+1=0),应使异步控制信号(低电平有效)⎺R D=___________,⎺S D=___________。
10.JK触发器当J=K=________时,触发器Q n+1=⎺Q n。
11.n位二进制加法计数器有_________个状态,最大计数值为_________。
12.用555定时器构成的单稳态触发器,若充放电回路中的电阻、电容分别用R、C 表示,则该单稳态触发器形成的脉冲宽度t w≈____________。
13.施密特触发器具有两个_________状态,当输出发生正跳变和负跳变时所对应的_________电压是不同的。
14.组成ROM电路中的输出缓冲器一般由三态门组成,其作用一是实现对输出状态的______________控制,二是提高带负载能力。
聊城大学《数字电路》期末复习题及参考答案
《数字电路》练习题及参考答案一、逻辑函数化简1.用卡诺图法将逻辑函数化简为最简与一一或表达式Y=ABC+ABD+CD'+AB C+A'CD'+ACDY=A+D2.用卡诺图法将逻辑函数化简为最简与一一或表达式Y=AB,+B,C+ΛD二、简答题1.时序逻辑电路在逻辑功能和电路结构上各有什么特点?答:逻辑功能上:任意时刻的输出不仅取决于这一时刻的输入,还与电路的历史状态有关。
电路结构上:①包含存储电路和组合电路;②存储器状态和输入变量共同决定输出。
3.简述触发器电路必须具备的两个基本特点。
答:1.有两个可以自行保持的状态;2.可以根据不同的输入置成。
或1状态三、设计题1.用4选1数字选择器(74HC153/2)产生逻辑函数:Z=AβC+A t C+BC(数据选择器输出方程为Y=D0(AAi)+D i(A i A0)+D2(A i A n)+D y(A i A ii))已知输出方程为:Y=(AA)Qo+(AA)S+(AA)Qf(AA)A将给定逻辑函数化为与输出方程对应的形式为:Y=Aβ,C+A BI+ABC+ABC另数据选择器输入接成:Al=A;Ao=8;D 0=D 2=C ,;D 1=1;D 3=C2 .用3线一8线译码器74HC138和门电路产生如下多输出逻辑函数。
Y 1=ACY 2=A ,B ,C+AffC ,+BCY i =B'C+ABCY i =AC=ΛffC+ΛBC=nι5+m 7=(m 5,m 7y=(Y 5,Y 7y<Y 2≈A ,B ,C+AffC ,+BC=A'B ,C+A;BC+AB ,C+ABC≈m i +m 3+fn i +m 7≈(m,,m 3,m 4'm ιy=(Y l 'Y i ,Y 4,Y 7y X=B'C+46C=A'B'C+A&C+ABC=,/+,%+%=(/'%6')'=(可匕工)画出电路为:则:Y=Z接电路为:3¾%J %41IΛβ与。
数字电路复习题
一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的CMOS与非门,在使用时不用的输入端悬空即可()2、TTL与非门的输入端接地时,其输入电流为零()3、在TTL门电路输出需要线与连接时,必须使用集电极开路门()4、组合逻辑电路中一定含有触发器()5、由卡诺图化简法得出的表达式不一定是最简表达式()6、基本RS触发器受触发脉冲CP控制()7、JK触发器,J=K=1时是计数状态()8、译码器是时序逻辑电路()9、组成七进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压相同()一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的TTL与非门,在使用时不用的输入端悬空即可()2、CMOS与非门的输入端接地时,其输入电流为零()3、对于低电平有效的“三态与非门”,当控制端E=1时是高阻态()4、组合逻辑电路的输出不但和现在的输入有关还和原状态有关()5、由公式化简法得出的表达式不一定是最简表达式()6、同步RS触发器受触发脉冲CP控制()7、JK触发器,当置“1”端S D=0时触发器的状态为“1”()8、计数器是时序逻辑电路()9、组成十进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压不相同()一选择题1、在二进制译码器中,若输入有4位代码,则输出有()信号。
① 2个②4个③8个④16个2、在下列电路中,只有()属于组合逻辑电路。
①触发器②计数器③数据选择器④寄存器3、组合逻辑电路的竞争-冒险是由于()引起的。
①电路不是最简②电路有多个输出③电路中存在延迟④电路使用不同的门电路4、能实现从多个输入端中选出一路作为输出的电路称为()。
①触发器②计数器③数据选择器④译码器5、能完成两个1位二进制数相加并考虑到低位来的进位的器件称为()①编码器②译码器③全加器④半加器6、只本位数而不考虑低位来的进位的加法称为()①全加②半加③全减④半减7、用代码代表特定信号或将代码赋予特定含义的过程称为()①译码②编码③数据选择④奇偶校验8、把代码的特定含义翻译出来得过程称为()①译码②编码③数据选择④奇偶校验9、如需要判断两个二进制数的大小或相等,可以使用()电路。
数字电路复习题及答案
《数字电子技术基础》复习题一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.处理 b 的电子电路是数字电路。
(a)交流电压信号(b)时间和幅值上离散的信号(c)时间和幅值上连续变化的信号(d)无法确定2.用不同数制的数字来表示2004,位数最少的是 d 。
(a)二进制(b)八进制(c)十进制(d)十六进制3.最常用的BCD码是 b 。
(a)5421码(b)8421码(c)余3码(d)循环码4.格雷码的优点是 c 。
(a)代码短(b)记忆方便(c)两组相邻代码之间只有一位不同(d)同时具备以上三者5.两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是 a 。
(a)与非(b)或非(c)同或(d)异或6.已知F=ABC+CD,选出下列可以肯定使F=0的取值 d(a)ABC=011 (b)BC=11 (c)CD=10 (d)BCD=1117.2004个1连续异或的结果是 a 。
(a)0 (b)1 (c)不唯一(d)逻辑概念错误二、填空题(请在空格中填上合适的词语,将题中的论述补充完整)1.5的5421BCD码是0101 这个是8421码的。
2.逻辑表达式中,异或的符号是⊕,同或的符号是⊙。
3.逻辑函数常用的表示方法有真值表、逻辑函数式、逻辑图和卡诺图。
4.用代数法化简逻辑函数需要一定的经验和技巧,不容易确定化简结果是否是最简。
5.用卡诺图化简逻辑函数,化简结果一般是最简与-或式。
一.选择填空题(以下每小题后均给出了几个可供选择的答案,请选择其中一个最合适的答案填入空格中)1.实体(ENTITY)描述一个设计单元的 C D 的信息。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元2.结构体(ARCHITECTURE)用于描述设计单元的 A D 。
(a)行为、元件及连接关系(b)元件、子程序、公用数据类型(c)名称和端口的引脚等(d)可编译的设计单元3.在VHDL语言中,ARCHITECTURE中的语句都是 B 执行的语句。
(完整版)数字电路期末复习试题和答案解析
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
10套数字电路复习题(带完整答案)
Made by 遇见第一套一.选择题(18分)1.以下式子中不正确的是()a.1?A=Ab.A+A=Ac.d.1+A=12.已知下列结果中正确的是()a.Y=Ab.Y=Bc.Y=A+Bd.3.TTL反相器输入为低电平时其静态输入电流为()a.-3mAb.+5mAc.-1mAd.-7mA4.下列说法不正确的是()a.集电极开路的门称为OC门b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门输出端直接连接可以实现正逻辑的线或运算d利用三态门电路可实现双向传输5.以下错误的是()a.数字比较器可以比较数字大小b.实现两个一位二进制数相加的电路叫全加器c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器6.下列描述不正确的是()a.触发器具有两种状态,当Q=1时触发器处于1态b.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为()a.“110” b.“100” c.“010” d.“000”8、下列描述不正确的是()a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b.寄存器只能存储小量数据,存储器可存储大量数据。
c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展。
c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。
(完整版)数电各章复习题及答案
第1章 逻辑代数基础一、选择题(多选题)1.以下代码中为无权码的为 。
A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.一位十六进制数可以用 位二进制数来表示。
A. 1B. 2C. 4D. 163.十进制数25用8421BCD 码表示为 。
A.10 101B.0010 0101C.100101D.101014.与十进制数(53.5)10等值的数或代码为 。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)85.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)26.常用的B C D 码有 。
A.奇偶校验码B.格雷码C.8421码D.余三码7.与模拟电路相比,数字电路主要的优点有 。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强8. 逻辑变量的取值1和0可以表示: 。
A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无9.求一个逻辑函数F 的对偶式,可将F 中的 。
A .“·”换成“+”,“+”换成“·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中“0”换成“1”,“1”换成“0”E.常数不变10. A+BC= 。
A .A +B B.A +C C.(A +B )(A +C ) D.B +C11.在何种输入情况下,“与非”运算的结果是逻辑0。
A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是112.在何种输入情况下,“或非”运算的结果是逻辑0。
A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为113.以下表达式中符合逻辑运算法则的是 。
A. C ·C =C 2B.1+1=10C.0<1D.A +1=114. 当逻辑函数有n 个变量时,共有 个变量取值组合?A. nB. 2nC. n 2D. 2n15. 逻辑函数的表示方法中具有唯一性的是 。
(完整版)数字电路期末复习题及答案
(完整版)数字电路期末复习题及答案数字电路期末复习题及答案⼀、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1 和0 来表⽰。
2、分析数字电路的主要⼯具是逻辑代数,数字电路⼜称作逻辑电路。
3、逻辑代数⼜称为布尔代数。
最基本的逻辑关系有与、或、⾮三种。
常⽤的⼏种导出的逻辑运算为与⾮或⾮与或⾮同或异或。
4、逻辑函数的常⽤表⽰⽅法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到⼀起可实现线与功能。
8、T T L与⾮门电压传输特性曲线分为饱和区、转折区、线性区、截⽌区。
9、触发器有2个稳态,存储8位⼆进制信息要8个触发器。
10、⼀个基本R S触发器在正常⼯作时,它的约束条件是R+S=1,则它不允许输⼊S=0且R=0的信号。
11、⼀个基本R S触发器在正常⼯作时,不允许输⼊R=S=1的信号,因此它的约束条件是R S=0。
12、在⼀个C P脉冲作⽤下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发⽅式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,⼜称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显⽰器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光⼆极管数码显⽰器,应采⽤低电平驱动的七段显⽰译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统⼀的时钟控制分为同步时序电路和异步时序电路。
⼆、选择题1、⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
B.2C.4D. 162、⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
数字电路总复习题
09级4班数字电路总复习题没有DAC 、ADC 部分一、填空题1.在逻辑电路中,任意时刻的输出状态仅取决于该时刻输入信号的状态,而与信号作用前电路的状态无关,这种电路称为 ;因此在电路结构上,一般由 组合而成;2.3510= 2, 101012= 103. 电路能产生周期的脉冲波形; 电路可将正弦波变成矩形波;4.三态门具有 、 、 三种状态,因此常用于 结构中;5.右图所示的波形是一个 进制 加、减法计数器的波形;若由触发器组成该计数器,触发器的个数应为 ,它有 个无效状态,分别为 和 ;6.组合逻辑电路的设计步骤为:① ; ② ; ③简化和变换逻辑表达式,从而画出逻辑图;7.欲将一个频率为10kH Z 的矩形波变换成频率为1kH Z的矩形波,应选用 电路;8.逻辑表达式C AB Y +A CD+A BD 的最小项之和的形式是:;9.分析组合逻辑电路的步骤为:① ;② ;③ ;④ 根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能;10.为实现图逻辑表达式的功能,请将多余输入端C 进行处理只需一种处理方法其中图Y 1、Y 2为TTL 电路,图Y 3、Y 4为CMOS 电路;Y 1的C 端应 ,Y 2的C 端应 ,Y 3的C 端应 ,Y 4的C 端应 ;11.在任何时刻,输出状态只决定于同一时刻各输入状态的组合,而与先前状态无关的逻 辑电路称为 ,而若逻辑电路的输出状态不仅与输出变量的状态有关,而且还与系统原先的状态有关,则称其为 ;12.双极性三极管饱和工作状态的条件是 ;13.正与门与 门等效;CP 0Q 1Q 2Q14.“逻辑相邻”是指两个最小项________因子不同,而其余因子________;15.数字比较器是用于对两数 ,以判断其 的逻辑电路; 16.数2转化为八进制数是 ,十六进制数是 ;17.在同步计数器中,各触发器的CP 输入端应接 时钟脉冲;18.有一两端输入的TTL 与非门带同类负载门的个数为N,已知门电路的|I IS |=,|I IH |=10μA,|I OL |=15mA |I OH |=400μA 试问电路带负载门个数N= ;19.四位双向移位寄存器T4194的功能表如表所示;由功能表可知,要实现保持功能,应使 ,当1 D R ,S 1=1,S 0=0时,电路实现 功能;20.图中所示电路中,当电路其他参数不变:仅R b 减小时,三极管的饱和程度 ;仅R C 减小时,三极管的饱和程度 ,它的饱和压降U CES ;21.TTL 反相器电气特性如图所示,该门电路输入短路电流I IS = ,高电平输入电流I IH = 若带同类门,其带负载能力N ≤ ;22.由555定时器构成的施密特触发器,已知电源电压U CC =9V 其正向阈值电压U+= ;负向阈值电压U-= ,回差电压△U T = ;23.某计数器的状态转换图如图所示,试问该计数器是一个 进制法计数器,它有 个有效状态, 个无效状态,该电路 自启动;若用JK 触发器组成,至少要 个;24.单稳态触发器的特点是电路有一个 和一个 ;25.TTL 或非门多余输入端的处理是 ;7.电路中的二极管均为理想二极管,判断各二极管的状态和输出电压V o的大小;D 1 ; D 2 ;D 3 ; V O ;26.555定时器构成的单稳态触发器,该电路是触发脉冲的 触发,有两种状态: 和 ;电路要求输入信号负脉冲的宽度必须 输出脉冲宽度;27.三个JK 触发器组成的计数器,最多有效状态是 个,它是 进制计数器;若要构成五进制计数器,最少需 个触发器,它的无效状态有 个;28.在下图所示的组合电路框图中 ,若A 1 , A 2 …A m 为输入逻辑变量 ,Y 1 ,Y 2…Yn 为输出逻辑函数,其输入和输出间的函数关系可表示为Y 1 = f 1 由此可见,组合电路的输出只决定于 而与 无关;29.十六进制数64H转换为十进制数则为;30.将二进制数11010102转换成十进制数是,八进制数是,十六进制数是;31.右图为555定时器构成的输入与输出的波形,该电路t w≈电路正常工作时,要求T W t w;32.已知如图a所示各电路输出电压波形如图b所示,填写电路名称;电路1为,电路2为,电路3 ;33.施密特触发器和单稳态触发器是一种脉冲电路,多谐振荡器是一种脉冲电路;34.若在时钟脉冲高电平期间RS端信号不发生变化,则同步RS触发器的状态变化是在时钟脉冲发生的,主从RS触发器的状态转变是在时钟脉冲发生的;35.TTL与非门电路中,为了提高工作速度采到了以下措施:1 ,2 ,3 ;二、选择题1.用555定时器组成的三种应用电路如下图所示,其中图a对应电路名称是,图b对应电路名称是,图c对应电路名称是;⑴施密特触发器;⑵单稳态触发器;⑶多谐振荡器;2.以下单元电路中,具有“记忆”功能的单元电路是:A、运算放大器;B、触发器;C、TTL门电路;D、译码器;3.以下各电路中属于组合逻辑电路有;A、编码器B、译码器C、寄存器D、计数器4.在数字电路中,晶体管的工作状态为:A、饱和;B、放大;C、饱和或放大;D、饱和或截止;5.图a 由555定时器组成的何种电路 ,已知图a 输入,输出脉冲波形如图b 所示,则输出脉冲的宽度Tw=A 单稳态触发器B 施密特触发器C 多谐振荡器⑴T W =⑵T W =⑶T W =2RC6.电路如图所示,指出能实现1n n Q AQ +=的电路是 ,实现1n n Q A Q +=的电路是 ,实现1n n Q A Q +=+的电路是 ;7.下图所示波形是一个 进制加法计数器的波形图;试问它有 个无效状态;A 二;B 四 ;C 六;D 八8.半加器的逻辑关系是A 、与非B 、或非C 、 与或非D 、异或9.有四个触发器的二进制计数器,它们有 种计数状态;A 、8B 、16;C 、 256D 、64;10.下列函数中等于A 的是 ;A 、A+1B 、A+A D 、AA+B11.图中所示电路中图 的逻辑表达式AB F =12.摩根定律反演律的正确表达式是:A 、;B A B A ⋅=+ B 、;B A B A +=+C 、;B A B A +=+D 、;B A B A ⋅=+13.在555定时器组成的三种电路中,能自动产生周期为T=R 1+2R 2C 的脉冲信号的电路是 ; ⑴施密特触发器 ;⑵单稳态触发器 ;⑶多谐振荡器;14.指出四变量A 、B 、C 、D 的最小项应为A 、)(D C AB + B 、DC B A +++C 、D C B A +++ D 、CD B A15.右图CT54H 系列的TTL 门电路的输出状态A 、高电平B 、低电平C 、高阻态D 、无法确定;16.指出下列各种类型的触发器中能组成移位寄存器的应该是A 、基本RS 触发器B 、同步RS 触发器C 、主从结构触发器D 、维持阻塞触发器;17.下列说法正确的是:A 、单稳态触发器是振荡器的一种B 、单稳态触发器有两个稳定状态C 、JK 触发器是双稳态触发器D 、振荡器有两个稳定状态18.图示为一简单的编码器,其中E 、F 、G 是一般信号,A 、B 是输出二位二进制代码变量,今令 AB = 10 ,则输入的信号是 ;A 、EB 、FC 、G19.设所有触发器的初始状态皆为0,找出下图各触发器在时钟信号作用下输出电压波形不为0的是: 图 ;20.组合逻辑电路任何时刻的输出信号与该时刻的输入信号 ,与电路原来所处的状态A 、关,无关B 、无关,有关C 、有关,无关D 、有关,有关21.在函数K=AB+CD 的真值表中,F=1的状态有多少个A 、2B 、4C 、6D 、7;E 、1622.电路如图所示,这是由定时器构成的:A 多谐振荡器B 单稳态触发器C 施密特触发器D 双稳态触发器23.如图所示TTL 电路中逻辑表达式为Y=A+B 的是 ;24.欲将一正弦波信号转换为与之频率相同的矩形脉冲信号,应采用:A 、单稳态触发器B 、施密特触发器C 、 A/D 转换器 D 、移位寄存器25. 74LS138是3线—8线译码器,译码为输入低电平有效,若输入为A 2A 1A 0=100时,输出01234567Y Y Y Y Y Y Y Y 为A 、00010000B 、11101111C 、D 、0000010026.下列数中最小数是 ;A 、 2610B 、10008421BCDC 、100102D 、37827.下列触发器中只有计数功能的是 ;A 、RS 触发器B 、JK 触发器C 、D 触发器 D 、T 触发器28.逻辑电路如图所示,其逻辑函数式为: A 、;B A B A + B 、;AB B A +C 、;B A B A +D 、;A AB +29.在图中,选择能实现给定逻辑功能A Y =的电路 ;30.TTL 与非门中多余的输入端应接电平是:A 、低B 、高C 、地D 、悬空31.特性征方程中含有约束条件的触发器是:A 、主从RS 触发器B 、主从JK 触发器C 、JK 边沿触发器D 、D 边沿触发器32.CMOS 传输门相当于一个:A 、与门B 、非门C 、或门D 、开关33.不能用来描述组合逻辑电路的是:A 、真值表B 、卡诺图C 、逻辑图D 、驱动方程34.下列电路中,不属于组合电路的是:A 、数字比较器B 、寄存器C 、译码器D 、全加器35.下列逻辑代数运算错误的是:A 、A+A=AB 、A 0=⋅AC 、A ·A = 1D 、A+1=A36.NMOS 管的开启电压U GSth =2V 外加漏源电压U DD =10V ,为使管子截止,则要求U GSth1 >2V 2=2V 3<2V37.二进制数B 转换为十进制数则为:A 、B 、11.75C 、D 、38.JK 触发器的特征方程为:A 、1n n n J K Q Q Q +=+B 、 Q Q n n K J +=+1C 、 Q Q n n K J +=+1D 、 Q Q nn K J +=+139.二进制加法计数器从0 计到十进制数12时,需要个 触发器构成,它有 个无效状态;A 、4B 、3C 、8D 、1640.下列逻辑代数运算错误的是:A 、A 00=⋅B 、A+1=AC 、A A =⋅1D 、A+0=A41.如图所示CMOS 电路中逻辑表达式Y=A 的是 ;42.逻辑函数LA 、B 、C 、D=()()15.14.13.12.11.109,6,5,2,1d m +∑ 化简结果为:A 、D C A D CB DC A ++ B 、D C A D C B CD A ++C 、D C D C + D 、CD D C +43.当Cr=0时,移位寄存器处于状态:A 、保持B 、左移C 、右移D 、清除三、判断题1.编码器,译码器,数据选择器都属于组合逻辑电路;2.请将下列触发器的特性方程与其对应触发器用线连接起来特性方程中,触发器的输入端用字符A 、B …….表示;1 T 触发器 a 1n n n Q AQ BQ +=+2 RS 触发器 b 1n Q A +=3 JK 触发器 c 1 0n n Q A BQ AB +=+=4 D 触发器 d 1n n n Q AQ A Q +=+3.化简逻辑函数,就是把逻辑代数式写成最小项和的形式;4.对于TTL 数字集成电路来说,在使用中应注意:电源电压极性不得接反,其额定值为5V;5.主从RS 触发器能够克服空翻,但不能消除不定态;6.二进制加法计数器从0计数到十进制24时,需要5个触发器构成,有7个无效状态;7.在所示的反向器电路中,为了加深三极管的饱和深度,可以采用下列方法中的哪一种 在可以采用的方法后面画√,在不可以采用的方法后面画×;1三极管的β 2减小R C3减小R 2 4减小E Q5 加大R 38.“同或”逻辑关系是,输入变量到值相同输出为1;取值不同,输出为零;9.有8个触发器数目的二进制计数器,它具有256个计数状态;10.单稳态触发器中,欲加大输出脉冲宽度,可增加输入脉冲宽度;11.某一时刻编码器只能对一个输入信号进行编码;12.要实现图中各TTL 门电路输出端所示的逻辑关系,各电路的解法是否正确a b c d13.常用逻辑门电路的真值表如下表所示,试判断它们分别属于哪种类型门电路.即F 1、F 2、F 3、F 4和F 5分别属于何种常用逻辑门;F 1 ;F 2 ;F 3 ; F 4 ;F 5 ;14.用二进制代码表示某一信息称为编码;反之把二进制代码所表示的信息翻译出来称为译码;15.数字钟计时是否准确主要取决于计数器的精度;16.N 进制计数器可以实现N 分频;17.利用卡诺图化简逻辑表达式时,只要是相邻项即可画在包围圈中;18.下图是用D 触发器组成的寄存器电路;当在u i 端随CP 脉冲依次输入1011时,经过四个CP 脉冲后,串行输出端的状态是1011;Q 1Q 2Q 3Q 4的初始状态是0000;19.TTL 与非门输出端不能并联使用;20.为了确保逻辑输出的确定性,JK 触发器的J 和K 输入端不能同时为逻辑高电平1 ;21.译码器、计数器、全加器、寄存器都是组合逻辑电路;22.判断图中所示各CMOS 电路的逻辑表达式是否正确;对者√ 错的打×;23.C B A Y ⋅=的对偶式是C B A Y ++='24.连续异或85个“1”的结果是0 ;25.全加器的输出不仅取决于输入,同时还取决于相邻低位的进位,因此说全加器属于时序逻辑电路;26.当TTL 门电路的输入端接地时,才称之为该输入端所接为逻辑低电平;27.四位移位寄存器经过4个CP 脉冲后,四位数码恰好全部移入寄存器,因此可以得到四位串行输出;28.对于TTL 数字集成电路来说,在使用中应注意:不使用的输入端接1;29.数据选择器能从多个输入信号中选择2个信号送到输出器;A B F 1 F 2 F 3 F 4 F 5 0 0 0 1 0 0 1 0 1 1 1 0 1 0 1 0 1 1 0 1 0 1 1 0 0 1 1 030.两个不同最小项乘积恒为零;31.如果在时钟脉冲CP=1的期间,由于干扰的原因使触发器的数据输入信号经常有变化,此时不能选用TTL 主从型结构的触发器,而应选用边沿型和维持阻塞型的触发器;32.对于低电平输入有效的基本RS 触发器,其RS 端的输入信号不得同时为低电平;33.对于高电平输入有效的基本RS 触发器,其RS 端的输入信号不得同时为高电平;34.判断下图所示各触发器中哪些触发器的状态1n n Q Q += ;35.要实现图中各TTL 电路输出端所示的逻辑关系,各电路的接法是否正确;36.图中均为TTL 电路,试问哪些电路能实现CD AB +的逻辑关系37.C B A Y ⋅=的对偶式是C B A Y ++=' ;38.TTL 与非门输入端可以接意值电阻;39.对于TTL 数字集成电路来说,在使用中应注意;输入端可以串有电阻器,但其数值不应大于关门电阻;四、计算题本题分,共题1.利用卡诺图化简:Y+ABCABD++=++CADCDCABDCA2.试分析下图时序电路的逻辑功能,写出驱动方程状态方程和输出方程;3.分别写出如图所示的各触发器次态的逻辑函数表达式;4.写出如图所示电路逻辑表达式,并将其化简后用最简单的组合电路实现此组合电路; 5.如图a所示逻辑电路,已知CP为连续脉冲,如图b所示,试画出Q1,Q2的波形;6.用5G555设计一个多谐振荡器,要求输出脉冲的振荡频率为f 0 = 20KHz 占空比D = 25% ;7.图a 是555定时器构成的单稳态电路,已知u i 和u c 的波形见图b;1对应画出u o 的波形;2估算脉宽t w 的数值;8.十进制计数器T4160构成的计数器电路如图所示,试分析该电路是几进制计数器,画出状态转换图;T4160的功能表见下表;9.用代数法将下列函数化简为最简与或表达式; 1;)(AC BC AB C B A ABC Y ++⋅+++= 2G BC E C B D C B C D AC B A Y +++++=10.在图中所示的时序电路中,X 为控制信号,Q 1、Q 2为输出信号,CP 为一连续脉冲;1画出其状态转换图;2说明电路的功能;11.设计一多数表决电路;要求A 、B 、C 三人中只要有半数以上同意,则决议就能通过;但A 还具有否决;计算振荡器振荡12.用555定时器组成的多谐振荡器电路如下图所示,已知:V cc=15V,R1=R2=5K,C=F周期T;13.设计一个组合电路,其输入是十进制数的8421编码,输出为3循环码,见真值表;14.某产品有A、B、C、D四项质量指标;规定:A必须满足要求,其它三项中只要有任意两项满足要求,产品算合格,试列出真值表,通过卡诺图求出产品合格的最简与或表达式,并画出用与非门实现的逻辑图;15.电路如图所示,已知:CMOS与非门U OL=0V、U OH=5V、I OH=、三极管β=40、U BE=、U CES=;为实现F=AB的逻辑功能,求R b的取值范围;16.如图所示电路图中,试问在哪些输入情况输出Z=117.已知OC 门I OL ≤25mA 、I OH ≤100,用OC 门驱动三极管电路;已知三极管β=20、U BES =、U CES =;求电路中R b 的到值;18.1证明等式:C AB C B C A AB +=++2化简函数:Y 1=∑mn 0,1,3,5,8,9+∑d 10,11,12,13,14,1519.试分析如图所示电路,写出驱动方程,状态方程,画出状态图,说明计数器类型;20.触发器电路如图所示,试根据CP,A,B 的波形,对应画出输出端Q 的波形,设触发器的初试状态为0;21.下图是555定时器构成的施密特触发器,已知电源电压V CC =12V ,求:1电路的U T+,U T-和△U T 各为多少2如果输入电压波形如图,试画出输出u O 的波形;3若控制端接至+6V ,则电路的U T+,U T-和△U T 各为多少22.将下图所示电路化简成最简与或表达式;23.试判断如图所示电路中硅三极管工作在什么状态 并求集电极电位;五、综合题1.分析下图时序电路的逻辑功能,写出电路驱动方程状态方程,画出状态转换图;2.分析图中所示的时序电路;写出电路的驱动方程和状态方程;画出完整的状态转换图,画出时序图至少有六个CP;假设触发器的初态均为0;3.由理想二极管组成的幅度选择电路如图所示,试求电路的输出电压U O 值,电流I 值;4.试用图中所示的或非门实现下列函数:1;1A F = 2;2AB F = 3;3B A F += 4;4B A F ⊕=5.在各种功能的触发器中,若输入端用A,B 单端输入用A,双端输入A,B 表示,请根据表对应写出JK 触发器,D 触发器和T 触发器的现状;6.写出图中所示电路的最简与或表达式;7.下图所示是一什么电路,其特点是什么8.化简图所示的电路,要求化简后的电路逻辑功能不变;9.用卡诺图化简下列函数,并用与非门画出逻辑电路图;FA 、B 、C 、D=Σ0、2、6、7、8、9、10、13、14、1510.画出如图所示各触发器在时钟脉冲作用下输出端的电压波形;设所有触发器的初始状态皆为Q = 0;11.1或非门能否作反相器使用若可以其输入端如何连接2写出下图CMOS 门电路输出函数式:12.画出如图时序电路的状态转换图和时序图;13.已知逻辑函数A C C B B A F ++=,试用真值表,卡诺图及逻辑图表示;14.有一个“与非”门组成的基本S-R 锁存器2当输入脉冲如图b波形时重复上述练习;15.根据要求完成下列各题;利用二输入端与非门组成非门、与门、或门、或非门和异或门,要求列出表达式并画出最简逻辑图;16.分析如图所示逻辑电路的逻辑功能,设各触发器的初始状态均为“0”,试列出它的表达式,画出Q0、Q1、Q2的工作波形图;17.电路如图所示,写出状态方程,列状态转换表,画出状态转换图,并说明该电路的逻辑功能;1写出电路的驱动方程和状态方程;2画出状态转换图,判断能否启动;3说明该电路的逻辑功能;。
数字电路复习题(含答案)
一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为1 、0两个;写出从(000)2依次加1的所有3位二进制数:000、001、010、011、100、101、110、111 。
2.13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。
完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。
4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。
TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS 。
5.要对256个存贮单元进行编址,则所需的地址线是8 条。
6.输出端一定连接上拉电阻的是OC 门;三态门的输出状态有1 、0 、高阻态三种状态。
7.施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。
8.下图是由触发器构成的时序逻辑电路。
试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当R D=1时,Q0Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。
(图一)1.和二进制数(111100111.001)等值的十六进制数是( B )A.(747.2)16B.(1E7.2)16C.(3D7.1)16D.(F31.2)16R CP2.和逻辑式BACBAC++相等的式子是( A )A.AC+B B. BC C.B D.BCA+3.32位输入的二进制编码器,其输出端有( D )位。
A. 256B. 128C. 4D. 54.n位触发器构成的扭环形计数器,其无关状态数为个( B ) A.2n-n B.2n-2n C.2n D.2n-15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数 (34.2 )8的等值二进制数为11100.01 ;十进制数 98 的8421BCD 码为10011000 。
(完整版)数字电路期末复习含答案
数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。
2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。
3. 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。
4. A B +AB A AB += A +B ,AB AB += A 。
5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。
6. 编码器的功能是将输入信号转化为 二进制代码输出 。
7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。
所以时序电路具有 记忆 性。
8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。
9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n -1 。
10. 寄存器可分成 数码 寄存器和 移位 寄存器。
11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。
12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。
13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。
14. 施密特触发器具有 回差 现象,又称 滞回 特性。
15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。
16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。
17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。
18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。
19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。
二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
09级4班《数字电路》总复习题(没有D AC 、ADC 部分!!)一、填空题1.在逻辑电路中,任意时刻的输出状态仅取决于该时刻输入信号的状态,而与信号作用前电路的状态无关,这种电路称为 。
因此在电路结构上,一般由组合而成。
2.(35)10=( )2, (10101)2=( )103. 电路能产生周期的脉冲波形; 电路可将正弦波变成矩形波。
4.三态门具有 、 、 三种状态,因此常用于 结构中。
5.右图所示的波形是一个 进制 (加、减)法计数器的波形。
若由触发器组成该计数器,触发器的个数应为 ,它有 个无效状态,分别为 和 。
6.组合逻辑电路的设计步骤为: ① ; ② ;③简化和变换逻辑表达式,从而画出逻辑图。
7.欲将一个频率为10kH Z的矩形波变换成频率为1kH Z 的矩形波,应选用 电路。
8.逻辑表达式C AB Y +A CD+A B D的最小项之和的形式是:。
9.分析组合逻辑电路的步骤为:① ;② ;③ ;④ 根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能。
10.为实现图逻辑表达式的功能,请将多余输入端C 进行处理(只需一种处理方法)其中图Y 1、Y 2为TTL 电路,图Y3、Y 4为CMOS 电路。
Y 1的C 端应 ,Y2的C端应 ,Y 3的C端应 ,Y4的C端应 。
11.在任何时刻,输出状态只决定于同一时刻各输入状态的组合,而与先前状态无关的逻 辑电路称为 ,而若逻辑电路的输出状态不仅与输出变量的状态有关,而且还与系统原先的状态有关,则称其为 。
12.双极性三极管饱和工作状态的条件是 。
CP 0Q 1Q 2Q13.正与门与 门等效。
14.“逻辑相邻”是指两个最小项________因子不同,而其余因子________。
15.数字比较器是用于对两数 ,以判断其 的逻辑电路。
16.数(11011011)2转化为八进制数是 ,十六进制数是 。
17.在同步计数器中,各触发器的CP 输入端应接 时钟脉冲。
18.有一两端输入的TTL与非门带同类负载门的个数为N ,已知门电路的|IIS |=1.5mA ,|IIH |=10μA,|IOL |=15mA |I OH |=400μA 试问电路带负载门个数N= 。
19.四位双向移位寄存器T4194的功能表如表所示。
由功能表可知,要实现保持功能,应使 ,当1 D R ,S 1=1,S 0=0时,电路实现 功能。
20.图中所示电路中,当电路其他参数不变:仅R b 减小时,三极管的饱和程度 ;仅R C 减小时,三极管的饱和程度 ,它的饱和压降UCES 。
21.TTL 反相器电气特性如图所示,该门电路输入短路电流I IS =( ),高电平输入电流I IH =( )若带同类门,其带负载能力N ≤( )。
22.由555定时器构成的施密特触发器,已知电源电压UCC =9V其正向阈值电压U+= ;负向阈值电压U-= ,回差电压△U T = 。
23.某计数器的状态转换图如图所示,试问该计数器是一个 进制法计数器,它有 个有效状态, 个无效状态,该电路 自启动。
若用J K触发器组成,至少要 个。
24.单稳态触发器的特点是电路有一个 和一个 。
25.TTL 或非门多余输入端的处理是 。
7.电路中的二极管均为理想二极管,判断各二极管的状态和输出电压V o 的大小。
D 1 ; D 2 ;D3 ;V O 。
26.555定时器构成的单稳态触发器,该电路是触发脉冲的 触发,有两种状态: 和 ;电路要求输入信号负脉冲的宽度必须 输出脉冲宽度。
27.三个JK触发器组成的计数器,最多有效状态是 个,它是 进制计数器;若要构成五进制计数器,最少需 个触发器,它的无效状态有 个。
28.在下图所示的组合电路框图中,若A1,A2…A m为输入逻辑变量,Y1,Y2…Yn为输出逻辑函数,其输入和输出间的函数关系可表示为Y1=f1由此可见,组合电路的输出只决定于而与无关。
29.十六进制数(64)H转换为十进制数则为。
30.将二进制数(1101010)2转换成十进制数是,八进制数是,十六进制数是。
31.右图为555定时器构成的输入与输出的波形,该电路t w≈电路正常工作时,要求TW t w。
32.已知如图(a)所示各电路输出电压波形如图(b)所示,填写电路名称。
电路1为,电路2为,电路3 。
33.施密特触发器和单稳态触发器是一种脉冲电路,多谐振荡器是一种脉冲电路。
34.若在时钟脉冲高电平期间RS端信号不发生变化,则同步RS触发器的状态变化是在时钟脉冲发生的,主从RS触发器的状态转变是在时钟脉冲发生的。
35.TTL与非门电路中,为了提高工作速度采到了以下措施:(1),(2),(3) 。
二、选择题1.用555定时器组成的三种应用电路如下图所示,其中图(a)对应电路名称是,图(b)对应电路名称是,图(c)对应电路名称是。
⑴施密特触发器;⑵单稳态触发器;⑶多谐振荡器。
2.以下单元电路中,具有“记忆”功能的单元电路是:( )A、运算放大器;B、触发器;C、TTL门电路;D、译码器;3.以下各电路中属于组合逻辑电路有 。
A 、编码器B 、译码器C 、寄存器 D、计数器4.在数字电路中,晶体管的工作状态为:( )A 、饱和;B 、放大;C 、饱和或放大;D 、饱和或截止;5.图(a)由555定时器组成的何种电路 ,已知图(a)输入,输出脉冲波形如图(b)所示,则输出脉冲的宽度Tw=(A) 单稳态触发器(B) 施密特触发器 ﻩ(C) 多谐振荡器⑴T W =2.2RC⑵TW =1.1RC⑶T W =2RC6.电路如图所示,指出能实现1n n Q AQ +=的电路是 ,实现1n n Q A Q +=的电路是 ,实现1n n Q A Q +=+的电路是 。
7.下图所示波形是一个 进制加法计数器的波形图。
试问它有 个无效状态。
A 二; B 四 ;C 六; D 八8.半加器的逻辑关系是 ( )A 、与非B 、或非C 、 与或非 D、异或9.有四个触发器的二进制计数器,它们有 种计数状态。
A 、8 B、16; C、 256 D 、64。
10.下列函数中等于A 的是 。
A 、A+1B 、A+A D、A (A+B)11.图中所示电路中图 的逻辑表达式AB F =12.摩根定律(反演律)的正确表达式是:( )A 、;B A B A ⋅=+ B 、;B A B A +=+C 、;B A B A +=+ D、;B A B A ⋅=+13.在555定时器组成的三种电路中,能自动产生周期为T=0.69(R 1+2R 2)C 的脉冲信号的电路是 。
⑴施密特触发器 ;⑵单稳态触发器 ;⑶多谐振荡器。
14.指出四变量A 、B 、C 、D 的最小项应为( )A 、)(D C AB + B 、DC B A +++C、D C B A +++ D 、CD B A15.右图CT 54H 系列的TTL 门电路的输出状态( )A 、高电平B 、低电平C 、高阻态D 、无法确定;16.指出下列各种类型的触发器中能组成移位寄存器的应该是( )A 、基本RS 触发器B 、同步RS 触发器C 、主从结构触发器 D、维持阻塞触发器;17.下列说法正确的是:( )A、单稳态触发器是振荡器的一种 B 、单稳态触发器有两个稳定状态C 、JK 触发器是双稳态触发器D 、振荡器有两个稳定状态18.图示为一简单的编码器,其中E 、F、G 是一般信号,A 、B是输出二位二进制代码变量,今令 A B = 10 ,则输入的信号是 ( )。
A 、E B、F C 、G19.设所有触发器的初始状态皆为0,找出下图各触发器在时钟信号作用下输出电压波形不为0的是: 图 。
20.组合逻辑电路任何时刻的输出信号与该时刻的输入信号( ),与电路原来所处的状态( )A 、关,无关 B、无关,有关 C、有关,无关 D 、有关,有关21.在函数K =AB+CD 的真值表中,F=1的状态有多少个?( )A、2 B 、4 C 、6 D、7; E 、1622.电路如图所示,这是由定时器构成的:( )A 多谐振荡器B 单稳态触发器C 施密特触发器 D 双稳态触发器23.如图所示TTL 电路中逻辑表达式为Y=A +B的是 。
24.欲将一正弦波信号转换为与之频率相同的矩形脉冲信号,应采用:( )A 、单稳态触发器B 、施密特触发器 C、 A/D 转换器 D 、移位寄存器25. 74LS 138是3线—8线译码器,译码为输入低电平有效,若输入为A 2A 1A 0=100时,输出 01234567Y Y Y Y Y Y Y Y 为A 、00010000 B、11101111 C 、11110111 D 、26.下列数中最小数是 。
A 、 (26)10 B 、(1000)8421BCD C、(10010)2 D 、(37)827.下列触发器中只有计数功能的是 。
A 、RS 触发器B 、JK触发器C 、D触发器D 、T '触发器28.逻辑电路如图所示,其逻辑函数式为:( )A 、;B A B A + B 、;AB B A +C 、;B A B A +D 、;A AB +29.在图中,选择能实现给定逻辑功能A Y =的电路 。
30.T TL与非门中多余的输入端应接电平是:( )A 、低 B、高 C 、地 D 、悬空31.特性征方程中含有约束条件的触发器是:( )A 、主从RS 触发器B 、主从JK 触发器C 、JK 边沿触发器D 、D 边沿触发器32.CMOS 传输门相当于一个:( )A 、与门B 、非门C 、或门D 、开关33.不能用来描述组合逻辑电路的是:( )A 、真值表 B、卡诺图 C 、逻辑图 D 、驱动方程34.下列电路中,不属于组合电路的是:( )A 、数字比较器B 、寄存器 C、译码器 D 、全加器35.下列逻辑代数运算错误的是:( )A、A+A =A B、A 0=⋅A C、A·A = 1 D 、A+1=A36.NM OS管的开启电压UGS (t h)=2V 外加漏源电压U D D=10V ,为使管子截止,则要求U GS(th)(1) >2V (2)=2V (3)<2V37.二进制数(1011.11)B转换为十进制数则为:A 、11.55B 、11.75C 、11.99D 、11.3038.JK 触发器的特征方程为:( )A、1n n n J K Q Q Q +=+ B 、 Q Q n n K J +=+1 C 、 Q Q n n K J +=+1 D 、 Q Q nn K J +=+139.二进制加法计数器从0 计到十进制数12时,需要个 触发器构成,它有 个无效状态。
A 、4B 、3C 、8D 、1640.下列逻辑代数运算错误的是:( )A、A 00=⋅ B、A+1=A C 、A A =⋅1 D、A+0=A41.如图所示CMOS 电路中逻辑表达式Y=A 的是 。