第五章测试

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

1.下列选项中,能引起外部中断的事件是( )
A.键盘输入
B.除数为0
C.浮点运算下溢
D.访存缺页
2.单级中断系统中,中断服务程序内的执行顺序是( )
I.保护现场II.开中断Ⅲ,关中断Ⅳ.保存断点v.中断事件处理
Ⅵ.恢复现场Ⅶ.中断返回
A.I—V一Ⅵ一II一ⅦB.Ⅲ一I—V一Ⅶ
C.ⅡI一Ⅳ一V一Ⅵ一ⅦD.Ⅳ一I—V一Ⅵ一Ⅶ
3.某计算机有五级中断L4~L0,中断屏蔽字为M4M3M2MIM。

,Mi=l(。

≤i≤4)表示对L级中断进行屏蔽。

若中断响应优先级从高到低的顺序是L4- L0-L2-L1-L3,则L1的中断处理程序中设置的中断屏蔽字是( ).
A. 1 1 1 1 0
B.0 1 1 0 1
C.00011
D.0 1 0 1 0 4.某计算机处理器主频为50MHz,采用定时查询方式控制设备A的I/。

,查询程序运行一次所用的时钟周期数至少为500.在设备A工作期间,为保证数据不丢失,每秒需对其查询至少200次,则CPU用于设备A的I/。

的时间占整个CPU时间的百分比至少是( ).
A.0.02%
B.0.05070
C.0.20070
D.0.50%
5. 响应外部中断的过程中,中断隐指令完成的操作,除保护断点外,还包括( ).
I.关中断II.保存通用寄存器的内容Ⅲ,形成中断服务程序入口地址并送PC
A.仅I、ⅡB.仅I、Ⅲc.仅II、Ⅲ D. I、II、Ⅲ
6.设置中断排队判优逻辑的目的是( ).
A.产生中断源编码B.使同时提出的请求中的优先级别最高者得到及时响应
C.使CPU能方便地转入中断服务子程序D.提高中断响应速度
7.中断判优逻辑和总线仲裁方式相类似,下列说法正确的是( ).
I.在总线仲裁方式中,独立请求方式响应时间最快,是以增加控制线数为代价的
II.在总线仲裁方式中,计数器定时查询方式有一根总线请求(BR)和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高
Ⅲ.总线仲裁方式一般是指I/。

设备争用总线的判优方式,而中断判优方式~般是指I/。

设备争用CPU的判优方式Ⅳ.中断判优逻辑既可以通过硬件实现,也可以通过软件实

A. I、Ⅲ
B. I、Ⅲ、Ⅳ
C. I、II、Ⅳ
D. I、Ⅳ8.以下说法中错误的是( ).
A.中断服务程序一般是操作系统模块B.中断向量方法可提高中断源的识别速度
C.中断向量地址是中断服务程序的入口地址D.重叠处理中断的现象称为中断嵌套
9.当有中断源发出请求时,CPU可执行相应的中断服务程序’可以提出中断的有( )。

I.外部事件II –Cache Ⅲ.浮点数运算下溢Ⅳ.浮点数运算上溢
A. I、Ⅲ
B.II、Ⅲ、Ⅳ
C. I、Ⅳ
D. I、Ⅲ、Ⅳ
10.关于程序中断方式和DMA方式的叙述错误的是( )。

I.DMA的优先级比程序中断的优先级要高
II.程序中断方式需要保护现场,DMA方式不需要保护现场Ⅲ.程序中断方式的中断请求是为了报告CPU数据的传输结束,而DMA方式的中断请求完全是为了传送数据A.只有II B.II、ⅢC.只有Ⅲ D. I、IⅡ11.下列说法中错误的是( ).
I.程序中断过程是由硬件和中断服务程序共同完成的Ⅱ.在每条指令的执行过程中,每个总线周期要检查一次有
无中断请求
Ⅲ.检测有无DMA请求,一般安排在一条指令执行过程的末尾
Ⅳ.中断服务程序的最后指令是无条件转移指令
A.Ⅲ、Ⅳ
B.II、Ⅲ、Ⅳ
C.II、Ⅳ
D. I、II、Ⅲ、Ⅳ
12.能产生DMA请求的总线部件是( ).
I.高速外设II.需要与主机批量交换数据的外设Ⅲ.具有DMA接口的设备
A. 只有I
B. 只有Ⅲ
C. I 、III
D. II、Ⅲ
1 3.中断响应由高到低的优先次序宜用( ).
A.访管一程序性一机器故障B.访管一程序性一重新启动C.外部一访管一程序性D.程序性一I/。

一访管1 4.在具有中断向量表的计算机中,中断向量地址是( ). A.子程序入口地址B.中断服务程序的入口地址C.中断服务程序入口地址的地址D.中断程序断点
1 5.中断响应是在( )。

A.一条指令执行开始B.一条指令执行中间
C.一条指令执行之末 D._条指令执行的任何时刻
1 6.在下列情况下,可能不发生中断请求的是( )。

A. DMA操作结束B.一条指令执行完毕
C.机器出现故障D.执行“软中断”指令
1 7.主存故障引起的中断是( )
A.I/。

中断B.程序性中断C.机器校验中断D.外中断
1 8.在配有通道的计算机系统中,用户程序需要输入/输出时,引起的中断是( )。

A.访管中断B.I/O中断C.程序性中断D.外中断
1 9.某计算机有4级中断,优先级从高到低为1-2-3- 4。

若将优先级顺序修改,改后l级中断的屏蔽字为1101,2级中断的屏蔽字为0100,3级中断的屏蔽字为1111,4级中断的屏蔽字为0101,则修改后的优先顺序从高到低为( )。

A.1—2—3—4 B.3—1—4—2 C.1—3—4—2 D.2—1—3—4
20.下列不属于程序控制指令的是( )。

A.无条件转移指令B.有条件转移指令C.中断隐指令D.循环指令
2 1.在中断响应周期中,CPU主要完成的工作是( )。

A.关中断,保护断点,发中断响应信号并形成向量地址B.开中断,保护断点,发中断响应信号并形成向量地址C.关中断,执行中断服务程序
D.开中断,执行中断服务程序
22.在中断周期中,由( )将允许中断触发器置0。

A.关中断指令B.中断隐指令C.开中断指令D.中断服务程序
23.CPU响应中断时最先完成的步骤是( )。

A.开中断B.保存断点C.关中断D.转入中断服务程序
24.设置中断屏蔽标志可以改变( )。

A.多个中斯源的中断请求优先级B.删对多个中断请求响应的优先次序
C.多个中断服务程序开始执行的顺序D.多个中断服务程序执行完的次序
25.在CPU响应中断时,保护两个关键的硬件状态是( )。

A.PC和IR B.PC和PSW c.AR和IR D.AR 和PSW
26.在各种I/O方式中,中断方式的特点是( ),DMA 方式的特点是( )。

A.CPU与外设串行工作,传送与主程序串行工作
B. CPU与外设并行工作,传送与主程序串行工作
C. CPU与外设串行工作,传送与主程序并行工作
D. CPU与外设并行工作,传送与主程序并行工作27.在DMA传送方式中,由( )发出DMA请求,在传送期间总线控制权由( )
掌握。

A.外部设备、CPU B.DMA 控制器、DMA控制器
C.外部设备、DMA控制器 D. DMA 控制器、内存
28.下列叙述中( )是正确的。

A.程序中断方式和DMA方式中实现数据传送都需要中断请求
B.程序中断方式中有中断请求,DMA方式中没有中断请求C.程序中断方式和DMA方式中都有中断请求,但目的不同
D.DMA要等指令周期结束时才可以进行周期窃取29.以下关于DMA方式进行I/O的描述中,正确的是( )。

A.一个完整的DMA过程,部分由DMA控制器控制,部分由CPU控制
B.一个完整的DMA过程,完全由CPU拉制
C.一个完整的DMA过程,完全由DMA控制器控制,CPU 不介入任何控制
D.一个完整的DMA过程,完全由CPU采用周期挪用法控制
30.CPU响应DMA请求的条件是当前( )执行完。

A.机器周期B.总线周期C.机器周期和总线周期
D.指令周期
3 1.关于中断和DMA,下列说法正确的是( )。

A.DMA请求和中断请求同时发生时,响应DMA请求B.DMA请求、非屏蔽中断、可屏蔽中断都要在当前指令结束之后才能被响应
C.非屏蔽中断请求优先级最高,可屏蔽中断请求优先级最低
D.如果不开中断,所有中断请求就不能响应
32.以下有关DMA方式的叙述中,错误的是( ) 。

A.在DMA方式下,DMA控制器向CPU请求的是总线使用权
B.DMA方式可用于键盘和鼠标的数据输入
C.在数据传输阶段,不需要CPU介入,完全由DMA控制器控制
D.DMA方式要用到中断处理
33.在主机和外设的信息传送中,( )不是一种程序控制方式。

A.直接程序传送B.程序中断C.直接存储器存取(DMA) D.通道控制
34.CPU对通道的启动是通过( )实现的。

A.自陷B.中断C.I/O指令D.通道指令字
35.通道对CPU的请求形式是( ).
A.总线请求B.中断C.通道命令D.通道状态字
36.通道程序结束时引起的中断是( )o
A.机器校验中断B.I/O中断C.程序性中断D.外中断
37.在由多个通道组成的IO系统中,I/O系统的最大流量是( ).
A.各通道最大流量的最大值B.各通道最大流量之和C.各通道实际流量的最大值D.各通道实际流量之和38.中断发生时,程序计数器内容的保护和更新是由( )完成的。

A.硬件自动B.进栈指令和转移指令C.访存指令D.中断服务程序
39.在DMA方式传送数据的过程中,由于没有破坏( )的内容,所有CPU可以正常工作(访存除外)。

A.程序计数器B.程序计数器和寄存器C.指令寄存器D.堆栈寄存器
40.在DMA方式下,数据从内存传送到外设经过的路径是( )。

A.内存一数据总线一数据通路一外设B.内存一数据总线一DMAC一外设
C.内存一数据通路一数据总线一外设D.内存一CPU 一外设
41.DMA控制器和CPU可以同时使用总线。

42.所有的数据传送方式都必须由CPU控制实现。

43.一个更高优先级的中断请求可以中断另一个中断处理程序的执行。

44.外部设备一旦申请中断,便能立刻得到的响应。

45.一个通道可以连接多个外部设备控制器,一个外部设备控制器可以管理一台或多台
外部设备。

46.屏蔽所有的中断源,即为关中断。

47.I/O接口的编址方式分为单独编址和存储器映射两种。

48.DMA是主存与外设之间交换数据的方式,它也可用于主存与主存之间的数据交换。

49.CPU在响应中断后可以立即响应更高优先级的中断请求(不考虑中断优先级的动态
分配)。

50.连接到计算机单总线上的设备称为主设备。

51.与各中断源的中断级别相比较,CPU(或主程序)的级别最高。

52.DMA设备的中断级别比其他外设高,否则可能引起数据
丢失。

53.中断级别最高的是不可屏蔽中断。

54.一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求。

55.响应中断时暂停运行当前程序,自动转移到中断服务程序。

56.中断方式一般适用于随机出现的服务。

57.为了保证中断服务程序执行完毕以后,能正确返回到被中断的断点继续执行程序,
必须进行现场保存操作。

58.中断屏蔽技术是用中断屏蔽寄存器对中断请求线进行屏蔽控制,因此,只有多级
中断系统(提供多条中断请求输入线)才能采用中断屏蔽技术。

相关文档
最新文档