微机接口技术期末复习题及其答案

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

微机接口技术综合练

习题A.地址

总线

A.IF

=0 B.IF=1 B.数据

总线C.TF=0 D.TF=1

一.填空

C.地址和数

据总线

24.若8259A工作在优先级自动循

环方式,则

IRQ

4

1.接口的基本功能是输入缓冲和输出锁存。D.地址、数据和控制总

线

的中断请求被响应并且服务完毕

后,优先级最高的

2.数据输入/输出的三种方式

是程序控制、中断2.8086CPU的

I/O

地址空间为(A)

字节。

中断源是

(B )。

和DMA。A.64KB B.1MB A.IR

Q3B.IRQ5

3.在查询输入/输出方式下,外设必须

至少有两个C.256B D.1024B C.IR

Q0D.IRQ4

端口,一个是状态端口,另

一个是数据端口。

3.CPU在执行OUTDX,AL指令时,(B)

寄存器的

25.8086中断系统可

以管理(

C)种中

断。

4.如果某条数据线上传送的数字是1,则传送

数字内容送到地址总线上。A.16

B.1

K

1时刻数据线上的

电压为高

平。A.AL B .DX

C.25

6 D.128

5.如果某条数据线上传送的数字是0,则传送

数字B.C.AX

D.D

L

26.8086中断向量表

的大小为( B

)字

节。

0时刻数据线上的

电压为低电平。4.数据的输入输出指的

是(B

)进行数据交

换。

A.25

6 B.1024

6.DMA方式的中文意义是直接存储

,它适

A.CPU与存储

B.CPU与外

设C.2k D.64k

于存取批量高速数据传

送。

C.存储器与

外设

D.内存与外

27.软中断INTn(n=10H~FFH)的优

先级排列原则

7.在译码过程中,如果有一根地址线没用到,会有5.在给接口编址的过程中,如果有5根

地址线没有是(A )。

2个重叠地址。参加译码,则可能产生(C)个重

叠地址。

A.n值愈小级别越高

B.无优先级别

8.总线按传送信息的类别可分为:地址总线、

数A.52B.5

C.n值愈大级别越高

D.随应用而定

据总线、控制总线三

类。C.25

D.1

28.两片8259A级联后

可管理( A

)级中

断。

9.PCI总线属于现代高端总线。6.8086在执行INAL,DX指令时,DX寄

存器的内A.15

B.1

6

10.总线传输方式通常有三种:同步

传输、半

容送到

(A

上。C.32

D.6

4

同步

传输和异步传输。A.地址总线B.数据总

线

29.8086中断系统中优先级

最低的的是( C

11.在总线上完成一次数据传输一般要

经历如下阶B.C.存储器D.寄存

A.可屏蔽

中断

B.不可屏蔽

中断

段总线请求和仲裁阶段、寻址阶段、数据

传送阶

7.在中断输入/输出方式下,外设的

(B)线可用

C.单步中

断 D

.除法出

段、结束阶段。于向CPU发送中断请求

信号。

30.8255A工作在方式2(双向选通

I/O)时,(D

12.按总线在微机结构中所处的位置,总线可分为A.地

址B.状态

A.只能作输

入接口

片内总线、芯片总线、系统总线、外部总

线。

C.数

据D.其他

B.B.只能作输出

接口

13.系统总线按其性能可分为:高端总

线

和低

8.CPU在执行OUTDX,AL指令

时,(A

)寄

C.作输入口或作

输出口

总线。器的内容送到数据总线

上。

D.同时可作输入口、

输出口

14系统总线按其技术上的差异可分为传

统总线和A.AL B.DX 31.传输距离较近时,

常采用( D )。

现代总

线。C.AX D.D

L

A.串行接口B.简

单接口

15.8086CPU的外部中断引脚有INTR

NMI。

9.查询输入/输出方式需要外

设提供(C

)信

号,

C.可编程

接口

D.并行

接口

16.8086的中断可分为内

部中断、外部中断两只有其有效时,才能进行数据

的输入和输出。

32.并行接口一般要对输出数据进

行锁存,其原因

大类。A.控

制B.地址是(A )。

17.8086的外部中断分为可屏蔽中

断(INTR)

C.状

态D.数据

A.外设速度常低于主

机速度

和不可平不中断(NMI)。10.当CPU执行存储器读指

令时,其(A

B.主机速度常低于外

设速度

18.8255A是可编程并行接

口芯片。A.M/IO为高、RD为低C.主机与外设速度通常差不多

19.8255A具有三种工作方式:基本I/O选通、

I/O B.M/IO为低、RD为低

D.要控制对多个外设

的存取

双向选通和I/O。C.M/IO为低、RD为高33.可编程定时器/计数器

8253有(C

)种工

20.8255A

有三种工作方

式。D.M/IO为高、RD为高

式。

21.8253有6 种工作方

式。

11.CPU在执行INAL,DX指令

时,其( A )。

A.一

种B.二种

228253中有三个独立的

计数器A.M/IO为低,RD为低C.六

种D.八种

23.8253是可编程定时器

/计数器。B.M/IO为高,RD为高34.计数器与定时器的工

作原理是( C

24.8253中的每个计数器可

作为二进制和 C.M/IO为高,RD为低A.不完全相

同的

B.根本不同

十进制计数

器用D.M/IO为低,RD为高C.相同的

D.互不相关

25.8253共有4 个地

址。

15.地址译码器的输入端

应接在( A

)总线

上。

35.可编程定时器/

计数器

8253的控制字

为(A )

26.从8253计数器中读出不读出A.地B.数据个字节。

专业资料整理

相关文档
最新文档