74LS160计数器

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、实验目的:

1. 了解计数器的基本原理。

2. 掌握集成计数器芯片74LS160工作原理及应用。

二、实验原理:

1、74LS160 为可预置的十进制同步计数器,其管脚图如图所示:RCO 进位输出端

ENP 计数控制端

QA-QD 输出端

ENT 计数控制端

CLK 时钟输入端

CLR 异步清零端(低电平有效)

LOAD 同步并行置入端(低电平有效)

2、74LS160功能表:

三、实验内容:

1、利用同步十进制计数器74LS160接成同步七进制计数器。

设计思路:

计数顺序电路状态等效十进

制进位输出

C

Q3Q2Q1Q0

由真值表的逻辑函数式:

Y’= (Q’0Q1Q2Q’3)’

化简得:

Y= (Q1Q2)’

于是得设计电路:

2、试用同步十进制计数器74LS160接成16进制计数器。

设计思路:

74LS160是10进制计数器,要做成16进制计数器,先要做一个比16大的计时器。这里用两片74LS160接成一个100进制计数器,再通过置0法实现16进制计数。

设计电路:

四、实验分析:

1、通过本实验,让我进一步了解74LS160计数器的基本原理。基本掌握集成计数器芯片74LS160工作原理及应用。

2、设计电路时,注意思路清晰,结果简单易懂。

相关文档
最新文档