原理图设计规范

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

迈腾电子(深圳)有限公司
硬件原理图设计规范
本文件属迈腾电子(深圳)有限公司之管制文件,除非得到书面授权,任何
人不得随意复制或发行。

撰写:
审核:
核准:
文件编号:
版别: A/0
总页数: 10页
生效日期: 2012-07-31
编制单位:研发部
文件修订履历表
文件名称:硬件原理图设计规范
编号:编制单位:研发部
项次修订
日期






生效
日期






修订内容撰写人
FM017/REV:0 保存期:三年
目录
1.0 目的 (2)
2.0 范围 (2)
3.0 参考文件 (2)
4.0 定义 (2)
5.0 职责 (2)
6.0 程序与设计要求 (2)
6.1 任务受理及制定设计计划 (2)
6.2 常用元器件命名规则 (3)
6.3原理图目录命名及要求 (4)
6.4 元器件属性及摆放 (5)
6.5 电阻电容值标示规则 (10)
6.6 生成网表 (11)
硬件原理图设计规范
1.0 目的
1.1 本规范规定了我司原理图设计的流程和设计原则,主要目的是为原理图设计者提供必须
遵循的规则和约定。

1.2 提高原理图的质量和效率,提高原理图的可生产性、可维护性。

1.3 加强多人协作的可行性,及后期修改维护。

2.0 范围
适用于我司原理图设计工作
3.0 参考文件

4.0 定义

5.0 职责
5.1 研发
5.1.1研发设计人员负责新产品设计的技术指导和管理,审核各项资料及文件,并负责确
定该产品是否符合有关指定要求。

5.1.2研发设计人员负责新产品有关设计,制定有关设计中所涉及的资料及文件(如图纸及
规格等) ,并参与测试及审阅该产品是否符合有关指定要求。

5.1.3 研发设计人员对环保产品的设计时,必须选择符合ROHS环保要求、符合安规要求
及WEEE产品回收要求的零部件。

6.0 程序与设计要求
6.1 任务受理及制定设计计划
6.1.1 仔细审读原理图,理解电路的工作条件。

如模拟电路的工作频率,数字电路的工作速
度等与布线要求相关的要素。

理解电路的基本功能、在系统中的作用等相关问题。

6.1.2 在与原理图设计者充分交流的基础上,确认板上的关键网络,如电源、时钟、高速总
线等,了解其布线要求。

理解板上的高速器件及其布线要求。

6.1.3 根据《硬件原理图设计规范》的要求,对原理图进行规范性审查。

6.1.4 对于原理图中不符合硬件原理图设计规范的地方,要明确指出,并积极协助原理图设
计者进行修改。

6.1.5 在与原理图设计者交流的基础上制定出单板的PCB设计计划,计划要包含设计过程中
原理图输入、布局完成、布线完成、信号完整性分析、光绘完成等关键检查点的时间要求。

设计计划应由PCB设计者和原理图设计者双方认可。

6.1.6 必要时,设计计划应征得上级主管的批准。

6.2 常用元器件命名规则
名称符号参数实例
电阻R 位号、取值、精度、封装R1 4.7R 5% 0402
排阻RN 位号、取值、精度、封装RN1 4.7R 5% 8P4R_R
电容 C 位号、取值、精度、封装C1 4.7uF Y5V 0603
排容CN 位号、取值、精度、封装CN1 4.7uF Y5V 8P4R_C
磁珠FB 位号、取值、频率、封装FB1 100ohm/100MHz 0603
电感L 位号、取值、封装L1 220UH L_DIP_1608
二极管 D 位号、取值、封装D1 1N4007 DO-41
三极管Q 位号、取值、封装Q1 MMBT3904 SOT-23
MOS管Q 位号、取值、封装Q1 APM7313SKR SOIC-8
晶振X/Y 位号、取值、封装X1/Y1 25.000MHz CRYSTAL_DIP
钟振OSC 位号、取值、封装OSC1 125.000MHz OSC_5X7
IC U 位号、取值、封装U1 ACT24C08BN SOIC-8 网口变压器FT 位号、取值、封装FT1 H4001SG SSOP40
RJ45 RJ 位号、取值、封装RJ1 RJ45_1X1 RJ45_1X1 插针、电源
J 位号、取值、封装J1 插针1X4 J1X4_2.54mm 座、排线接
口类
模块连接接
P/CON 位号、取值、封装
口、Mini
PCI、SFP类
电池座BAT 位号、取值、封装
开关按钮SW 位号、取值、封装
LED、发关二
LED/D 位号、取值、封装
极管
保险丝 F 位号、取值、封装
天线、天线
ANT 位号、取值、封装
接口
测试点TP 位号、取值、封装TP1 testpoint TP_30mark
其它根据元件类型或接近类型命名,或新增。

6.3原理图目录命名及要求
6.3.1 在新建一个原理图对象时,其名称要求为:产品名称+版本号+日期。

6.3.2 每一页的命名,个位页码数,前面要加一个0.要求为:页码+空格+本页所对应的物理
电气类型。

如:PAGE02 POWER---即表示第二页,里面为电源部分电路。

6.3.3 原理图一般要求按下面方式排序:
首先第一页要求为产品的各芯片连接关系框架图;
其次为电源部分电路;
再次为复位(串口、其它逻辑等)部分电路;
接着为MAC 芯片部分电路; 接着为PHY 芯片部分电路;
接着页要求为连接器接口部分电路; 接着页要求为灯板接口部分电路; 依次往下排,遇特殊可适当调整。

6.3.4 原理图每页中的右下角放置如下图所示信息:
6.4 元器件属性及摆放 6.4.1 元器件属性显示
6.4.1.1 Footprint 是元件最基本的属性,在原理图中必须显示出来,并且用绿色颜色、
粗体、八号字体标识。

以便修改和审核。

具体如图实例所示:
R2
330R
R0402D1
LED_G
D0603
2
1
+3_3V
6.4.1.1 Value值是元件的一个基本属性,在原理图中同样必须显示出来,并且用默认
颜色、常规、小六号字体标识。

以便修改和审核。

具体如图实例所示:
6.4.2 元器件属性的摆放。

6.4.2.1 电阻、电容、电感、磁珠和二极管等元器件的摆放要求。

当元器件竖向放置时,
要求位号、元件值、封装等放在元器件本体的右边,从上到下依次放置,如图1。

图1
6.4.2.2 当横向放置时,电阻要求位号放在元器件左边Pin脚上方,元件值在右边pin脚
上方,封装放在本体下方(如红色框内所示);其他元器件要求位号放在元器件左边Pin脚上方,元件值在右边pin脚上方,封装放在右边pin脚下方,如图2。

图2
6.4.2.3 特殊位置的摆放。

在元件密集的时候,没有足够的地方摆放,可以按照下面的
范例,以靠近元器件,便于识别的原则摆放。

6.4.2.4 如果器件空贴,需在元器件的规格或者值前面标注DNI。

例如: C215 DNI-1nF,
R406 DNI-4.7K ……
6.4.2.5地、电源网络标示
6.4.2.5.1 统一板上地GND 和机壳地PGND 网络标识。

分别如下:
6.4.2.5.2 电源网络统一标识为一个小圆圈,下面一条连接线,网络标示为一个“+”
号后面紧跟电源大小值。

具体如下图:
+5V
+3.3V+2.5V+1.2V
纵向
+5V
+3.3V+2.5V+1.2V
横向
6.5 电阻电容值标示规则
6.5.1 电阻:电阻取值包括值、精度。

如:1K 5%,1K 1%.一般情况下,我们将5%精度的电
阻精度不显示出来,即在未标示精度情况下,默认为5%精度。

其次,电阻值按以下几种方式标示:
a.以欧姆为单位的值标示为值后面加一个“R”。

如2.2R、220R;
b.以千欧姆为单位的值标示为值后面加一个“K”。

如4.7K、100K;
c.以兆欧姆为单位的值标示为值后面加一个“M”。

如1M、1.5M。

6.5.2 电容:电容取值包括值、精度、电压。

如:0.1uF X7R 50V。

一般情况下,我们将Y5V
精度不显示出来,即在未标示精度情况下,默认为Y5V精度。

其次,电容值按以下几种方式标示:
a.以皮法为单位的值标示为值后面加一个“pF”。

如100pF、33pF;
b.以纳法为单位的值标示为值后面加一个“nF”。

如1nF、10nF;
c.以微法为单位的值标示为值后面加一个“uF”。

如1uF、100uF。

6.6 生成网表
原理图制作完后,要生成一个网络表文件,这个文件中包含有元件位号、元件取值、元件封装和每个元件的网络关系数据信息。

我们要求,在使用ORCAD工具绘制的原理图,生成网表方式按如下图所示方式生成网络表文件。

7.0附录
无。

相关文档
最新文档