第二章数字交换与数字交换网络 现代交换原理教学课件

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

01
n cb a TSN TS3 TS2 TS1
K入 N
话音存储器
0
0
1
a
1
2
b2
3
c3
N nN 31
10
K出 N
nab TS3 TS2 TS1
►在TS3时隙时,K入和K出分别与接点3#入和3#出相连接。 ►输入端将话音信息c就存入话音存储器的3#单元。 ►输出端将N#单元内存放的话音信息n送给TS3用户。
HW7
8端输入的T接线器
255
T接线器由SM、CM、复用器、分路器四部分组成
一、复用器
►基本功能:串并变换和并路复用 ►基本组成:包含移位寄存器、锁存器、8选1电子 选择器三个组成部分。
HW0
移 D0

寄 存
D7

D0

存 器 D7
HW0 HW7
8→1 D0
HW7
移 D0

寄 存
D7

D0

存 器
D7
CP
CP∧TD7
HW0 HW7
8→1 D7
CP
D0
至 话 音 存 储 器 输 入
D7
一、复用器
1、串行码和并行码 串行码:是指各时隙内的8位码D0~D7是按时间的
顺序依次排列。 并行码:是指各时隙内的8位码D0、D1、…、D7分
别同时出现在8条线上。
一、复用器
HW0
输 HW1 入
HW7
D0

一、复用器
控制时序 ►HW0TS0对应于总时隙的TS0 ,HW1TS0对应于总时隙
的TS1 ,…… HW0TS1对应于总时隙的TS8 ,…… HW7TS31对应于总时隙的TS255 ►总时隙TS号=HW线时隙号×8+HW号 ►总时隙TS号用8位码 A7A6A5A4A3A2A1A0 表示
2.1.2 时隙交换原理
01
n cb a TSN TS3 TS2 TS1
K入 N
话音存储器
0
0
1
a
1
2
b2
3
c3
N nN 31
10
c nab
K出
TSN TS3 TS2 TS1
N
2.1.2 时隙交换原理
TS2
A
TS8 TS2
络数 字
TS8 TS2
A
TS2
B TS8
BA

AB


B
B
TS8
A
TS2 TS8
2.1.3 数字交换网络
►时隙交换的实质就是将一个话音信息由某个时隙搬 移至另一个时隙,由时分接线器来完成的。 ►数字交换网络仅使用时分接线器是不够的,还必须 利用空间交换来扩大其容量。 ►空间交换是将信息由这一条复用线上交换到另一条 复用线上,时隙不变。
►数字交换网络包括时分接线器和空间接线器两种基 本部件,分别用于完成时间交换和空间交换。
第二章
数字交换和数字交换网络
2.1.1 数字交换
TSj
TSi
交 换
TSj TSi
B
A

AB

2.1.2 时隙交换原理
01
n cb a TSN TS3 TS2 TS1
K入 N
话音存储器
0
0
1
a
1
2
b2
3
c3
N nN 31
10
K出 N
时序开关K入和K出同步旋转(以每秒旋转8000周)。
2.1.2 时隙交换原理
CM:►在中央处理机控制下写入; ►在定时脉冲控制下读出。
2.2.2 T接线器的工作原理
SM
TSj
TSi i
A
BA
jB
时钟控制 计数器


CM
ij
ji
TSj TSi
AB
CPU控制


时钟
顺序写入,控制读出
2.2.2 T接线器的工作原理
SM
TS8 TS1 1 A BA
8B
时钟控制 计数器


CM
18
2.2 T型时分接线器
2.2.1 T接线器的基本组成
►由话音存储器(SM)和控制存储器(CM)组成。 ►完成同一时分复用线中不同时隙的信息交换。
1、话音存储器(SM) ►存放各个输入时隙的8位PCM话音信息。 ►每个存储单元对应一个话路时隙。
SM
PCM话音信息
单元数N=复用线时隙数
2.2.1 T接线器的基本组成
01
n cb a TSN TS3 TS2 TS1
K入 N
话音存储器
0
0
1
a
1
2
b2
3
c3
N nN 31
10
K出 N
ab TS2 TS1
►在TS2时隙时,K入和K出分别与接点2#入和2#出相连接。 ►输入端将话音信息b就存入话音存储器的2#单元。 ►输出端将1#单元内存放的话音信息a送给TS2用户。
2.1.2 时隙交换原理
81
TS8 TS1 AB
CPU控制


时钟
顺序写入,控制读出(TS1——TS8)
2.2.2 T接线器的工作原理
二、写入控制方式 SM:►在CM控制下,将CM内容作为SM的写入地
址,把话音信息写入到SM相应单元中; ►在定时脉冲控制下顺序读出话音信息。 CM:►在中央处理机控制下写入; ►在定时脉冲控制下读出。
2、控制存储器(CM) ►存放话音存储器的地址信息,以便能够控制话 音存储器的写入或读出。 ►每个存储单元对应一个话路时隙。 ►单元内容的位数等于log2N。
CM
话音存储器的地址信息
单元数N=复用线时隙数
2.2.2 T接线器的工作原理
一、读出控制方式 SM:►在定时脉冲控制下顺序写入话音信息;
►在CM控制下,将CM内容作为SM的读出地 址,读出SM相应单元的话音信息。
D1

D7
TS1
TS0
D7 D6 D5 D4 D3 D2 D1 D0
D7 D6 D5 D4 D3 D2 D1 D0
(a)串行码
TS1
TS0
HW7 HW6 HW5 HW4 HW3 HW2 HW1 HW0 HW7 HW6 HW5 HW4 HW3 HW2 HW1 HW0
(b)并行码
一、复用器
问题: 1、串行码如何变成并行码? 2、如何完成时隙复用? 3、复用后时隙如何排列? 4、传输速率有何变化?
话音存储器
0
0
01
1
a
1
2 3
b c
2 3
10
n cb a
b
TSN TS3 TS2 TS1 K入
N
N
n
K出
TS1
N
N
31
►在TS1时隙时,K入和K出分别与接点1#入和1#出相连接。 ►输入端将话音信息a就存入话音存储器的1#单元。 ►输出端将2#单元内存放的话音信息b送给TS1用户。
2.1.2 时隙交换原理
2.1.2 时隙交换原理
01
n cb a TSN TS3 TS2 TS1
K入 N
话音存储器
0
0
1
a
1
2
b2
3
c3
N nN 31
wk.baidu.com
10
c nab
K出
TSN TS3 TS2 TS1
N
►在TSN时隙时,K入和K出分别与接点N#入和N#出相连接。 ►输入端将话音信息n就存入话音存储器的N#单元。 ►输出端将3#单元内存放的话音信息c送给TSN用户。
2.2.2 T接线器的工作原理
SM
TSj TSi ii B BA
jj A


CM
ij
ji
CPU控制


TSj TSi AB
时钟控制 计数器
时钟
2.2.3 T接线器的电路组成
HW0 HW1 HW7
TS31 TS31 TS31
SM
0 TS0 复
用 TS0 器
TS0
255
A7~A0 0
分 路 器
CM
HW0 HW1
相关文档
最新文档