《数字逻辑电路》试题
数字逻辑电路复习题与答案
_、单选题1、十进制整数转换为二进制数一般采用()。
A.除2取整法B.除10取余法C.除2取余法D.除10取整法正确答案:C2、将十进制小数转换为二进制数一般采用()。
A.乘2取整法B.乘10取余法C.乘2取余法D.乘10取整法正确答案:A3、十进制数"13",用三进制表示为()。
A.211B.111C.112D.101正确答案:B4、将十进制数18转换成八进制是().A.20B.24C.22D.21正确答案:C5、十进制数25用8421 BCD码表示为()A.10 010100B.0010 0101C.10 101D.10 000101正确答案:B6、以下代码中为恒权码的是()。
A.余3循坏码B右移码C.5211 码D.余3码正确答案:C7、T立八进制数可以用()位二进制数来表示。
A.4B.3C.1D.2正确答案:B&十进制数43用8421BCD码表示为()。
A.10011B.0100 0011C.101011D.1000011正确答案:B9、A+BC=()A.AB+ACB.BCC・(A+B)(A+C)正确答案:C10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。
A.4B.2C.16D.8正确答案:C11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。
A.4B.16C.1D.2正确答案:A12、一个译码器若有100个译码输出端,则译码输入端至少有()个。
A.5B.8C.7D.6正确答案:C13、能实现并-串转换的是()。
A.数据选择器B.数据分配器C.译码器D.数值比较器正确答案:A14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。
B.6C.4D.5正确答案:B15、4位输入的二逬制译码器,其输出应有()位。
A.4B.1C.8D.16正确答案:D16、对于8线一3线优先编码器,下面说法正确的是()A.有8根输入线,8根输出线B.有8根输入线,3根输出线C.有3根输入线,8根输出线D.有3根输入线,3根输出线正确答案:B17、3线-8线译码电路是()译码器A.八进制B.三进制C.三位二进制D.H-A进制正确答案:C18、实现多输入、单输出逻辑函数,应选()。
《数字逻辑电路》试题及参考答案
《数字逻辑电路》在线作业参考资料一、单选题1. 一位8421BCD计数器,至少需要(B)个触发器A 3B 4C 5D 102. 在(A)的情况下,函数运算的结果是逻辑“1”A全部输入是“0” B任一输入是“0” C任一输入是“1” D全部输入是“1”3. 表示两个相邻脉冲重复出现的时间间隔的参数叫(A )A.脉冲周期B.脉冲宽度C.脉冲前沿D.脉冲后沿4. 只能读出不能写入,但信息可永久保存的存储器是(A)A.ROMB.RAMC.RPROMD.PROM5. 在(D)的情况下,函数Y=AB运算的结果不是逻辑“0”。
A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”6. 下列哪些信号一定不属于数字信号(A)A.正弦波信号B.时钟脉冲信号C.音频信号D.视频图像信号7. 在(B)的情况下,函数Y=/(AB)运算的结果不是逻辑“0”。
A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”8. 符合六变量m5的相邻最小项,有下列(C )说法成立A. 共有5 个相邻最小项B. m0、m4、m7、m13是它的相邻项C. 共有6 个相邻最小项D. m4、m21、m13、m38是它的相邻项9. 下列器件中,属于时序部件的是(A)A.计数器B.译码器C.加法器D.多路选择器10. 在n变量的逻辑函数F中,有(C )A. 若mi为1,则Mi也为1B. 若F所有mi为0,则F为1C. 若F所有Mi为1,则F为1D. F的任一最小项标记为mni( i = 1~2n )11. 半加器的逻辑功能是(A)A. 两个同位的二进制数相加B. 两个二进制数相加C. 两个同位的二进制数及来自低位的进位三者相加D. 两个二进制数的和的一半12. 1路—4路数据分配器有(A)A.一个数据输入端,两个选择控制端,四个数据输出端B.四个数据输入端,两个选择控制端,一个数据输出端C.一个数据输入端,一个选择控制端,四个数据输出端D.四个数据输入端,一个选择控制端,一个数据输出端13. 全部的最小项之和恒为(B)A.0B.1C.0或1D.非0非114. 对于四变量逻辑函数,最小项有(D)个A.0B.1C.4D.1615. 逻辑表达式A+BC=( C )A. ABB. A+CC. (A+B)(A+C)D. B+C16.在(A)的情况下,函数运算的结果不是逻辑“1”A全部输入是“0” B 任一输入是“0”C任一输入是“1” D全部输入是“1”17. 十进制数25用8421BCD码表示为(B )。
数字逻辑电路期末考试试卷及答案
请浏览后下载,资料供参考,期待您的好评与关注!期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班姓名 学号题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误得分 评卷人装订线内请勿答题6. 与逻辑函数DCBAF+++=功能相等的表达式为___C_____。
DCBAF+++=B.DCBAF+++=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。
8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。
A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____。
A.计数器B.译码器C.加法器D.多路选择器装请浏览后下载,资料供参考,期待您的好评与关注!请浏览后下载,资料供参考,期待您的好评与关注!10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。
数字逻辑10套题
《数字逻辑电路》试题一一、填空题1.()10=()2=()8=()16。
2.()2=()10。
3.()10=( ) 8421-BCD。
4.A⊕0= 。
5.大体门电路包括、、。
6.A⊙B= 。
7.N各逻辑变量组成某个逻辑函数,那么其完整的真值表应有种不同的组合。
8.数字逻辑电路包括两类,别离是电路和电路。
9.JK触发器的特性方程是。
10.任何时刻,电路的输出,不仅与该时刻电路的输入有关,而且还与电途经去的输入有关的电路,称为电路。
11.F(A,B,C,D)=CD,它包括了个最小项。
12.A(A+B)= 。
13.F=AB+AC,这种形式的逻辑函数表达式称为。
14.F=A·B·A·C这种形式的逻辑函数表达式称为。
15.有18个信息需用二进制代码来表示它们,那么最少需要位二进制。
16.与将JK触发器作成T’(翻转)触发器,应使其J= , K= 。
17.设计一个25进制计数器,最少需要个触发器。
二、选择题1.已知字符T的ASCII码值的十进制数表示为84,若是将最高位设置为奇校验位,那么字符T的ASCⅡ码值设置奇校验位后,它的二进制表示为( )A 01001101B 11001101C 01101011 D2. 以下个数中最大的是()A (.0101) 2B 16C 10 C 83. 在一个逻辑电路中,有两个输入信号X、Y和一个输出信号V。
当且仅当X=一、Y=0时,V=0,那么V的逻辑表达式为()A X+YB X·YC X·YD X+Y4. A·A·B·B·C=( )A ABC C 1D 05. A+BC+AB+A=( )A AB AC 1D 06. F(A,B,C)=ABC+ABC+ABC=( )A ∑m(0,2,4)B ∑m(3,5,7)C ∑m(1,3,5)D ∑m(4,5,7)7. A⊕B=( )A AB+ AB B AB + ABC A BD A B8. 对正逻辑而言,某电路是与门,那么对负逻辑而言是()A 与门B 与非门C 或非门D 或门触发器在同步工作时,假设现态Q n=0,要求抵达次态Q n+1=1,那么应使JK=( )A 00B 01C 1XD X110.图(1)中要求输出F=B,那么A应为( )A 0B 1 A =1 FC B BD B 图(1)三、化简以下函数表达式一、代数化简:Y=(AB+A B+A B)(A+B+D+A B D)二、Y=AB+A B+A B3、卡诺图化简:F=(A,B,C,D)=∑m(0,1,2,3,4,6,8,9,10,11,12,14)四、芯片的应用1.别离用74138和74153实现逻辑函数表达式F=AB+BC+AC2.用1.用与非门设计一个组合电路,用来检测并行输入的四位二进制数B4B3B2B1当其值大于或等于5时,输出F=1,反之F=0。
《数字逻辑电路》试题及参考答案
一、填空题(共15空,每空2分,共30分)1.二进制数(1110.0111)2对应的等值十六进制数为____E.7_______。
2. 十进制数 -13的8位二进制补码为____11110011________。
3.与普通二进制代码相比,格雷码最大优点是相邻两个代码之间有___1_____位发生变化。
4. 逻辑表达式''=++()Y AB C D 的反演式为(())Y A B C D '''''=+。
5. 若使JK 触发器的J=K ,构成的新触发器称为____T_____触发器。
6. 基本RS 触发器的约束条件是_____RS=0____。
7. 写出两个逻辑变量A 、B 的全部最小项,,,AB A B AB A B ''''。
8. 三态门逻辑符号如下图,写出输出Y 与输入A 和EN '之间的关系01A E N Y EN ''=⎧=⎨'=⎩高阻态。
9. 下图所示由T 触发器构成的电路中,初始状态为Q=0,写出在连续4个时钟信号作用下,Q 的4个输出结果依次为___1 0 1 0____。
8题图 9题图10.如下面真值表所示,写出Y 与A 、B 逻辑表达式的最简与或形式:Y(A,B)=+A B ''。
11.8线-3线优先编码器输入为I 0-I 7,当优先级别最高的I 7有效时,输出210Y Y Y '''=__000__。
12.一个四输入端或非门,使其输出为1的输入变量取值组合有__15___种。
13.四位左移寄存器预置1011,其串行输入端固定接0,在2个移位脉冲作用下,得新的四位数据为__1100__。
14. A/D 转换过程中,量化级越多,电路越复杂,转换精度越__高___。
15. 若10位D/A 转换器的V REF =-10V ,输入数字量最高位为1,其它位均为0,求输出模拟电压值___5V___。
数字逻辑电路试题
院系: 专业班级: 学号: 姓名: 座位号:A. 4B. 3C. 6D. 57. 下列电路中属于时序逻辑电路的是【 】A. 加法器B. 数据分配器C. 计数器D. 译码器8. 下列关于门电路的使用,描述不正确的是 【 】A. TTL 与非门闲置输入端可以直接接电源B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用C. CMOS 或门闲置输入端应接地D. CMOS 门电路的闲置输入端不允许悬空9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】A. 同时增大R 、C 值B. 同时减小R 、C 值C. 同比增大R 值减小C 值D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】A. ROMB. 动态RAMC. MUXD. 静态RAM1. 8位D/A 转换器的理论分辨率是_____________________。
2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。
3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。
4. 图2.1所示集成计数器的模M=_____________________。
图2.1 (题2.4图)5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。
二、填空题(每小题2分,共20分)6. 对于T 触发器,当T=______时,触发器处于保持状态。
7. 逻辑函数C B AB F +=的反函数F 为_____________________。
8. 5个变量的逻辑函数全部最大项有_____________________个。
9. 二进制数()20110.101110转换成十进制数是___________________。
10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。
数字逻辑电路试题(3)
数字逻辑电路试题(卷)一、 填空题(20分)1.三种基本逻辑关系是________, ___________,_____________。
2.数据分配器一般有____________个数据输入端.3.由n 个逻辑变量构成某个逻辑函数一般可组成_________个最小项. 4.F(ABC)=AC +BC 包含_________个最小项. 5.F=AB(A+ACD )=___________.6.F=AB ·BC 这种形式的表达式称为_______表达式.7.将5种状态由二进制代码表示它们, 最少需要________位二进制代码.8.用八选一数据选择器实现F=A B C +BC+AC 其数据输入端D 3=_________ 9.将JK 触发器转换为D 触发器, 其J=________, K=_________. 10.触发器最大特点是_________功能.11.三态门电路具有_________,_____________,______________等三个状态. 12.时序逻辑电路一般由_________和________两部分组成.13.序逻辑电路根据输出与输入和现态的关系可分为_________型和_____________型.二 选择题(30分)1.和二进制数(10111)2等值的十进制数是 ( )A 21B 19 .C 17D 25 2. 十进制数767.3对应的8421BCD 码为 ( )A 100110000111.1011B 011101100111.0011C 011110100111.0011D 101101010111.0101 3.和二进制码11011对应的余3码是 ( )A 10110B 11100C 11110D 11111 4.和二进制码11011对应的格雷码为 ( )A 11001B 10011C 11110D 10110 5.数据选择器应有的输出端为 ( )个A 1B 2C 2nD n 2 6.A+CD+A +DE+BC= ( )A AB 1C BD C 7. F(ABC)=ABC+ABC+ABC+ABC = ( )A ∑m(0.2.4.7)B ∑m(3.6.5.7)C ∑m(0.1.5.6)D ∑m(0.1.6.7)8. A ○+ B= ( ) A A B +A B B A B+A B C AB+A B D A B9.F=(A+B )(A+C )(B+C )的对偶式为A AB +AC +B C B A B + A C +B C C (A +B)(A +C )(B +C)D A B ·A C ·B C 10. 对正逻辑而言其电路为“或非”门, 对负逻辑而言为 ( )A 与门B 或门C 与非门D 或与门 11. 如右图2.11电路中, 要求F =A 则B 应为 ( ) A 0 B 1 C A D A12. JK 触发器在同步工作时,若Q n =0要达到 Q n+1=0应使J ·K= ( ) A 0 . 0 B 1 . 1 C 0 . φ D 1 . φ 13.如图2.13电路在CP 脉冲作用下能完成 ( )A 扭环计数器功能B 环形计数器功能C 三分频功能D 五分频功能 14.设计一个60进制的计数器最少需要的触发器个数为 ( )A 5B 6C 7D 8 15.如图2.15 方框图为 ( )A D/A 转换器B A/D 转换器C 译码器D 编码器三、 化简题 (10分)1. 用代数法化简 F=(A ○+B )C+ABC+A B C 2. 用卡诺图化简F=A B CD +AB C D +A B +A D +A B C四、 分析题 (专科20分 本科16分) 图2.15 1.写出图4.1的逻辑函数表达式并化简,它有何功能?2.由边沿JK触发器组成如图4.2电路,分析其逻辑功能五设计题(本科做1-3题, 24分,专科1-2题,20分)1.当输入端仅有原变量的时候,用与非门设计一个组合逻辑电路,用来检测并行输入的四位二进制代码ABCD,当其大于或等于7 时输入1,反之为零。
数字逻辑试题及答案
数字逻辑试题及答案# 数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字逻辑中,逻辑“与”操作的特点是:- A. 只要有一个输入为0,输出就为0- B. 所有输入为1时,输出才为1- C. 至少有一个输入为1,输出就为1- D. 所有选项都不正确答案:A2. 下列哪个不是组合逻辑电路的特点?- A. 输出只依赖于当前的输入- B. 输出可以延迟- C. 没有记忆功能- D. 具有固定的输出响应时间答案:B3. 触发器的主要用途是:- A. 存储一位二进制信息- B. 作为逻辑门使用- C. 进行算术运算- D. 以上都不是答案:A4. 以下哪个不是数字逻辑中的布尔代数基本运算?- A. 与(AND)- B. 或(OR)- C. 非(NOT)- D. 加(ADD)答案:D5. 一个4位二进制计数器在计数到15后,下一个状态是:- A. 0- B. 1- C. 16- D. 不确定答案:A...(此处省略其他选择题,以保持总字数约1000字)二、简答题(每题10分,共30分)1. 解释什么是“异或”(XOR)逻辑门,并给出其真值表。
答案:“异或”(XOR)逻辑门是一种二输入逻辑门,其输出仅当输入不相等时为1。
如果两个输入相同,输出为0。
其真值表如下:```A |B | Y--0 | 0 | 00 | 1 | 11 | 0 | 11 | 1 | 02. 什么是同步时序逻辑电路,与异步时序逻辑电路有何不同?答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,状态转换是同步进行的。
而异步时序逻辑电路中,触发器的状态转换不是由统一的时钟信号控制,可能存在不同的延迟,导致状态转换可能不同步。
3. 描述一个简单的数字逻辑电路设计,实现2位二进制加法器的功能。
答案:一个2位二进制加法器可以由两个全加器和一个进位逻辑构成。
每个全加器接收两个输入位和一个进位输入,产生一个和位和一个进位输出。
《数字逻辑电路》试题及参考答案
一、 填空题(40分,每空2分,除非特殊声明)1、(57.25)10=(111001.01 )2 = ( 71.2 )8; -26的二进制反码为(100101 ),补码为( 100110 )。
(每空一分)2、为了给345位同学进行2进制编码,至少需要( 9 )位编码位数3、写出图1中Y=( 同或 )图14. 在图2中,当输入为高电平,C 端接地,则输出为( 高阻抗 )图25. Y=(A+(BC)’)’+D, 则 Y ’=(( A+B ’+C ’)D ’ )6. 在图3中,T1属于 P 沟道增强 型三极管。
当输入U i 为高电平时,___T2___导通,输出U o 为__低电平_____。
图37. 组合逻辑电路和时序逻辑电路的根本区别在于_组合电路无记忆功能,时序电路有记忆T1T2功能,_ 体现在电路上为:___组合电路无反馈,时序电路有反馈____。
8. 请写出JK 触发器的特性方程___Q*=JQ ’+K ’Q_______________.9. 用JK 触发器转换为T 触发器功能,那么J= T ;K= T 。
(每空一分) 10. 为构成4096×8的RAM ,需要 8 片1024×4的RAM 。
11. 状态机分为米利和摩尔两种类型,某状态机电路,输入为X 、状态变量为Q 0Q 1Q 2,若输出为Y= X’Q 0Q 2’,则该状态机属于 米利 型。
12. 施密特触发器、单稳态触发器和多谐振荡器中,__施密特触发器_____的稳态数最多。
13. 10位倒T 电阻网络DA 转换器。
如图4,当输入为10 0000 0000时,输出电压为V o =5V 则 V REF 为 10 V 。
14. 某D/A 转换器中,输入的数字量为8位,则其理论转换精度为___1/255_______。
9、图2中,用555定时器组成的多谐振荡器电路中,若R1= 10k Ω,R2=5k Ω, C=0.01μF ,Vcc=10V ,则该电路的震荡频率为 5/ln2= 7.2 kHz 。
《数字逻辑与电路》复习题及答案
《数字逻辑与电路》复习题及答案《数字逻辑与电路》复习题第⼀章数字逻辑基础(数制与编码)⼀、选择题1.以下代码中为⽆权码的为CD。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为AB 。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
A. 1B. 2C. 4D. 164.⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.101015.在⼀个8位的存储单元中,能够存储的最⼤⽆符号整数是CD 。
A.(256)10B.(127)10C.(FF)16D.(255)106.与⼗进制数(53.5)10等值的数或代码为ABCD 。
A. (0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与⼋进制数(47.3)8等值的数为:A B。
A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28.常⽤的B C D码有C D。
A.奇偶校验码B.格雷码C.8421码D.余三码⼆、判断题(正确打√,错误的打×)1. ⽅波的占空⽐为0.5。
(√)2. 8421码1001⽐0001⼤。
(×)3. 数字电路中⽤“1”和“0”分别表⽰两种状态,⼆者⽆⼤⼩之分。
(√)4.格雷码具有任何相邻码只有⼀位码元不同的特性。
(√)5.⼋进制数(17)8⽐⼗进制数(17)10⼩。
(√)6.当传送⼗进制数5时,在8421奇校验码的校验位上值应为1。
(√)7.⼗进制数(9)10⽐⼗六进制数(9)16⼩。
(×)8.当8421奇校验码在传送⼗进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。
(√)三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其⾼电平和低电平常⽤1和0来表⽰。
数字逻辑设计试题(8)
数字逻辑电路试题(卷)一、填空题(20分)1.逻辑函数表达式有标准__________和标准__________两种标准形式。
2.逻辑函数F=AB+AB 的反函数F =__________对偶式F '=_________。
3.逻辑函数F=B C D +A B+AB C D+BC 的最小项之和形式F=∑m (__________),最大项之积形式F=∏M(__________)。
4.组合逻辑电路在任何时刻的稳定输出信号取决于__________。
5.模—数转换器按其工作原理可分为__________式和__________式两大类。
6.典型的PLD 由一个__________后跟一个__________组成。
7.移位寄存器是用来存放__________并能对所存放的 __________ 的逻辑部件。
8.卡诺图最大特点是具有__________。
9.将J —K 触发器转换为D 触发器,其J=__________,K=__________。
10.集成触发器的工作速度由最高工作频率决定,按最高工作频率的典型值可确定最快的为__________门电路,其次为__________门电路,最慢的为__________门电路。
11.输出仅与电路当时的状态有关,与电路当时的输入无关的时序逻辑电路称为__________型电路。
二、选择题(20分)1.和八进制数(76)8 等值的十进制是( )A .(62)10B .(76)10C .(64)10D .(60)102.十进制数769.2对应的8421码是( )A. 10010010010.0010B. 011101101001.0010C. 111001101001.0100D. 011101101001.01003.和二进制数10110对应的余3码为( )A. 10110B. 01101C. 11001D. 111014.ABD(ABC+A B D+A B C)=( ) A. 1 B. A C. A D. 05.用八选一数据选择实现函数F=∑m(0.1.7.9.11.12) ,若将 A 、B 、C 作为选择输入变量看待,则D3=( )A. D B . D C. 1 D. 06.如图2.6电路,若两个电路等效,其输入变量A 、B 的取值( )A. 相反B. 相同C. 不同D. 无法确定A AB F 1 F 2B图2。
数字逻辑试题及答案
数字逻辑试题及答案一、单项选择题(每题2分,共10分)1. 以下哪个是数字逻辑中的逻辑运算?A. 加法B. 减法C. 与运算D. 乘法答案:C2. 在数字逻辑中,一个逻辑门的输出是:A. 0B. 1C. 0或1D. 任意数字答案:C3. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B4. 触发器的主要用途是:A. 逻辑运算B. 存储信息C. 放大信号D. 转换信号答案:B5. 一个4位二进制计数器可以计数到:A. 8B. 16C. 32D. 64答案:B二、多项选择题(每题3分,共15分)1. 下列哪些是数字逻辑中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 在数字逻辑中,以下哪些可以作为信号的表示?A. 电压B. 电流C. 电阻D. 电容E. 电感答案:AB3. 以下哪些是数字电路的基本组成元素?A. 逻辑门B. 电阻C. 电容D. 触发器E. 运算放大器答案:ABD4. 在数字逻辑中,以下哪些是常见的电路类型?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合信号电路E. 微处理器答案:ABD5. 以下哪些是数字电路设计时需要考虑的因素?A. 电路的复杂性B. 电路的功耗C. 电路的可靠性D. 电路的成本E. 电路的尺寸答案:ABCDE三、填空题(每题2分,共10分)1. 在数字逻辑中,一个逻辑门的输出状态取决于其_________。
答案:输入状态2. 一个D触发器的输出在时钟信号的_________沿触发。
答案:上升沿3. 一个4位二进制计数器的计数范围是从_________到_________。
答案:0000到11114. 一个逻辑电路的输出是其输入的_________。
答案:逻辑函数5. 在数字逻辑中,使用_________可以表示一个逻辑函数的真值表。
答案:卡诺图四、简答题(每题5分,共15分)1. 描述一个典型的组合逻辑电路的工作原理。
数字逻辑试题及答案
数字逻辑试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑电路中的基本逻辑运算?A. 加法B. 减法C. 乘法D. 与运算2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定3. 一个D触发器的Q端在时钟信号上升沿触发时,其状态变化为:A. 保持不变B. 从0变到1C. 从1变到0D. 从D输入端状态变化4. 在数字电路中,以下哪个不是布尔代数的基本定理?A. 幂等律B. 交换律C. 反演律D. 分配律5. 一个4位二进制计数器在计数到31后,下一个状态是:A. 00000B. 00001C. 11111D. 不能确定6. 以下哪个不是数字逻辑电路设计中的优化方法?A. 布尔代数简化B. 逻辑门替换C. 增加冗余D. 逻辑划分7. 一个异或门的真值表中,当输入相同,输出为:A. 0B. 1C. 无法确定D. 无输出8. 在数字电路中,同步计数器与异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 电路复杂度D. 计数精度9. 以下哪个不是数字逻辑电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 逻辑门10. 一个简单的数字逻辑电路设计中,如果需要实现一个2输入的或门,至少需要几个与门?A. 1B. 2C. 3D. 4答案:1. D2. B3. D4. C5. B6. C7. A8. B9. D10. A二、填空题(每空2分,共20分)1. 数字逻辑电路中最基本的逻辑运算包括______、或运算、非运算。
2. 一个2输入的与门,当输入都为高电平时,输出为______。
3. 布尔代数的基本定理包括______、结合律、分配律等。
4. 一个D触发器的Q端在时钟信号上升沿触发时,Q端状态与______相同。
5. 4位二进制计数器的计数范围是从______到1111。
6. 数字逻辑电路设计中的优化方法包括布尔代数简化、逻辑门替换、______等。
数字逻辑电路试题(5)
数字逻辑电路试题(卷)一、填空题(20分)1、与十进制数19等值的二进制数为_______2、与十进制数673.3对应的8421BCD码为__________3、与十进制数21对应的余3码为________4、对正逻辑而言的与非门,对负逻辑为_______5、与门最少应有_______个输入端,________个输出端。
6、逻辑电路可分为_________和___________两大类7、编码器按码制的不同,一般可分为____________、____________等。
8、半加器本位和的表达式_________________ 向高位进位的表达式为____________9、JK触发器转换为T触发器时,其J=___________K=________10、集成触发器工作频率最高为________门,频率最低的为______门,频率中等的为___门。
11、ADC是将_________信号转换为________信号的电路。
12、PLA电路主要是采用了________原理可用较少的存储单元存储大量的信息。
二、填空题(20分)1、数据选择器一般数据输出端为( )个A. 1B. 2C. 3D. 42、二进制数(110011)2 对应的格雷码为()A. 111001B. 101010C. 111100D. 1100003、3/8对应的二进制数为()A. (0.11) 2B. (0.001)2C. (0.011)2D. (0.0001)24、F=A B+AB对应的最简与—或—非表达式为()A. AB+ABB. AB+ABC. ABD. BAA+B5、卡诺图的优点是它形象直观的表达了最小项之间的()A. 相接B. 相重C. 逻辑化简D. 逻辑相邻性6、全体最大项之积恒为()A. 1B. AC. 0D. 无法确定7、D触发器转换为T触发器时,则D=( )A. T+QB. T○+QC. QT+ D. T+Q8、如图2.8 D-A转换器,若参考电压V ref =10v D3D2D1D0=1111时,R=R f,输出的模拟电压为()A. 9.375VB. 10VC. 15VD. 1.5V9、F=AC+AB的对偶式为()A. (A+C)(A+B)B. (A+C)(A+B)C. AC·ABD. A C+A B10、可根据用户要求,将应该存储的信息一次写入存储器中,写好不能再更改的存储器称为()A. ROMB. RAMC. EPROMD. PROM三、证明、化简题(20分)1、用代数法化简F=A(A+B)(A+B)+(A+B)C+AB2、用公式法证明(A+B+C)(A+B+C)=AC+AB+BC3、用卡诺图化简F=ABC+ABC+ABC+BC D4、用卡诺图化简F=∑m(7.10.15)+∑d(2.3.6.11.14)四、分析题(本科16分,专科20分)1、试分析图4.1的逻辑功能2、试分析图4.2的逻辑功能五、设计题(本科做1—3题24分,专科做1—2题20分)1、用与非门设计一四变量的奇数检测电路2、试用D触发器和与非门设计一个同步五进制计数器,计数状态3、用D触发器设计一个101序列检测器。
《数字逻辑电路》试题及答案
一、填空题(1-5小题每空1分,6-10小题每空2分,共20分)1. (16.25) 10 = (_____________________________) 2 = ( ) 8 = ( ) 16 2.三态门输出的三种状态分别为: 、 和 。
3. 基本RS 触发器的约束条件是____________________。
4. 多谐振荡器是一种波形____________电路,它没有稳态,只有两个____________。
5. 把JK 触发器改成T 触发器的方法是___________________。
6.(,,,)(())F A B C D A B C D E ''=++++的对偶式为_______________________________。
7.十进制数(-12)的补码形式为___________________________。
8. 某信号采集系统要求一片A/D 转换器集成芯片在1S 内对16个热电偶的输出电压分时进行A/D 转换。
已知热电偶输出电压范围为0~0.025V (对应0~450 oC 温度范围),需要分辨的温度为0.1oC ,试问选用_______位的A/D 转换器。
9. RAM 存储器地址线4条,数据线8条,其存储容量为_______________。
10. 写出下图有ROM 构成的组合逻辑函数式Y 2=_________________________。
二、逻辑函数化简证明题(共3题,共20分)1.(6分)用公式法化简下面逻辑函数为最简与或式(,,)()()F A B C A BC AB ''''=+2.(6分)证明下面逻辑恒等式,方法不限。
()()()A C B D B D AB BC '''+++=+3.(8分)用卡诺图法求下面逻辑函数的反函数,用最简与或式表示。
(,,,)F A B C D ABC ABD C D AB C A CD AC D ''''''=+++++三、电路分析题(共4题,共30分)1.(6分)分析如图所示组合逻辑电路的功能。
(完整版)数字逻辑电路期末考试试卷及答案
t h数字逻辑电路 3卷答案 第 1 页 共 8 页期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟XXXX 学院 ______________系级班姓名学号 题号一二三四总分得分一、选择题(每小题2分,共20分)1. 八进制(273 2 的位权为___B___。
A .(128)10 C .(256)10 D .(8)102. C B +,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F += C .C A AB F +=D . B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误得分评卷人装 订 线 内 请 勿答 题数字逻辑电路 3卷答案 第 2 页 共 8 页6. 功能相等的表达式为___C_____。
B .D C B A F +++=D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的逻AB 辑功能的是____A______。
8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。
A . 500KHzB .200KHzC . 100KHzD .50KHz 9.下列器件中,属于时序部件的是_____A_____。
A . 计数器B . 译码器C . 加法器D .多路选择器装a n t数字逻辑电路 3卷答案 第 3 页 共 8 页10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。
(完整版)数字逻辑电路期末考试试卷及答案
数字逻辑电路 3卷答案 第 1 页 共 8 页期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班姓名 学号 毛题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误得分 评卷人装订线内请勿答题6. 与逻辑函数DCBAF+++=功能相等的表达式为___C_____。
DCBAF+++=B.DCBAF+++=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。
8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。
A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____。
A.计数器B.译码器C.加法器D.多路选择器装数字逻辑电路3卷答案第2 页共8 页数字逻辑电路 3卷答案 第 3 页 共 8 页10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。
五年高职专转本数电之第一章《数字逻辑电路》测试题
第一章《数字逻辑电路》测试题一.选择题1.下列一组数中,哪一组是等值的?()①(A7)16②(10100110)2③(166)10A.①和③B.②和①C.②和③D.都不对2.下面那些数与八进制数(47.3)8等值?()A.(100111.011)2B.(27.6)16C.(27.3)16 D.(100111.11)23.在何种输入情况下,“或非”运算的结果是逻辑0?()A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为14.在()输入情况下,“与非”运算的结果是逻辑0。
A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是5.三极管工作在开关状态下,其“关态”和“开态”分别指工作在下列哪种状态?()A.饱和状态和截止状态B.截止状态和放大状态C.放大状态和饱和状态D.截止状态和饱和状态6.一位十六进制数可以用多少位二进制数来表示?()A.1B.2C.4D.167.以下表达式中符合逻辑运算法则的是()A.C·C=C2B.1+1=10C.0<1D.A+1=18.十进制数65用8421BCD码表示,可以写成()A.65 B.[1000001]BCD C.[01100101]BCD D.[1000001]29.与十进制数(53.5)10等值的数或代码为()()()()A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)810.和二进制数(1100110111.001)B等值的十六进制数是()A.(337.2)H B.(637.1)H C.(1467.1)H D.(C37.4)H11.逻辑符号如题2图所示,当输入A ""0,输入B为方波时,则输出F应为()。
A.“1”B.“0”C.方波D.三角波12.在一个8位的存储单元中,能够存储的最大无符号整数是()()()()A.(256)10B.(127)10C.(FF)16D.(255)1013.在何种输入情况下,“与非”运算的结果是逻辑0?()A.全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是114.已知A=(10.44)10(下标表示进制),下列结果正确的是()A .A=(1010.1)2B .A=(0A.8)16C .A=(12.4)8D .A=(20.21)515.8421BCD 码01100010表示十进制数为( )A .15B .98C .62D .4216.表示十进制数10个数码,需要二进制数码的位数是( )A .2位B .4位C .3位D .10位17.表示任意两位无符号十进制数需要( )二进制数。
数字逻辑电路试题及答案
数字逻辑电路试题及答案一、填空题(每空1分,共10分)1.数字电路分为两大类,分别是组合逻辑电路和时序逻辑电路。
2.2006个1连续异或的结果是__0___;而2007个1连续同或的结果是__1__.3.已知某函数F的反函数为,则其原函数F= ;而F的对偶函数则为F*= 。
4.试将函数,写成标准的积之和形式,即(0,1,2,4,5,6,8,9,10 ).5.逻辑代数中的三种基本逻辑运算是与、或、非。
6.1个触发器可以存放 1 位二进制数,它具有记忆功能。
二、选择题(每小题2分,共10分)1.已知某电路的输入A、B和输出Y的波形如下图所示,该电路实现的函数表达式为 D 。
(A)A⊙B (B)A?B(C) (D)2.用0,1两个符号对100个信息进行编码,则至少需要 B 。
(A)8位(B) 7位(C) 9位(D) 6位3.下列电路中属于组合电路的是 D 。
(A)集成触发器(B)多谐振荡器(C)二进制计数器(D)3—8译码器4.下列电路中只有一个稳定状态的是 C 。
(A)集成触发器(B) 施密特触发器(C)单稳态触发器(D) 多谐振荡器5.为产生周期性矩形波,应当选用 C 。
(A) 施密特触发器(B) 单稳态触发器(C) 多谐振荡器 (D) 译码器三、逻辑函数化简(共10分)用卡诺图法化简下列逻辑函数,结果为最简与或式。
(每题5分,共10分) .解:四、分析题(共45分)1.(本题10分)写出下图的逻辑表达式和真值表,并化简为最简与或表达式。
⒉列真值表:(2分)2. (本题10分)试对已给器件,在所示输入波形CP、D、及作用下,画其输出波形Q及.假设电路初态Q(0)=1,且不计传输延迟解:3.(本题10分) 试分析图示时序电路,列出状态转换表及全状态转换图,说明电路功能,并分析能否自启动,设初始状态为00。
解:⑴写激励方程(2分) J1=Q0n,,K1=K0=1,⑵写状态方程(2分) ,)⑶列全状态转换表(2分) ⑷画全状态转换图(2分⑸功能(2分):该电路为一个三进制同步计数器,并且具有自启动功能。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
《数字逻辑电路》试题
一、填空题:(每题3分,共30分)
1、组合逻辑电路的基本单元是__________;时序逻辑电路的基
本单元是__________。
2、组合逻辑电路中的竞争冒险是指当逻辑门有_____个输入信
号同时向________状态变化时,输出端可能产生______的现
象。
3、描述一个时序逻辑电路的功能,必须使用三个方程式,它们
是_________、__________和__________。
4、由于一个触发器有____个稳态,所以它可以记录____位二进
制码。
存储16位二进制信息需要_____个触发器。
5、时序逻辑电路的特点是,任意时刻的输出不仅取决于该时刻
的________,而且还与电路_________有关,因此时序逻辑
电路中有_________。
6、对于JK触发器,若J=K,则可完成_____触发器的逻辑功能;
若K=,则可完成_____触发器的逻辑功能。
7、电路如图所示,若在输出端Z得到10KHz的矩形波,则该
电路时钟脉冲CP的频率是_______。
8、如图所示的电路是______步______进制计数器。
9、某时序电路的状态转换表如下所示,则该电路是模______计数器,电路
________自启动。
10、八位移位寄存器,串行输入时经_____个CP脉冲后,8位数码全移入寄
存器中。
若该寄存器已存满8位数码,欲将其串行输出,则需经_____个
CP脉冲后,数码才能全部输出。
二、选择题:(每题2分,共20分)
1、逻辑函数)D
C
A
)(
D
C
B
D)(A
C
B
A
(
F+
+
+
+
+
+
+
+
=得最小项标准表达式是_____。
A.∑
=m(0,4,7,2)
F;
B.∑
=5)
m(3,8,11,1
F;
C.∑
=)
1,13,14,15
6,8,9,10,1
m(1,2,3,5,
F;
D.∑
=5)
m(0,4,11,1
F。
2、下列逻辑电路中,不是组合逻辑电路的有______。
A.译码器;
B.编码器;
C.全加器;
D.寄存器。
3、时序逻辑电路中必须有_______。
A. 输入逻辑变量;
B.时钟信号;
C.计数器;
D.编码器。
4、有一个或非门构成的基本RS 触发器,欲使该触发器保持原态,即n 1n Q Q =+,则输入信号应为______。
A.S=R=0;
B.S=R=1;
C.S=1,R=0;
D.S=0,R=1。
5、对于JK 触发器,输入J=0,K=1,CP 脉冲作用后,触发器的次态应为_______。
A.0;
B.1;
C.不定状态。
6、用n 个触发器构成计数器,可得到的最大计数长度(即计数模)为______。
A.n;
B.2n;
C.2n ;
D.n 2。
7、一位8421BCD 码计数器至少需要_____个触发器。
A.3; B.4; C.5; D.6。
8、电路如图所示,若输入CP 脉冲的频率为20KHz ,则输出Z 的频率为______。
A.20KHz;
B.10KHz;
C.5KHz;
D.40KHz 。
9、1024 1位的ROM ,地址线为_______条。
A.8条;
B.12条;
C.10条;
D.7条。
10、RAM 是指______。
A.随机读写存储器;
B.只读存储器;
C.可编程的只读存储器;
D.可擦可编程的只读存储器。
三、用卡诺图划简逻辑函数(每题5分,共10分) 1. F (A,B,C,D)=∑m(0,2,5,6,7,8,9,10,11,14,15) 2. F (A,B,C,D) =∑m(4,5,6,13,14,15)+ ∑φ(8,9,10,12)
四、设输入只有原变量而无反变量,用最少的三级与非门设计出函数的逻辑电路:(10分)
F(A,B,C,D) =∑m(1,2,5,6,8,9,10)
五、某药房常用药材有30种,编号为第1-30号。
在配方时必须遵守下列五项规定:
(1) 第3号与第16号不能同时用; (2) 第5号与第21号不能同时用; (3) 第12、22、30号不能同使用; (4) 用第7号时必须同时配用第17号; (5) 用第10、20号时必须同时配用第6号;
试设计一个逻辑电路,能在违反上述任何一项规定时给出指示信号。
(15分) 六、用74LS90异步十进制计数器,在不加门电路的情况下构成模6计数器。
(15分
)。