数字钟说明书

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

唐山学院课程设计

目录

引言.............................................................................................. 错误!未定义书签。

1 EDA技术介绍 (2)

2 Verilog HDL介绍 (3)

3 QuartusII软件简介 (4)

3.1软件介绍 (4)

3.2界面介绍 (5)

3.2.1代码输入界面 (5)

3.2.2功能仿真界面 (5)

3.2.3波形仿真界面 (6)

4系统总体设计 (7)

4.1设计思路 (7)

4.2 系统设计总体框图 (7)

5 各模块详细设计 (8)

5.1计时模块 (8)

5.1.1 24进制计数器的设计 (8)

5.1.2 60进制分计数器 (9)

5.1.2 60进制秒计数器 (11)

5.2校时校分模块设计 (12)

5.3报时模块设计 (13)

5.4分频模块设计................................................................ 错误!未定义书签。

5.5显示模块设计 (16)

5.6顶层模块设计 (16)

6硬件测试 (17)

7总结...........................................................................................................................

19

20 ...................................................................................................................... 参考文献唐山学院课程设计引言与传统的机械钟分、时的计时装置,电子钟是一种利用数字电路来显示秒、因而得到广泛应用。无机械传动装置等优点,它具有走时准确、相比,显示直观、随着人们生活环境的不断改善和美化,在许多场合可以看到数字电子钟。世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎20有力地推动了社会生产力的发展和社会信息化程度的提渗透了社

会的各个领域,高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。电子钟已成为人们日常生活中必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的使数字钟具有走时方便。由于数字集成电技术的发展和采用了先进的石英技术,准确、性能稳定、集成电路有体积小、功耗小、功能多、携带方便等优点,因此在许多电子设备中被广泛使用。的发展,电子系统的设计技术和设计工具发生了(EDA)随着电子设计自动化的关键深刻的变化。利用硬件描述语言对数字系统的硬件电路进行描述是EDA语言是目前主流的硬件描述语言之一,它具有很强的电技术之一。Verilog HDL在语言且有与具体硬件电路无关和与设计平台无关的特性,路描述和建模能力,易读性和层次化结构设计方面表现出强大的生命力和应用潜力。设计要求:)根据任务要求确定电路各功能模块;(1 2)写出设计程序;()给出时序仿真结果;(3 )最后要有设计总结;4(1

唐山学院课程设计技术介绍1 EDA

为EDA(电子线路设计自动化)是以计算机为工作平台、以硬件描述语(HDL)芯片为目标器设计语言、以ASIC/SOC 以可编程器件(CPLD/FPGA)为实验载体、源

于计件、进行必要的元件建模和系统仿真的电子产品自动化设计过程。EDA算

机辅助设计,计算机辅助制造、计算机辅助测试和计算机辅助工程。利用工具,电子设计师从概念、算法、协议开始设计电子系统,从电路设计,EDA

代表了当版图生成的全过程均可在计算机上自动完成。EDA 性能分析直到PCB 按照今电子设计技术的最新发展方向,其基本特征是设计人员以计算机为工具,由硬件描述语言完自顶向下的设计方法,对整个系统进行方案设计和功能划分,综合、化简、成系统行为级设计,利用先进的开发工具自动完成逻辑编译、分割、这被称为数字逻优化、布局布线、仿真及特定目标芯片的适配编译和编程下载,辑电路的高层次设计方法。作为现代电子系统设计的主导技术,EDA具有几个明显特征。(1)用软件设计的方法来设计硬件设计输入可以是原理图或硬件系

统的转换是由有关的开发软件自动完成的,实现对特定功能硬件电路的设计,语言,通过软件设计方式的测试,Verilog HDL

设计的整个过程几而硬件设计的修改工作也如同修改软件程序一样快捷方便,

乎不涉及任何硬件,可操作性、产品互换性强。基于芯片的设计方法(2)设

计方法又称为基于芯片的设计方法,集成化程度更高,可实现片上EDA

使产品体积小、系统集成,进行更加复杂的电路芯片化设计和专用集成电路设计,功耗低、可靠性高;可在系统编程或现场编程,使器件编程、重构、修改简单便利,可实现在线升级;可进行各种仿真,开发周期短,设计成本低,设计灵活性高。(3)自动化程度高技术根据设计输入文件,将电子产品从电路功能仿真、

性能分析、优EDA

使设化设计到结果测试的全过程在计算机上自动处理完成,自动生成目标系统,也可免除许多推导运算即可获得优化的设计人员不必学习许多深入的专业知识,计成果,设计自动化程度高,减轻了设计人员的工作量,开发效率高。自动进行产品直面设计(4),自动地进行逻辑编译、技术根据设计输入文件EDA (HDL 或电路原理图)化简、综合、仿真、优化、布局、布线、适配以及下载编程以生成

目标系统,即优化设计到结果测试的全过程在计算机将电子产品从电路功能仿真、性能分析、上自动处理完成。

相关文档
最新文档