DSPTMS320F240芯片引脚与功能

相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

DSP第二次大作业

一、详细描述F240,F2812芯片引脚的符号与功能。

1、TMS320F240芯片引脚与功能

TMS320F240为TI公司所出品的定点式数字信号处理器芯片,具有强大的外围(64k I/O space、10 bit A/D Converter、Digital I/O peripheral) ,芯片内部采用了加强型哈佛架构(Enhanced Harvard Architecture),由三个平行处理的总线─程序地址总线(PAB)、数据读出地址总线(DRAB)及数据写入地址总线(DWAB),使其能进入多个内存空间。由于总线之操作各自独立,因此可同时进入程序及数据存储器空间,而两内存间的数据亦可互相交换,使得其具有快速的运算速度,几乎所有的指令皆可在50ns 周期时间内执行完毕,内部的程控以管线式的方式操作(Pipeline operation),且使用内存映像的方式,使其整体的效能可达到20MIPS,因此非常适用于实时运转控制,而对于速度较慢的外围亦提供了wait-states 的功能。

其引脚及功能如下所示:

2、TMS320F2812芯片引脚与功能

德州仪器所生产的TMS320F2812 数字讯号处理器是针对数字控制所设计的DSP,整合了DSP 及微控制器的最佳特性,主要使用在嵌入式控制应用,如数字电机控制(digital motor control, DMC)、资料撷取及I/O 控制(data acquisition and control, DAQ)等领域。针对应用最佳化,并有效缩短产品开发周期,F28x 核心支持全新CCS环境的C compiler,提供C 语言中直接嵌入汇编语言的程序开发介面,可在C语言的环境中搭配汇编语言来撰写程序。值得一提的是,F28xDSP 核心支持特殊的IQ-math 函式库,系统开发人员可以使用便宜的定点数DSP 来发展所需的浮点运算算法。F28x 系列DSP预计发展至400MHz,目前已发展至150MHz的Flash型式。

其引脚及功能如下所示:

引脚号符号功能

引脚1 VDDI0 I/O模拟电源(3.3V)

引脚2 ADCINB0 ADC采样保持器B的8路模拟输入0 引脚3 ADCINB1 ADC采样保持器B的9路模拟输入1 引脚4 ADCINB2 ADC采样保持器B的8路模拟输入2 引脚5 ADCINB3 ADC采样保持器B的9路模拟输入3 引脚6 ADCINB4 ADC采样保持器B的8路模拟输入4 引脚7 ADCINB5 ADC采样保持器B的9路模拟输入5 引脚8 ADCINB6 ADC采样保持器B的8路模拟输入6 引脚9 ADCINB7 ADC采样保持器B的8路模拟输入7 引脚10 ADCREFM ADC参考电压输出(1V)

引脚11 ADCREFP ADC参考电压输出(2V)

引脚12 AVSSREFBG ADC模拟地

引脚13 AVDDREFBG ADC模拟电源

引脚14 VDDA1 ADC模拟电源(3.3V)

引脚15 VSSA1 ADC模拟地

引脚16 ADCRESEXT ADC外部偏置电阻(24.9K)引脚17 XMP/MC非程序存储区的选择

引脚18 XA[0] 16位地址总线0

引脚19 VSS 内核和数字I/O的地

二、F2812与F240在结构与功能上的差异

1、F240的结构特点:

1.以16位为基本数据处理单元,采用16位的数据与地址总线,其指令集设计成可大范围且复杂的计算及高速处理,属于Memory Mapping 的模式。主要结构如下:

2.中央处理单元:32位的算数逻辑单元;32位的累积器;16位×16位的乘法器;16位的倍率位移器;8个16位的辅助缓存器。

3.内存单元:16K word 芯片上的程序内存;64K的程序内存与数据存储器;64K word 的I/O空间内存;32K word 的共同内存。

4.程控单元:4个管线式的操作;8层硬件堆栈;6个外部中断。

指令设计:采用定点式运算;1个机器周期(50ns)内执行完毕;计算时以2的补码做运算。

5.事件处理器:12个脉波宽度调变信号的输出;3个16位一般用途的定时器;3个16位全比较单元;3个16位取样比较单元;4个捕捉单元。

6.外部外围:2个相位编码电路;2个10位的模拟/数字转换器;28个可规划I/O 接脚;锁相回路模块;看门狗定时器;串行通讯接口;串行外围模块。

2、F2812的结构特点:

1.高性能静态CMOS制成技术

150MHz(6.67ns周期时间) ;省电设计(1.8VCore,3.3VI/O) ;3.3V 快取可程序电压。

2.JTAG扫描支持

3.高效能32BitCPU

(1)16x16和32x32MAC Operations (2)16x16Dual MAC;(3)哈佛总线结构;(4)快速中断响应(5)4M线性程序寻址空间;(6)4M线性数据寻址空间;(7)TMS320F24X/LF240X程序核心兼容。

4.芯片上(On-Chip)的内存

(1)128Kx16 Flash;(2)1Kx16OTPROM(单次可程序只读存储器) ;

(3)L0和L1:2组4Kx16 SARAM (4)H0:1组8Kx16SARAM ;(5)M0和M1:2组1Kx16 SARAM 共128Kx16 Flash,18Kx16 SARAM

5.外部内存接口

(1)支持1M的外部内存;(2)可程序的Wait States ;(3)可程序的Read/Write StrobeTi最小;(4)三个独立的芯片选择(Chip Selects)。

6.频率与系统控制

(1)支持动态的相位锁定模块(PLL)比率变更;(2)On-Chip振荡器;(3)看门狗定时器模块。

7.三个外部中断

8.外围中断扩展方块(PIE),支持45个外围中断

9.128位保护密码

(1)保护Flash/ROM/OTP及L0/L1SARAM;(2)防止韧体逆向工程。

10.三个32位CPU Timer

11.电动机控制外围

(1)两个事件管理模块(EVA,EVB);(2)与240xADSP相容。

12. (1)同步串行外围接口SPI模块;(2)两个异步串行通讯接口SCI 模块,标准UART;(3)eCAN(Enhanced Controller Area Network);

(4)McBSP With SPI Mode。

结构差异:

相关文档
最新文档