模电数电笔试题汇总
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
1、基尔霍夫定理的内容是什么?
基尔霍夫定律包括电流定律和电压定律
电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。
电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。
2、描述反馈电路的概念,列举他们的应用。
反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。
反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。
负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。
电压负反馈的特点:电路的输出电压趋向于维持恒定。
电流负反馈的特点:电路的输出电流趋向于维持恒定。
3、有源滤波器和无源滤波器的区别
无源滤波器:这种电路主要有无源元件R、L和C组成
有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。
集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。
但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。
数字电路
1、同步电路和异步电路的区别是什么?
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。
2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?
将两个门电路的输出端并联以实现与逻辑的功能成为线与。
在硬件上,要用OC门(集电极开路或漏极开路)来实现,同时在输出端口加一个上拉电阻。
由于不用OC门可能使灌电流过大,而烧坏逻辑门。
3、解释setup和hold time violation,画图说明,并说明解决办法。
(威盛VIA2003.11.06上海笔试试题)
建立时间(Setup Time)是指在时钟边沿前,数据信号需要保持不变的时间。
保持时间(Hold time)是指时钟跳变边沿后数据信号需要保持不变的时间。
4、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
我们将门电路两个输入信号同时向相反的逻辑电平跳变(一个从1变为0,另一个从0变为1)的现象称为竞争。
由于竞争而在电路输出端可能产生尖峰脉冲的现象称为竞争-冒险。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
5、名词:SRAM、SSRAM、SDRAM
SRAM:静态RAM DRAM:动态RAM
SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。
SDRAM:Synchronous DRAM同步动态随机存储器
6、FPGA和ASIC的概念,他们的区别。
(未知)
答案:FPGA是可编程ASIC。
ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。
PLD可编程逻辑器件。
目前生产和使用的PLD产品主要有PAL可编程阵列逻辑、GAL 通用阵列逻辑、EPLD可檫除的可编程逻辑器件、CPLD复杂的可编程逻辑器件、FPGA现场可编程门阵列。
7、什么叫做OTP片、掩膜片,两者的区别何在?
OTP means one time program,一次性编程
MTP means multi time program,多次性编程
OTP(One Time Program)是MCU(微控制单元或单片机)的一种存储器类型MCU按其存储器类型可分为MASK(掩模)ROM、OTP(一次性可编程)ROM、FLASHROM等类型。
MASKROM的MCU价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合;FALSHROM的MCU程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发用途;
OTP ROM的MCU价格介于前两者之间,同时又拥有一次性可编程能力,适合既要求一定灵活性,又要求低成本的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品。
8、单片机上电后没有运转,首先要检查什么?
首先应该确认电源电压是否正常。
用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。
接下来就是检查复位引脚电压是否正常。
分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。
然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“X10”档。
另一个办法是测量复位状态下的IO口电平,按住复位键不放,然后测量IO 口(没接外部上拉的P0口除外)的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振。
另外还要注意的地方是,如果使用片内ROM的话(大部分情况下如此,现在已经很少有用外部扩ROM的了),一定要将EA引脚拉高,否则会出现程序乱跑的情况。
有时用仿真器可以,而烧入片子不行,往往是因为EA引脚没拉高的缘故(当然,晶振没起振也是原因只一)。
经过上面几点的检查,一般即可排除故障了。
如果系统不稳定的话,有时是因为电源滤波不好导致的。
在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善。
如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。
遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。
数字电路
1、什么是同步逻辑和异步逻辑?(汉王笔试)
所有触发器状态的变化都是在同一时钟信号操作下同时发生的叫做同步逻辑。
触发器状态变化不是同时发生的叫做异步逻辑。
2、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)
常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V 之间,而CMOS则是有在12V的有在5V的。
CMOS输出接到TTL是可以直接互连。
TTL接到CMOS 需要在输出端口加一上拉电阻接到5V或者12V。
3、如何解决亚稳态。
(飞利浦-大唐笔试)
亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。
当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。
在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无
用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
4、IC设计中同步复位与异步复位的区别。
(南山之桥)
IC是集成电路
5、给了reg的setup,hold时间,求中间组合逻辑的delay范围。
(飞利浦-大唐笔试)
Delay < period - setup – hold
6、说说静态、动态时序模拟的优缺点。
(威盛VIA 2003.11.06 上海笔试试题)
动态的不用显示在界面但是代码比较多静态显示界面但是代码比较少我个人认为安全的话动态比较好要是方便的话静态比较好
7、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等。
(未知)
触发器按功能分有RS、JK、D、T、T’五种类型,但最常见的集成触发器是JK触发器和D触发器
8、用卡诺图化简F(A,B,C,D)=∑(3,4,5,7,9,13,14,15)。
(威盛)
CD 00 01 11 10
AB
00 0 0 1 0
01 1 1 1 0
11 0 1 1 1
10 0 1 0 0
化简为:BD+ ~AB~C + ~ACD + ABC + A~CD
字母前加~为非
9.画出逻辑代数的基本运算符。
(科广试题)
10、用与非门等设计全加法器。
(华为)
11、D触发器和D锁存器的区别。
(新太硬件面试)
触发器对时钟脉冲边沿(上升或下降)敏感,在边沿来临时变化状态;
锁存器对时钟脉冲电平(持续时间)敏感,在一持续电平期间都运作。
12、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)
13、用D触发器做个4进制的计数。
(华为)
14、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器15进制的呢?
1、在本征半导体中,自由电子和空穴总是(成对出现),当温度升高时,本征载流子浓度(升高)。
2、在PN结形成过程中,载流子存在两种运动形式,即(扩散运动)和(漂移运动)。
3、放大电路静态工作点随温度变化,是由于三极管的参数(共射交流电流放大系数β)(反向饱和电流ICEO)(发射结电压ube)随温度变化引起的。
4、在电源电路中,常用的三种整流方式?
半波整流、全波整流、桥式整流
5、什么叫交越失真?产生的原因是什么?
当输入电压小于b-e间的开启电压时,晶体三极管处于截止状态。
所以当输入电压为正弦波时,在输入电压过零附近输出电压将会产生失真,这种失真就叫交越失真。
6、功率放大电路按静态Q点设置不同分为(甲类)(乙类)(甲乙类)三种工作状态。
7、理想集成运放开环电压放大倍数Aud=无穷,输入电阻Rid=无穷,输出电阻Rod=0 ,共模抑制比Kcmr=无穷_,开环带宽BW=___。
8、场效应管是通过改变___来改变漏极电流的,所以是一个___控制的___器件。
栅源电压电压放大
9、已知一个电感三点式振荡器的L1,L2,M,C,则震荡频率f0=___。
10、某LC振荡器的震荡频率在50~1000HZ之间,通过电容来调节,由此可知电容C的最大
值是最小值的___倍。