《数电》教材习题答案第4章习题答案.docx

相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

思考题与习题

4-1 触发器的主要性能是什么?它有哪几种结构形式?其触发方式有什么不同?

触发器是一种存储电路,具有记忆功能。在数字电路系统中起着重要作用。依据

不同的标准,触发器可以划分为多种不同类型。从结构上来分,触发器分为基本触发

器,时钟触发器,主从触发器以及边沿触发器。基本触发器为异步(或直接)触发,

时钟触发器为 CP电平触发,主从和边沿触发器为边沿触发。

4-2 试分别写出 RS触发器、 JK 触发器、 D触发器、 T 触发器和 T′触发器的状态转换表和特性方程。(略)

4-3 已知同步 RS触发器的 R、S、CP端的电压波形如图T4-3 所示。试画出 Q、Q端的电压波形。假定触发器的初始状态为 0。

图 T4-3

4-4 设边沿 JK 触发器的初始状态为0,CP、J 、K 信号如图 T4-4 所示,试画出触发器输出端 Q、Q的波形。

图 T4-4

1

4-5 电路如图 T4-5(a) 所示,输入波形如图 T4-5(b) 所示,试画出该电路输出端G 的波形,设触发器的初始状态为0。

图 T5-2

4-6 试画出图 T4-6 所示波形加在以下两种触发器上时,触发器输出Q的波形:

(1)下降沿触发的触发器

(2)上升沿触发的触发器

图 T4-6

4-7 已知 A、B 为输入信号,试写出图T4-7 所示各触发器的次态逻辑表达式。

2

图 T4-7

Q n 1D A B

( a )

n 1

Q( b )

J Q n KQ n

AQ n BQ n Q n

AQ n BQ n Q n

B Q n B Q n

4-8 设图 T4-8 所示中各 TTL 触发器的初始状态皆为0,试画出在 CP信号作用下各触发的输出端 Q1- Q6的波形。

图 T4-8

4-9 试对应画出图T4-9 所示电路中 Q1、 Q2波形。(初始状态均为0)

3

图 T4-9

4-10一逻辑电路如图T4-10 所示,试画出在CP作用下 Y0、Y1、Y 2、Y 3的波形。(CT74LS139为 2 线— 4 线译码器。)

图 T4-10

4

4-11 由边沿 D触发器和边沿 JK 触发器组成图 T4-11(a) 所示的电路。输入如图(b) 所示的波形,试对应画出Q1、 Q2的波形。

图 T4-11

5

相关文档
最新文档