基于ARM处理器的片上系统设计说明
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
上海集成电路设计研究中心基于ARM处理器的片上系统设计
技术研讨会邀请函
尊敬的先生/女士:
2003年4月东南大学国家专用集成电路系统工程技术研究中心成为国第一家ARM处理器核的大学计划授权用户。通过一年多的努力,我们面向无线信息终端应用设计了基于ARM7TDMI处理器核的SoC芯片“Garfield”。为了与您分享基于ARM处理器核的片上系统设计技术和经验,我们诚挚地邀请您及您的同事参加由东南大学国家专用集成电路系统工程技术研究中心、ARM中国公司、集成电路设计研究中心联合举办的基于ARM处理器的片上系统设计研讨会。
“Garfield”处理器采用AMBA2.0作为片上总线;集成了SRAM/Flash控制器;SDRAM 控制器;Nand Flash控制器;黑白,灰度,彩色液晶控制器;6通道DMA控制器;多媒体加速器(MMA);片上SRAM;实时钟;通用定时器;电源管理模块;中断控制器;IIC控制器;SPI控制器;2个UART串口;USB1.1 Device 控制器;MMC/SD 卡控制器和AC97控制器等模块,芯片规模超过100万门。目前该处理器已完成两次基于TSMC 的投片,并基于该处理器完成了掌上电脑原型样机的设计工作。
在“Garfield”处理器器的设计过程中,我们在基于ARM处理器核的SoC架构设计和高层模型评估,多媒体算法的软硬件划分,SoC存储子系统设计与优化,低功耗设计与优化,SoC功能验证,SoC后端设计等方面积累了一些设计经验。为了与您分享这些设计经验,我们将于2004年5月25日(星期二)在集成电路设计研究中心召开基于ARM处理器的片上系统设计技术研讨会。会上“Garfield”处理器的主要设计工程师将向您详细介绍基于ARM7TDMI CPU核的SoC的体系结构设计;多媒体算法(MP3)的软硬件划分,建模和优化;SoC存储子系统的设计与优化;功耗评估与优化技术;SoC功能验证;基于“Garfield”处理器的样机开发等等容。
会议主题:基于ARM处理器的片上系统设计
主讲人员:“Garfield”处理器设计工程师等
地点:集成电路设计研究中心
地址:东路668号G区7楼集成电路设计研究中心培训部
日期:2004年5月25日
时间:上午9:00 ~ 下午5:00
联系方式:丽
:6-216、217 传真:8 电子:
ARM CPU based SoC Design