基于FPGA的视频的采集、处理和显示

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

基于FPGA的视频的采集、处理和显示

1.利用FPGA开发板及其外部电路是实现PAL制式到VGA制式的转换。系统框图如图1所示。

图1

2.摄像头采用的是CCD 摄像头以其感光性好、灵敏度高、信噪比高、抗干扰能力强等优点成为本文采集模块的首选,其输出格式为PAL(Phase Alteration Line 逐行倒相)制式的复合模拟信号。标准的PAL视频信号图像输出频率为50Hz,即每秒视频显示50帧。显示一行数据所需的时间为64μs。图2给出采用的CCD摄像头模块。

图2

3、视频解码芯片,即AD转换。ADV7180是一种多用途的单芯片多格式视频解码器。电路

图如图3所示。

图3

4. 视频采集模块电路板如图4所示。

图4

5. 系统采用VGA显示器作为视频图像的输出媒介,其显示数据为RGB三色的模拟视频数据,而FPGA处理完成的视频图像数据为数字信号,视频数模转换芯片,采用AD公司的ADV7123作为视频数模转换芯片。ADV7123是一款单芯片、三通道、低功耗高速数模转换器,内置三个高速、10位、带互补输出的视频数模转换器、一个标准TTL输入接口以及一个高阻抗、模拟输出电流源。如图5所示。

图5

6.结果图如图6所示。

图6 既是采用本文的系统实现的7.作品整体结构图。

相关文档
最新文档