主板上电时序图
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
PWROK
PWROK是電源準備OK信號.當電源送出的+3.3V and +5V 達到Normal值的95%時,由Power Supply送出此信號. 當+3.3V or +5V 掉到Normal的95%以下時,Power Supply就會把此信號拉Low. 當主板收到此信號時,表明電源已經準備ok,可以開始動 作. 但是大部分情況下,我們不會使用此信號來通知主板動 作.而是使用專門的ASIC來偵測+3.3V and +5V電壓,當 電源發出的電壓符合要求時,由ASIC發出PWROK信號通知 主板動作.由此功能的ASIC包括AS016,W83627EHF等. 主板上此PIN一般空接
3.按下Power Buttom後的動作時序
當ATX Power送出±12V, +3.3V, ±5V數組Main Power電 壓後,其他工作電壓如+VTT_CPU,+1.5V, +2.5V_DAC,+ 5V_Dual,+3V_Dual,+1.8V_Dual也將隨後全部送出. 當+VTT_CPU送給CPU後,CPU會送出VTT_PWRGD信號[High] 給CPU;ICS;VRM; CPU用VTT_PWRGD信號確認VTT_CPU穩定在Spec之內,OK 後CPU會發出VID[0:5]. VRM收到VTT_PWRGD後會根據VID組合送出Vcore. 在VCORE正常發出後,Processor Voltage Regulator即 送出VRMPWRGD信號給南橋ICH6,以通知南橋此時 VCORE 已經正常發出.
ATX2.2
ATX Power Supply
+12V: Pin3,4 主要用來給CPU Vcore部分供電 GND: Pin1,2
ATX2.2
ATX Power Supply
Voltage Tolerances
+5VSB
+5VSB: Standby power提供power down state下主板需 要的各種電壓,包括:Standby and Dual power. ATX規定提供的電流不低於10mA.但是目前的主板為了提 供USB設備啟動,網羅喚醒等功能,需要很大的電流.一般 的Power supply都可以提供2A左右. Tolerance: +5V± 5% 需要用到stand by power的包括:Super I/O, South Bridge,LAN chip,etc.在S3狀態下,除了上述部分需要 之外Memory所需的+2.5V dual.
主板上電時序
Intel架構上電時序 AMD架構上電時序
Intel架構上電時序
(P5GD2-VM為例 為例). P5+Intel915G (P5GD2-VM為例).
1.未插電源時的主板準備上電狀態. 2.插上電源後的主板動作時序. 3.按下Power Buttom後的動作時序.
1.未插電源時的主板準備上電狀態
+3.3V
主板上有很多地方都需要+3.3V. +3.3V一般是最晚從Power Supply供出的. 一般電源提供5A左右的電流. 電壓供給: Audio Chipset; PCI; PCIEX; South Bridge; SIO; Bios;
±5V
1.主板上IO幾乎全部使用+5V,比如: KB&MS,USB,F_PANEL等.同時提供給IO控制 器Super I/O. 2.-5V現在已經不使用.
裝入電池後首先送出RTCRST#&V_3V_BAT給南橋. Crystal 提供32.768KHz頻率給南橋.
2.插上電源後的主板動作時序
SIO Check電源是否正常提供+5VSB電壓. +5Vsb正常轉換出+3VSB. SIO發出RSMRST#信號通知南橋+5VSB已經準備OK. 南橋正常送出SUSCLK (32KHZ).
MB上電時序
2005.12
Caspar_zhang
上電時序
主板電壓概述 主板上電時序 Intel架構上電時序 AMD架構上電時序
主板電壓概述
主板電壓概述
ATX電源提供+12V、-12V、+5V、-5V 、+3V、+5VSB六種電壓,其 它的則由主板上的DC-DC電路利用ATX提供的電壓轉換而來。 DCDC電路則可分為線性轉換電路和PWM轉換電路,主板上的 +5vsb +3vsb就是典型的線性穩壓電路,而vcore部分則是PWM技 術最基本的應用。所謂的+3V_DUAL就是用+3v與+3vsb共同供電, 相互間用MOSFET或者二極體隔離。 主板的上的電壓有+12V、-12V、+5V、(-5V)、+3V、+5VSB、 +3VSB、+1.5VSB、+1.5V、+5V_Dual、+3V_DUAL、+2.5V_DUAL、+ 2.5V_DAC、1.8V_Dual、VCORE、VTT_DDR、VTT+_CPU ect.
ATX Power Supply
+5VSB: Pin9 +3V: Pin1,2,12,13 +5V: Pin4,6,21,22,23 +12V: Pin10,11 -12V: Pin14 GND: Pin3,5,7,15, 17,18,19,24 PS_ON#: Pin16 PWROK: Pin8 NC: Pin20
+2.5V
+2.5V的電壓直接由+2.5V_Dual通過一個MOS開關提供,用 +12V作為MOS的gate控制.從而保證進入S3時+2.5V可以被 關閉.避免漏電.
+2.5V_DUAL =-> +2.5V
+2.5V_DAUL Q23 NDS351N 2 S 3 D +2.5V
G
1
1 + VDDA_EN <34> 2 PCE6 10UF/25V /X GND
VRMPWRGD PWROK_PS +VTT_PWRGD CPUPWRGD
3
V R M
+VID[ 0:5 ] Vcore
+ VSB
3v_Bat RTC_RST# 32.768 +3Vsb
RSMRST# IO_PWRBTN# SLP_S3#
SB
SLP_S4# PWRBTN#
SIO
PS_ON#
ATX
+ 12 v 5 + +
3.按下Power Buttom後的動作時序
在北橋NB接收到南橋送出的PLTRST#大約1ms後,北橋 送出CPURST#給CPU,以通知CPU可以開始執行第一個指 令動作.(不過要北橋送出CPURST#的前提是在北橋的 各個工作電壓&Clock都OK的情況下);
P5GD2-VM 上電時序圖(Intel架構)
K8 + K8M800+VT8237 (K8V-MX為例)
CPU_PWOROK 18 CPU_RST# 20 PWRBTIN# 3 . + 3 VSB 1 .
CPU
RSMRST# 2. SIO_PWRBTIN# 4
3.按下Power Buttom後的動作時序
當電源送出的+3.3V and +5V達到Normal值的 95%時,由ATX Power Supply開始送出PWROK_PS PWROK_PS 信號給Super IO,以通知Super IO ATX Main Power OK. Super IO接收到VCC&PWROK_PS PWROK_PS後,即送出PWROK PWROK_PS 給南北橋.以通知南北橋此時ATX Main Power 送出OK.
3.按下Power Buttom後的動作時序
使用者按下電源控制面板上電源按鈕後,將送 出PWRBTN#給SIO和SB. SIO收到後發出IO_PWRBTN#給南橋. SB送出SLP_S3#和SLP_S4#給SIO. SIO發出PS_ON#(Low)給ATX Power. 當ATX Power接收到PSON#由High Low後,ATX Power即送出±12V, +3.3V, ±5V數組Main Power電壓.
±12V
1.+12V提供給Vcore(P5&P4&K8使用,K7使 用5V給Vcore供電). 2.+12V提供給PCI slot,AGP slot,COM芯 片,FAN power等. 3.-12V提供給PCI slot和COM芯片.
+2.5V_Dual
1.提供給內存和北橋部分的內存接口部分 使用,對於A8內存控制器集成在CPU中. 2.一般利用Linear Regulator由+3V_Dual 得到.或者是利用Switch Regulator由 +5V_Dual得到.
3.按下Power Buttom後的動作時序
當提供給的南橋工作電壓及Clock都OK後,由南橋發出 PLTRST#及PCIRST#給各個Device. The ICH6 drives PLTRST# inactive a minimum of 1 ms after both PWROK and VRMPWRGD are driven high. PLTRST# 與PCIRST#區別如下: A. PLTRST# : Platform Reset PCIRST#: PCI Reset B. PLTRST# connected to all component that previously need PCIRST#,except PCI slots and devices. PCIRST# is connected to PCI Devices and slots without resetting system. C. PLTRST# is higher than PCIRST#.
CPU
SIO
ATX_PWRGD 8.
+12V&+5V&+3V 7
ATX
PSON# 6. VCORE_PG 13 HTT_VLD 13 VCORE 12 HTT_EN 10 PWRGD_SB 2. PWRBTIN
10 +1.2V_HT 11
VCORE&HTT
+12V 7
3
.
K8V-MX 上電時序圖(AMD架構)
A8 + Nforce4 (A8N-SLI為例)
CPU_PWOK 14 VCORE 12 +1.2V_HT 11 CPURST# 15 PWROK 9. +5VSB 1
+ 3 1
25MHZ 1 3.3&1.5PLL 电压 7 +1.5v 7
Nforce4
CPUVDD_EN
vsb
SLP_S3# 5 SIO_PWBTIN 4.
3.按下Power Buttom後的動作時序
具體說明: 在VTT_PWRGD正常發出後, 此信號還通知給Clock • 在SLP_S3#&VTT_PWRGD正常OK後(都為High),從而使信號CK_PG保持在High.再經過 三極管Q1後,使信號CK_PG#由High Low.此時若ICS所需工作電壓+3V_CLK及Drive Generator(ICS);以通知Clock Generator在可以正常 Crystal 14.318MHz OK後,ICS將開始工作送出所有Clock. 發出所有Clock. 1) 此信號還有一個作用是:當系統進入S3狀態時信號CK_PG#(即VTT_PWRGD#/PD)由 Low-->High,從而 Keep ICS Register Data,縮短從S3回來的時間,
CPU
PLTRST#
NB
CPURST#
PCIRST#
PCI Device
+VTT_CPU
3 3
+VTT_PWRGD
.
PWROK
v
v
AMD架構 上電時序
A8 k8 k8 A8 + + + + Nforce4 K8T800+VT8237 Sis760+Sis965 ATIRD480+M1573
A8N-SLI 上電時序(AMD架構)
+12V PRwenku.baidu.com2 1 2 8.2KOhm
PSON#
• PSON# 是低有效信號,當此信號為Low時,Power Supply 送出+3.3V,+5V,-5V,+12V,-12V等電壓. 而當此信號被 拉High時,Power Supply停止送出上面的電壓. • 利用此信號可以設計“ Soft Power down” 的關機功 能. 當使用者對作業系統下關機命令時. 作業系統亦 可關閉所有的應用程式並利用此腳的功能達到自動關機 的動作. • 在主板上需要把此信號 pull up到+5VSB. • 當User按下Power Button後,一般由Super I/O將此信號 拉low,從而通知Power Supply送電.