锁相环产品PLL芯片技术介绍

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

锁相环产品PLL芯片技术介绍
 频率源可以说是一个通信系统的心脏,心脏的好坏很大程度上决定着一个机体的健康状况,而锁相环又是频率源的主要组成部分,因此性能优异的锁相环芯片对于通信系统来说是非常重要的。

 锁相环的相位噪声对电子设备和电子系统的性能影响很大。

从频域看它分布在载波信号两旁按幂律谱分布,无论做发射激励信号,还是接收机本振信号以及各种频率基准时,这些相位噪声将在解调过程中都会和信号一样出现在解调终端,引起基带信噪比下降,误码率增加。

 低相噪HitTIte锁相环产品分为集成VCO和没有集成VCO两种。

集成VCO的PLL芯片包括了HMC820,HMC821,HMC826等。

下面是与市场上同类产品的对比,以工作频段1720~2080MHz为例:
 HMC820,HMC821在芯片内部的频率输出端集成了放大器,因此其输出功率高于同类产品,在某些情况下,可以直接做为LO输出推动混频器,省掉一个本振口缓冲放大器,为设计者节省了空间和bom成本。

 HMC820,HMC821是多频段产品,可工作在三个频段,如HMC821的工。

相关文档
最新文档