是德科技高速数字测试技术方案简表
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
1.1 大数据应用测量新视野
1.2 PCI Express 3.0 测试简介和 4.0 技术进展
1.3 USB3.x 技术进展、挑战和测试
1.4 USB3.1 及Type-C接口物理层测试方案
1.5 您必须了解的Uunderbolt测试 1.7 SATA和SAS测试方案1.5Gbps~12Gbps
1.8 DDR存储技术进展、挑战和测试
1.9 识别抖动产生的根本原因 1.10 高速数字链路的电源测试 1.11 高速PCB板的阻抗和损耗分析
2.0 USB2.0及3.x 技术进展、挑战和测试
2.1 MHL 技术及其测试方案
2.2 DP/eDP/MyDP 一致性测试
2.3 MIPI 高速串行数字接口设计挑战和测试
是德科技高速数字测试技术方案简表(2016版) 题目 简介 计算机、服务器 随着移动互联网的普及和快速发展,云和大数据几乎进入了寻常百姓家,这给数据传输、数据存储带来了极大的挑战和压力,数据传输和 存储的接口、格式、速度都在发生着变化以迎接这一挑战,工程师要应对高速数字接口、光通信、调制和解调的设计难题。是德科技是业 界唯一横跨仿真、高速数字、光和无线技术领域的测试公司,我们熟悉SATA、SAS、PCIE、Ethernet、SFP+、QSFP+、SERDES、OFDM、QAM、PAMN的设计挑战,我们不仅仅是标准的遵从者,更是标准的共同制定者。我们与您分享专业技术经验,将最新的规范整合到我们的软件和硬 件当中。无论您何时需要,都可以获得是德科技最有效的帮助。 PCIE3.0标准在PC/服务器及其它如云计算相关行业已经得到成熟和广泛应用。今天PCISig组织除了在扩展PCIE总线在固态存储(SSD)和移动计算行业的应用之外,还正在酝酿最新的4.0规范,未来速率将达16Gbps。本专题将就P CI3.0测试作一简单回顾,并就PCIE标准的最新扩展应用和PCIE4.0标准的最新进展作一介绍 USB总线作为外设总线的成功典范,多年以来经久不衰且历久弥新,今天USB3.1标准正在蓄势待发。新的3.1标准不仅大大提高了信号传输 速率到10Gbps,而且在大大扩展USB总线的应用范围,表现在不仅采用更加流行更小型化的C型连接头,而且大大提高其Power Delivery的能力,最高提供高达20V,5A的充电能力,同时引入调制技术。新的标准不仅在研发上而且在测试上带来更多挑战,本专题将详细 介绍最新USB3.x的物理层的测试进展,包括发射端,接受端和传输介质的全面验证。 USB接口作为通用串行接口标准已经历多年的发展,最新的USB 3.1 Gen2更是在USB 3.0的基础上将理论最高速率提升到了10Gb/s。USB 3.1 Gen2 的接收机裕量相比之前更加紧张,接收机压力信号的校准也和之前有所不同。新的3.1标准不仅大大提高了信号传输速率到10Gbps,而且在 大大扩展USB总线的应用范围,表现在不仅采用更加流行更小型化的C型连接头,而且大大提高其Power Delivery的能力。本专题将和您一起探讨USB 3.1 Gen2 10Gbps接收机测试所面临的变化,以及是德科技的最新测试方案如何帮助您应对这些变化所带来的挑战。 电子设备的外部数据接口存在着规范和标准之争,USB作为PC和移动设备中最常见的高速数据接口,一直是大家比较关注的标准。USBIF最 近修改了USB 3.1规范,与2013年宣布的规范相比,更加体现其通用性,具体变化包括电源输出(Power Delivery)、物理层测试、USB C型连接器。本次研讨会将讨论USB 3.1技术概况,测试技术方案。同时,我们将重点讨论发射端、接收端、Power Delivery和Type C Connector这些最新的变化 Thunderbolt接口是苹果电脑的标准配置,其它公司有机会跟进,本文介绍Thunderbolt发射端、接收端以及电缆的测试,。 Serial ATA 和SAS国际标准组织都已经宣布支持 6 Gbps数据传输, 随着固态存储器件(SSD)的出現,12 Gbps速率的技术也正在开发中,这个速率对测量仪器本身的本地噪声和测量抖动底提出前所未有的要求,本专题讨论验证该技术的挑战和 方案。 由于几乎所有的数据均在控制器和内存之间经过唯一一次读/写,内存子系统里的DDR总线往往成为任何设计的核心所在。DDR总线标准发 展到今天DDR4-3.2Gbps已经开始正式走上历史舞台,其探测日益成为难题。是德科技作为JEDEC协会的重要成员,领导和影响着存储技术 尤其是测试技术的发展,本专题将着重介绍DDR测试方案从物理层到协议层,还包括最新的测试夹具-BGA Probe。不仅包括一致性测试部分,还将介绍从仿真到一致性测试贯通流程测量,以及如何使用统一的工具和算法,提高整体研发效率,将 您的产品以最佳成本率先导入市场。 测量精度固然重要,但这只是做抖动测量的一个目的,本文讨论如何发现抖动产生的各种个能因素,包括参考时钟和数据之间的关系,抖 动如何在通信系统中被传递。 通信系统中对电源噪声的要求小到mV级别。这一专题对如何准确的测量电源噪声测量的不同方法展开讨论 本专题将讨论和信号完整性相关的技术和方案,包括针对链路的高级仿真工具、夹具和电缆误差自动移除、均衡和去嵌入。 消费类电子(包括智能手机、平板电脑、汽车电子等) USB总线作为外设总线的成功典范,多年以来经久不衰且历久弥新,今天USB3.1标准正在蓄势待发。新的3.1标准不仅大大提高了信号传输 速率到10Gbps,而且在大大扩展USB总线的应用范围,表现在不仅采用更加流行更小型化的C型连接头,而且大大提高其Power Delivery的能力,最高提供高达20V,5A的充电能力,同时引入调制技术。新的标准不仅在研发上而且在测试上带来更多挑战,本专题将详细 介绍最新USB3.x的物理层的测试进展,包括发射端,接受端和传输介质的全面验证。 HDMI 在电视和电脑中的应用日渐普遍,但在手机等便携式终端领域还没有开始,又遇到了MHL技术,MHL是利用多数手机上已经普遍采用的 uUSB接口,开发出來的多媒体接口技术,以满足手机等便携式终端直接向电视传输视频流的需求,作为HDMI测试认证实验室的主要供应 商,是德推出MHL测试方案,帮助大家迈进新的领域。 DP1.2b一致性测试规范于2013年对外宣布,MyDP试图进入手机领域,eDP也开始出现在笔记本电脑和平板电脑中,这在测试方面有什么不 同? MIPI行业联盟在移动计算行业的统治地位日益巩固,且正在向可穿戴式智能设备甚至安防领域扩张。今天MIPI联盟正在领导全行业深挖DPHY的潜力,预计DPHY速率将从1.5Gbps扩展到最高4.5Gbps,最多支持8个数据链路同时在接收端增加时间偏差校准机制。另外MIPI联盟还定义了三相DPHY,新标准命名为C-PHY,采用三线结构,符号率达2.28bit,等效数据速率达5.7Gbps。以及M-PHY Gear 4也全新出炉,有效数据速率从Gear 3的5.8Gbps提升到11.6Gbps,并将支持可变速率。层出不穷的新标准和新的编码方法等大大增加了测试复杂性,本专题将就MIPI联盟各标 准的测试技术和方案作全面介绍,涵盖物理层接收端、发射端、传输介质乃至协议层。 预约演讲时间
2.7 HDMI2.0最新技术及其测试方案
3.0
25Gbps以上高速数字信号精确测试与验 证 25Gbps以上系统级接收端性能指标测试 方案
3.1
3.2 高速无源链路的精确表征
3.3 100G背板测试
3.4 针对云计算的100G高速光电接口测试
随着移动互联网和云计算的爆发,网络带宽遇到巨大挑战。10G以太网已经不能满足日益增长的带宽需求,40G/100G以太网业已走向商用 ;IEEE于2013年4月2日宣布组建新的 802.3 Standards for 3.5 针对云计算的100GbE高速多通道光/电接 Ethernet工作组,探讨制定400Gbps带宽的新一代以太网传输标准。本专题将能够帮助您更好地了解以太网当前的测试规范的进展状况,解 口的测试 析标准中对100G以太网高速光/电接口新的测试要求和方法,分析其面临的技术挑战。同时介绍了Keysight在100G 高速以太网多通道并行测试中针对元器件、组件到有源光缆AOC、光收发模块例如CFP2/4等各个层面最新、最完整的解决方案。 随着云计算和大数据应用的对于数据传输速率需求的持续提高,无论是光接口还是电接口,其数据传输速率都已经逼近传输介质的极限并 达到100Gbps甚至更高,高速信号测试中越来越多的预加重,均衡,去嵌和嵌入再次成为新的热门话题。本专题将讨论和信号完整性相关 的技术和方案,包括针对链路的高级仿真工具、夹具和电缆误差自动移除、均衡和去嵌入,以及针对发射端的全面抖动测试。另外还将介绍 Keysight公司最新的误码仪和任意波形发生器在今天的高速信号接收端压力眼图和BER测试中的重要作用。 采样示波器在高速通信信号测试中非常普遍,其中抖动测量是最常见测量之一,本文介绍是德科技的86108B多合一模块,如何进行高精度 抖动测量,尤其是其JSA(抖动谱分析)功能。 随着几大主要运营商部署100G波分复用核心骨干网络,基于相干光通信和复杂调制的光通信开始正式走向商用,而400G乃至1Tb/s的技术 也正在研发之中。网络设备制造商需要有效测量光相位调制的信号质量。本专题将为您介绍EVM指标对相干通信发射机信号质量评估的重 要性,EVM随误码率和OSNR的关系,以及各种实际测量发现的信号缺陷对应的硬件产生机理。 如何精确测量28Gbps信号的抖动对测试工程师和测试仪器提出了更多的挑战。本部分讲述是德推出的全新的抖动测量方案 主要围绕光接收机主要测试参数,特别是光压力眼图及抖动容限指标,以测试标准规范为依据,阐述各个测试指标的定义和测试标准,介 绍如何构建测试系统各功能单元模块,实现完整性能测试。 对于多通道的高速光电器件,并行测试除了提高效率,更重要地是能够模拟出实际通道间的相互影响(如串扰),消除设计中的缺陷,本 部分简介如何利用是德相关仪表来搭建高效的并行测试系统。 通用电子 探头是被测对象和示波器之间的连接, 若探头性能不满足您的应用,您在示波器上看到的波形要么是失真的,要么是不准确的,选择合适的探头是保证可靠测量的第一步,如何 使用探头也一样影响测量结果及获得有用的测量信息。 本文帮助您理解选择探头几个技巧和提示,避免陷阱,并介绍是德的最新探头。 提示 #1 – 什么是系统带宽? 提示 #2 --高低温下的电压测量 提示 #3 – 如何扩展 InfiniiMax probe的动态范围 提示 #4 -- 理解探头其实是随着频率增加而性能下降的 提示 #5 -- 使用附件发挥探头的最大性能和功用 提示 #6 – 晶圆的可靠探接 提示 #7 – 安全浮地测量 随着高速数字信号的测试速率逐步攀高,数字信号的测试中越来越多的应用到射频乃至微波频段的测试技术。在6GHz到30GHz的频段上, 每一个示波器探头都是一段微博传输线。选择正确的探头以得到正确的测试结果因而变得越来越重要并充满挑战。本专题将帮助大家学会 选择和使用高速示波器的工程师们正确的理解在射频和微波段不同探头对测试结果的影响。
移动设备及其相关的技术,越来越成为人们生活中的热门话题之一,工程师面临改进性能、增加存储密度、降低功耗的挑战,这使得原本 的DDR2逐渐转向低功耗 LPDDR2 技术. SD 卡技术的速度也越来越块,数据存储量也越来越大,对应的 UHS-I/II 技术已经诞生,本专题讨论移动设备中 LPDDR2 和SD UHS-I/II技术的示波器验证测试方案. 汽车电子行业是近几年来取得极大发展的行业,为了提高汽车的舒适性,安全性及可靠性,非常多的新技术被应用其中,例如最新的CAN FD 和SENT总线是下一代车用通信总线标准,他们提供了更高的数据速率和更可靠的传输能力。 是德科技作为电子测试仪器的龙头企业,持续关注汽车电子市场,领先推出基于示波器产品对CAN 新一代智能示波器加快汽车电子的测试和 FD和SNET串行总线进行触发及解码功能,并且支持最多的汽车总线的测试。 2.5 调试 本次在线研讨会,将会详细描述最新汽车总线CAN FD和SNET的特点及协议结构,是德科技智能示波器的优势以及如何使用示波器对各种汽车总线做物理层测试及协议层分析,从而让工程师 迅速而有效地解决问题。 2.4 测试移动设备中的LPDDR2/3和SD UHSI/II卡 2.6 FPGA 内部节点的动态测试 FPGA内部节点成千上万,但可引出的物理引脚却是有限的,本文介绍如何用混合信号示波器或逻辑分析仪完成其内部节点的动态切换测试 HDMI2.0规范发布后,HDMI论坛授权认证实验室在中国的所有分部都已经升级其测试设备,可以测试每条Lane高达6Gbps的信号速率,与H DMI1.4相比,信号速率提升了近一倍,HDMI2.0显示设备支持最高分辨率达4kx2k。本次研讨会将介绍是德科技如何介入HDMI论坛,HDMI2. 0和1.4b的技术本身、HDMI2.0一致性测试规范对物理层的要求,HDMI2.0源、电缆和接收设备的测试方案,包括测试夹具、示波器、任意 波形发生器和误码率分析仪,网络分析仪等。我们也会介绍为什么有些被测对象只能用Keysight方案来测。 通信网络、云计算 25Gbps技术已经在通信领域开始采用,从发送端到接收端的链路包含了有源器件与无源链路。对于有源器件而言,一个比特时间仅为40ps 以下,如何准确的测量出器件的真实特性及指标,变得越来越难。这也对测试仪表提出了挑战,仪表自身误差也是测量中需要考虑的因素 。此文讨论了精确测试有源器件的关键因素和在不同类型示波器上的相应测量技术。 误码率是关键的系统级物理层性能指标。在25+ Gbps量级系统中,线路损耗、预加重、抖动精度都会对测试结果有至关重要的影响。是德科技的误码仪中采用了新的方法来应对这些测试 难点。 随着数据速率的提高,无源链路中的测试频率也在提高。测试中的夹具和评估板等的影响不能再忽略,对于连接器、封装等测试,如何精 确测试到器件自身测试点,也成为一个挑战。是德科技新的时域、频域测量仪表和PLTS的新特性,完美应对这些新的测试挑战。 高速背板是构建高性能数据平台的关键部件。目前热门的100G网络上单对差分线的数据速率已达到了25Gbps甚至更高。无论采用OIF组织 制定的CEI-25G-LR背板规范还是IEEE组织制定的100GBaseKR4背板规范,面临的共同挑战是如何在这么高速率下提供背板应用场合需要的传输距离。当背板加工完成以后,需要进行一系列插入损 耗、回波损耗、阻抗、串扰、信号传输眼图、传输误码率等,在系统调试阶段还需要对子卡发送的信号进行验证以排除可能的信号质量问 题。本专题对于100Gbps背板开发中可能遇到的挑战以及相应的测试方法进行了详细的介绍和讲解。 随着云计算和大数据的日渐普及,网络对于带宽的需求一直在与日俱增。应用于存储网和核心路由器、服务器的接口已经开始由40Gbps迈 入100Gbps的时代,光器件生产商也已经开发并上市了应用于这一领域的光收发器。本专题将为您介绍高速光电接口的研发和生产测试。