最新常用电子器件管脚排列图
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
常用电子器件管脚排
列图
常用电子器件管脚排列图
附录1 逻辑符号对照示例
附录表1.1 逻辑非、逻辑极性符号对照示例(以反相器为例)
逻辑符号逻辑功能
逻辑非
A
Y
逻辑极性
附录表1.2 几种常用逻辑门的逻辑符号比较示例
标准非门与门与非门或门或非门异或门国标
GB4728.12
---85(IEC
617—12)
美国一些公
司的标准
附录表1.3 逻辑符号、框图、管脚排列比较示列(以74HC390为例)
项目逻辑符号框图管脚排列
图形
功能功能标注清晰,但烦
琐。用于原理图中
简单易用,但功能有时提示不全。多
用于原理电路图中
管脚位置确切,但功能可能提
示不全。用于装配电路图、接
线图
附录2 集成电路
1. 集成电路命名方法 集成电路命名方法见附录表
2.1
附录表2.1 国产半导体集成电路型号命名法(GB3430-82)
第零部分 第一部分 第二部分 第三部分 第四部分 用字母表示器件符合国家标准
用字母表示器件
的类型
用阿拉伯数字和用字母表示器件的系列品
种代号 用字母表示器件的工作温度范围
用字母表示器件的
封装形式
符号 意义 符号 意义 符号 意义 符号 意义 C
中国制造
T H E C F D W J B M μ
TTL HTL ECL CMOS 线性放大器 音响、电视电
路 稳压器 接口电路 非线性电路 存储器 微型电路
C E R M
0 ~70℃ -48 ~75℃ -55 ~85℃ -55 ~125℃
W B F D P J K T
陶瓷封装 塑料封装 全密封扁
平 陶瓷直插 塑料直插 黑陶瓷扁
平 金属菱形 金属圆形
2.集成电路介绍
集成电路IC 是封在单个封装件中的一组互连电路。装在陶瓷衬底上的分立元件或电路有时还和单个集成电路连在一起,称为混合集成电路。把全部元件和电路成型在单片晶体硅材料上称单片集成电路。单片集成电路现在已成为最普及的集成电路形式,它可以封装成各种类型的固态器件,也可以封装成特殊的集成电路。
通用集成电路分为模拟(线性)和数字两大类。模拟电路根据输入的各种电平,在输出端产生各种相应的电平;而数字电路是开关器件,以规定的电平响应导通和截止。有时候集成电路标有LM (线性类型) 或DM(数字类型)符号。 集成电路都有二或三个电源接线端:用CC V 、DD V 、SS V 、V +、V -或GND 来表示。这是一般应用所需要的。
双列直插式是集成电路最通用的封装形式。
其引脚标记有半圆形豁口、标志线、标志圆点
等,一般由半圆形豁口就可以确定各引脚的位置。
双列直插式的引脚排列图如附录图2.1所示。
3.使用TFL集成电路与CMOS集成电路的注意事项
(1) 使用TYL集成电路注意事项
①TYL集成电路的电源电压不能高于V
+。
5.5
使用时,不能将电源与地颠倒错接,否则将会因为过大电流而造成器件损坏。
②电路的各输入端不能直接与高于V5.5
-的低内阻电源连接,
+和低于V5.0
因为低内阻电源能提供较大的电流,导致器件过热而烧坏。
③除三态和集电极开路的电路外,输出端不允许并联使用。如果将集电极开路的门电路输出端并联使用而使电路具有线与功能时,应在其输出端加一个预
V端。
先计算好的上拉负载电阻到
CC
④输出端不允许与电源或地短路。否则可能造成器件损坏。但可以通过电阻与地相连,提高输出电平。
⑤在电源接通时,不要移动或插入集成电路,因为电流的冲击可能会造成其永久性损坏。
⑥多余的输入端最好不要悬空。虽然悬空相当于高电平,并不影响与非门的逻辑功能,但悬空容易受干扰,有时会造成电路的误动作,在时序电路中表现更为明显。因此,多余输入端一般不采用悬空办法,而是根据需要处理。例
V上;也可将不同的输入端通过如:与门、与非门的多余输入端可直接接到
CC
V上;或将多余的输入端和使用端并联。不用的一个公用电阻 (几千欧) 连到
CC
或门和或非门等器件的所有输入端接地,也可将它们的输出端连到不使用的与门输入端上。如附录图2.2所示。
对触发器来说,不使用的输入端不能悬空,应根据逻辑功能接人电平。输入端连线应尽量短,这样可以缩短时序电路中时钟信号沿传输线的延迟时间。一般不允许将触发器的输出直接
驱动指示灯、电感负载、长线传输,需要时必须加缓冲门。
(2)使用CMOS电路的注意事项
CMOS集成电路由于输入电阻很高,因此极易接受静电电荷。为了防止产生静电击穿,生产CMOS时,在输入端都要加上标准保护电路,但这并不能保证绝对安全,因此使用CMOS集成电路时,必须采取以下预防措施。
①存放CMOS集成电路时要屏蔽,一般放在金属容器中,也可以用金属箔将引脚短路。
②CMOS集成电路可以在很宽的电源电压范围内提供正常的逻辑功能,但电源的上限电压(即使是瞬态电压)不得超过电路允许极限值max
V,电源的下限电压(即使是瞬态电压)不得低于系统工作所必需的电源电压最低值min
V,更不得低于SS
V。
附录图 2.2 TTL电路多余的处理