数字逻辑试卷及答案0教学内容

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《数字电路与逻辑设计》模拟试卷1

试题卷

注意:

1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。请监考老师负责监督。

2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。

3.本试卷满分100

分,答题时间为90分钟。

4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。

一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。

1. 下列四个数中,最大的数是 。

[A] (AF)16 [B] (001010000010)8421BCD

[C] (10100000)2 [D] (198)10

4. 对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为 。

5. 以下各电路中, 可以产生脉冲定时。

[A] 2 [B] 8 [C] 16 [[A] OC 门 [B] PMOS [C] NMOS [D] CMOS [A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X

[A] 多谐振荡器[B] 单稳态触发器

[C] 施密特触发器[D] 石英晶体多谐振荡器

[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器

7. 同步时序电路和异步时序电路比较,其差异在于后者。

[A] 没有触发器[B] 没有统一的时钟脉冲控制

[C] 没有稳定状态[D] 输出只与内部状态有关

[A] 触发器[B] 晶体管[C] MOS管[D] 电容

9. 当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。

[A] 组合逻辑电路[B] 时序逻辑电路

[C] 存储器[D] 数模转换器

[A] 2 [B] 4 [C] 8 [D] 32

二、多项选择题(本大题共5小题,每小题3分,共15分)在每小题列出的四个选项中有二至四个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。多选、少选、错选均无分。

11.逻辑变量的取值1和0可以表示:。

[A]开关的闭合、断开;[B]电位的高、低;

[C]真与假;[D]电流的有、无;

[A]全部输入是0;[B]全部输入是1;

[C]任一输入为0,其他输入为1;[D]任一输入为1;

[A]用电压表测量指针不动;[B]相当于悬空;

[C]电压不高不低;[D]测量电阻指针不动;

[A]0;[B]1;[C]Q;[D] ;

[A]边沿D触发器;[B]主从RS触发器;

[C]同步RS触发器;[D]主从JK触发器;

三、判断题(本大题共10小题,每小题2分,共20分),正确的填T,错误的填F,请将答案填在答题卷相应题号处。

16. 8421码1001比0001大。

17. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

18. 若两个函数具有相同的真值表,则两个逻辑函数必然相等。

19. 因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

20. TTL与非门的多余输入端可以接固定高电平。

21. 普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。

22. 优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。

23. 液晶显示器的优点是功耗极小、工作电压低。

24. D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能。

25. 在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。

四、【填空题】(本大题共20空,每空1分,共20分;请将答案填写在答题卷相应题号处)

26. 可以用__________擦除EPROM中所存的信息。

27.单稳态触发器可应用于__________、延时、__________。

28.(10110010.1011)2=(__________)8=(__________)16

29.逻辑代数又称为布尔代数。最基本的逻辑关系有__________、__________、

__________三种。常用的几种导出的逻辑运算为__________、__________、

__________、__________、__________。

30. 时序逻辑电路按照其触发器是否有统一的时钟控制分为__________时序电路和

__________时序电路。

31. 存储器的__________和__________是反映系统性能的两个重要指标。

32. 消除竟争冒险的方法有__________、__________、__________等。

五、【简答题】(本大题共2小题,每题7分,共14分;请将答案填写在答题卷相应题号处)

33. 在数字系统中为什么要采用二进制?

34. 逻辑代数与普通代数有何异同?

六、【综合应用题】(本大题1小题,11分;请将答案填写在答题卷相应题号处)

35. 如下图所示维持阻塞D触发器,设初态为0,根据CP脉冲及A输入波形画出Q波形。

《数字电路与逻辑设计》模拟试卷1答案一、单项选择题(本大题共10小题,每小题2分,共20分)

二、多项选择题(本大题共5小题,每小题3分,共15分)

三、判断题(本大题共10小题,每小题2分,共20分)

相关文档
最新文档