74Ls192
集成计数器74LS192的使用
图 六进制计数
集成计数器74LS192的使用
计数器的级联使用 利用进பைடு நூலகம்输出控制高一位的CPU端构成的加数级联图
用两个 74LS192集成构计数成器714L0S1092的进使用制计数器
▲ 利用74LS192实现100进制计数器 (想一想)
将多个74LS192级联可以构成高位计数器。
画出逻辑电路图。
集成计数器74LS192的使用
0 0 × × d0 d1 d2 d3 d0 d1 d2 d3 1 0 ↑ 1 ×××× 加计数
1 0 1 ↑ ×××× 减计数
1 0 1 1 ×××× 保 持
× 1 × × ×××× 0 0 0 0
各引脚功能符号的意义:
D0~D3:并行数据输入端 Q0~Q3:数据输出端 CU:加法计数脉冲输入端 CD:减法计数脉冲输入端 RD :异步置 0 端(高电平有效) LD :置数控制端(低电平有效)
集成计数器 74LS192的使用
集成计数器74LS192的使用
74LS192是同步可拟计数器,具有双时钟输入, 并具有清除和置数等功能
集成计数器74LS192的使用
集成计数器74LS192的使用
同步十进制计数器——74LS192集成计数器
▲ 逻辑符号
▲ 74LS192功能表
输入
输出
LD RD CU CD D0 D1 D2 D3 Q0 Q1 Q2 Q3
的
时
序
0
10
0
00
01
图 分
00
析
0
00
00
0
10
01
集成计数器74LS192的使用
三、实验内容及步骤
74Ls192
实验四触发器及其功能转换一、实验目的1、掌握基本RS、JK、D和T触发器的逻辑功能2、掌握集成触发器的逻辑功能及使用方法3、熟悉触发器之间相互转换的方法二、实验原理触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。
1、基本RS触发器图4-1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。
基本RS触发器具有置“0”、置“1”和“保持”三种功能。
通常称S为置“1”端,因为S=0(R=1)时触发器被置“1”;R为置“0”端,因为R=0(S=1)时触发器被置“0”,当S=R=1时状态保持;S=R=0时,触发器状态不定,应避免此种情况发生,表9-1为基本RS触发器的功能表。
基本RS触发器。
也可以用两个“或非门”组成,此时为高电平触发有效。
2、JK触发器在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。
本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。
引脚功能及逻辑符号如图4-2所示。
JK触发器的状态方程为Q n+1=J Q n+K Q nJ和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。
Q与Q为两个互补输出端。
通常把 Q=0、Q=1的状态定为触发器“0”状态;而把Q=1,Q=0定为“1”状态。
图4-2 74LS112双JK触发器引脚排列及逻辑符号下降沿触发JK触发器的功能如表4-2表4-2注:×— 任意态 ↓— 高到低电平跳变 ↑— 低到高电平跳变Q n (Q n )— 现态 Q n+1(Q n+1 )— 次态 φ— 不定态 JK 触发器常被用作缓冲存储器,移位寄存器和计数器。
3、D 触发器在输入信号为单端的情况下,D 触发器用起来最为方便,其状态方程为 Q n+1=D n,其输出状态的更新发生在CP 脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D 端的状态,D 触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。
74LS192引脚图管脚及功能表
(a)引脚排列 (b) 逻辑符号
图中:为置数端,为加计数端,为减计数端,为非同步进位输出端, 为非同步借位输出端,P0、P1、P2、P3为计数器输入端,为清除端,Q0、Q1、Q2、Q3为数据输出端。
其功能表如下:
输入
输出
MR
P3
P2
P1
P0
Q3
Q2
Q1
Q0
精品文档可修改十进制可逆计数器74ls192引脚图管脚及功能表74ls192是同步十进制可逆计数器它具有双时钟输入并具有清除和置数等功能其引脚排列及逻辑符号如下所示
十进制可逆计数器74LS192引脚图管脚及功能表
74LS192是同步十进制可逆计数器,它具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如下所示:
1
×
×
×
×
×
×
×
0
0
0
0
0
0
×
×
d
c
b
a
d
c
b
×
×
加计数
0
1
1
×
×
×
×
减计数
74ls192按键显示电路设计总结
74ls192按键显示电路设计总结
74ls192是一款常用于按键显示的集成电路,其主要功能是将按键输入的数字信号转换为BCD码输出,以便在数码管上显示。
下面是74ls192按键显示电路设计的总结:
1.按键电路设计
按键电路主要是将输入的数字信号转换为二进制信号输入到74ls192中。
设计中可以使用多个按键,将每个按键连接到一个编码器上,将编码器的输出连接到74ls192的输入引脚上。
在按键电路设计中,需要注意保护电路和按键的灵敏度。
2.74ls192电路设计
74ls192集成电路为四位二进制同步上升计数器,可以将二进制输入信号转换为BCD码输出。
在电路设计中,74ls192的各个引脚需要连接好,同时根据实际需要设置时钟信号、清零信号和使能信号。
3.数码管驱动电路设计
数码管驱动电路主要用于将74ls192输出的BCD码信号转换为驱动数码管的控制信号。
设计中需要选择适应的数码管驱动芯片,根据74ls192的输出信号控制数码管的显示。
4.供电电路设计
电路中需要使用适当的电源供电,设计中需要注意选择合适的电源,保证电路的正常工作。
此外,还要根据实际需要设计电路的保护电路,维护电路的稳定性和可靠性。
总之,74ls192按键显示电路设计需要注重各个方面的细节,保证电路的正常运行和可靠性。
设计前需要仔细考虑电路的需求,选择适合的元器件和器件参数,同时在设计过程中遵循相关的设计规范和国家法律法规的要求。
74ls192简介及简单应用
74LS192简介及简单应用
目录
74LS192简介 (1)
74LS192基本参数 (2)
74LS192引脚名称及功能介绍 (2)
74LS192功能表 (3)
74LS192简单应用(两位计数器设计) (3)
74LS192简介
74LS192是同步增/减十进制计数器。
芯片具有独立的增计数和减计数控制端口,在任意一种计数模式(增计数或减计数)中,都可以进行另外一种计数,也就是说增计数和减计数可以在同一个电路中进行。
芯片的输出随着输入端口的高低电平的变化而变化。
该芯片具有双列直插以及贴片等形式的封装。
该芯片的俯视图如图1所示。
图1
增计数引脚以及减计数引脚的输入电平为该芯片提供了时钟输入,该芯片无需额外的时钟逻辑信号输入,因此使用该芯片可以简化外围电路。
该芯片可以从外部载入数据,并从该数据开始计数因此该芯片可以用于可编程的计数器设计电路中。
1。
利用功能表简述74ls92和74ls192的工作原理和使用中注意问题
利用功能表简述74ls92和74ls192的工作原理和使用中注意问题74LS92和74LS192是两种可以实现加法/减法的计数器,它们属于一般性的计数器,适用于完成计数、逻辑运算、直流模拟系统计时等工作。
74LS92工作原理74LS92是一种4位同步计数器,具有重载能力,它的四位计数器每次计数加1,当它的输出溢出时,会产生一个高电平脉冲,并置零。
它的计数器存在两个输入端,“Carry In”和“Clock Enable”,分别代表上一位计数器的输出和当前计数器的时钟信号。
74LS92可以实现加法或减法,如果“Carry In”端处于高电平,则每次计数增加1;如果“Carry In”端处于低电平,则每次计数减少1。
74LS192工作原理74LS192是一种4位异步计数器,具有重载能力,它的计数器每次计数加1,当它的输出溢出时,会产生一个高电平脉冲,并置零。
它有三个输入端:“Count Up”、“Reset”和“Clock”,其中“Count Up”代表计数方向;“Reset”代表重置;“Clock”代表时钟信号,当“Count Up”处于高电平时,计数器每次计数加1;当“Count Up”处于低电平时,计数器每次计数减1。
使用中的注意问题1. 使用74LS92和74LS192时,应该注意它们的工作电压,74LS92的工作电压为4.75V-5.25V,而74LS192的工作电压为2.7V-6V,使用时应根据实际情况选择合适的电压。
2. 如果需要实现加减法,则需要将“Carry In”输入端(74LS92)或“Count Up”输入端(74LS192)连接到上一位计数器的输出端,以实现计数器的加减法运算。
3. 在使用计数器时,应该注意计数器的时钟信号,一般使用高电平脉冲来作为时钟信号。
4. 如果使用计数器实现加减法,应该注意计数器的溢出和进位,当计数器的输出超出其最大值(74LS92为15,74LS192为255)时,计数器会产生溢出,将输出置零,而当计数器的输出小于其最小值(74LS92为0,74LS192为0)时,计数器会产生进位,将输出置为最大值。
总结用74ls192集成计数器组成n位十进制加减法器方法
总结用74ls192集成计数器组成n位十进制加减法器
方法
74ls192集成计数器是一种常用的数字电路元件,可以用来组成n位
十进制加减法器。
其原理是通过将多个74ls192集成计数器连接起来,实现对数字的计数和加减运算。
具体实现方法如下:
1. 对于n位十进制加法器,需要使用n个74ls192集成计数器。
每个74ls192集成计数器都可以实现对一个十进制数位的计数,因此需要
将它们连接起来,形成一个n位的计数器。
2. 对于加法运算,需要将两个n位的十进制数相加。
可以将它们分别
输入到两个n位十进制加法器中,然后将它们的输出相加,得到最终
的和。
3. 对于减法运算,需要将两个n位的十进制数相减。
可以将它们分别
输入到两个n位十进制加法器中,然后将其中一个数取反,再将它们
的输出相加,得到最终的差。
4. 在实现加减法运算时,需要考虑进位和借位的问题。
可以使用
74ls192集成计数器的进位和借位输出来实现。
5. 在连接多个74ls192集成计数器时,需要注意它们的时钟信号和复位信号的连接方式。
可以使用串行连接或并行连接的方式。
总之,使用74ls192集成计数器组成n位十进制加减法器是一种简单而有效的方法,可以实现对数字的计数和加减运算。
在实际应用中,需要根据具体的需求和电路设计来选择合适的连接方式和电路元件,以实现最佳的性能和可靠性。
74ls192复位法设计模3计数器
74ls192复位法设计模3计数器
在设计一个74LS192复位法设计模3计数器之前,我们先来了解一下74LS192计数器的基本原理。
74LS192是一种4位二进制同步上升计数器,它可以实现多种计数模式,包括二进制、BCD和模3。
它包含四个独立的计数器,每个计数器都可以独立地进行计数操作。
设计一个74LS192复位法设计模3计数器的关键在于如何在计数达到3时将计数值复位为0,并实现模3计数的循环。
一种常见的方法是使用一个辅助逻辑电路来检测计数值是否达到3,并生成复位信号。
具体而言,我们可以将四个计数器的输出连接到一个4输入与门上,然后将与门的输出连接到计数器的复位引脚,当计数值为3时,与门的输出为高电平,触发计数器的复位操作,将计数值复位为0。
除了复位逻辑,我们还需要确定计数器的时钟源。
可以使用外部时钟源,也可以使用其他计数器的输出作为时钟源。
如果使用其他计数器的输出作为时钟源,需要进行适当的时序设计,以确保计数值的稳定和正确。
在设计完74LS192复位法设计模3计数器后,我们还可以通过添加其他逻辑电路来实现更多的功能,例如计数值的显示、计数模式的切换等。
总之,通过合理设计复位逻辑和时钟源,我们可以实现一个稳定和可靠的74LS192复位法设计模3计数器,并根据实际需求进行功能扩展。
74LS192参数
同步十进制可逆计数器注:74LS192参数74192引脚图真值表:H=高电平 L=低电平 X=不定(高或低电平)↑=由“低”→“高”电平的跃变引脚功能表:NOTES:a. 1 TTL UNIT 单位 Load (U.L.) = 40 mA HIGH/1.6 mA LOW.b. The Output LOW drive factor is 2.5 U.L.for Military(54)and 5 U.L.for Commercial(74)Temperature Ra EQUATIONSOperating Conditions 建议操作条件:DC SPECIFICATIONS直流电气规格:AC CHARACTERISTICS (TA = 25℃) 交流特性(TA = 25℃):交流安装要求(TA =25℃)原理:本电路复杂程度为55 个等效门。
本电路通过同时触发所有触发器而提供同步操作,以便在使用控制逻辑结构时,输出端的变化可相互重合。
本工作方式避免了一般用异步(行波时钟)计数器所带来的计数输出的尖峰脉冲。
四个主从触发器的输出端,由两计数(时钟)输入之一的“低”到“高”电平的过渡而被触发。
计数方向在其它计数输入端为“高”时,由脉冲的计数输入端所定。
本电路为全可编程的,当置数输入为“低”时,把所希望的数据送入数据输入端上,来把每个输出端预置到两电平之一。
输出将符合独立于计数脉冲的数据输入的改变。
该特点可使电路以预置输入而简单地更改计数长度,用作N 模数分频器(除法器)。
清零输入在加高电平时,迫使所有输出端为低电平。
清零功能独立于计数输入和置数输入。
清零、计数和置数等输入端都是缓冲过的,它降低了驱动的要求,这就可减少为长字所要求的时钟驱动器数等等。
本电路都设计成可被直接级联而勿需外接电路。
借位和进位两输出端可级联递增计数和递减计数两功能。
借位输出在计数器下谥时,产生宽度等于递减计数输入的脉冲;同样,进位输出在计数器上谥时, 产生宽度等于递加计数输入的脉冲。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
实验四触发器及其功能转换一、实验目的1、掌握基本RS、JK、D和T触发器的逻辑功能2、掌握集成触发器的逻辑功能及使用方法3、熟悉触发器之间相互转换的方法二、实验原理触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。
1、基本RS触发器图4-1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。
基本RS触发器具有置“0”、置“1”和“保持”三种功能。
通常称S为置“1”端,因为S=0(R=1)时触发器被置“1”;R为置“0”端,因为R=0(S=1)时触发器被置“0”,当S=R=1时状态保持;S=R=0时,触发器状态不定,应避免此种情况发生,表9-1为基本RS触发器的功能表。
基本RS触发器。
也可以用两个“或非门”组成,此时为高电平触发有效。
2、JK触发器在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。
本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。
引脚功能及逻辑符号如图4-2所示。
JK触发器的状态方程为Q n+1=J Q n+K Q nJ和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,组成“与”的关系。
Q与Q为两个互补输出端。
通常把 Q=0、Q=1的状态定为触发器“0”状态;而把Q=1,Q=0定为“1”状态。
图4-2 74LS112双JK触发器引脚排列及逻辑符号下降沿触发JK触发器的功能如表4-2表4-2注:×— 任意态 ↓— 高到低电平跳变 ↑— 低到高电平跳变Q n (Q n )— 现态 Q n+1(Q n+1 )— 次态 φ— 不定态 JK 触发器常被用作缓冲存储器,移位寄存器和计数器。
3、D 触发器在输入信号为单端的情况下,D 触发器用起来最为方便,其状态方程为 Q n+1=D n,其输出状态的更新发生在CP 脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D 端的状态,D 触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。
有很多种型号可供各种用途的需要而选用。
如双D 74LS74、四D 74LS175、六D 74LS174等。
图4-3 为双D 74LS74的引脚排列及逻辑符号。
功能如表4-3。
图4-3 74LS74引脚排列及逻辑符号表4-3 表4-44、触发器之间的相互转换在集成触发器的产品中,每一种触发器都有自己固定的逻辑功能。
但可以利用转换的方法获得具有其它功能的触发器。
例如将JK 触发器的J 、k 两端连在一起,并认它为T 端,就得到所需的T 触发器。
如图4-4(a)所示,其状态方程为: Q n+1 =T Q n +T Q n(a) T 触发器 (b) T'触发器图4-4 JK 触发器转换为T 、T'触发器T 触发器的功能如表4-4。
由功能表可见,当T =0时,时钟脉冲作用后,其状态保持不变;当T =1时,时钟脉冲作用后,触发器状态翻转。
所以,若将T 触发器的T 端置“1”,如图4-4(b)所示,即得T'触发器。
在T'触发器的CP 端每来一个CP 脉冲信号,触发器的状态就翻转一次,故称之为反转触发器,广泛用于计数电路中。
同样,若将D 触发器 端与D 端相连,便转换成T'触发器。
如图4-5所示。
JK 触发器也可转换为D 触发器,如图4-6。
图4-5 D 转成T' 图4-6 JK 转成DQ5、CMOS 触发器(1)CMOS 边沿型D 触发器CC4013是由CMOS 传输门构成的边沿型D 触发器。
它是上升沿触发的双D 触 发器,表4-5为其功能表,图4-7为引脚排列。
表4-5图4-7 双上升沿D 触发器(2)CMOS 边沿型JK 触发器CC4027是由CMOS 传输门构成的边沿型JK 触发器,它是上升沿触发的双JK 触发器,表4-6为其功能表,图4-4为引脚排列。
表4-6图4-8 双上升沿J -K 触发器CMOS触发器的直接置位、复位输入端S和R是高电平有效,当S=1(或R=1)时,触发器将不受其它输入端所处状态的影响,使触发器直接接置1(或置0)。
但直接置位、复位输入端S和R必须遵守RS=0的约束条件。
CMOS触发器在按逻辑功能工作时,S和R必须均置0。
三、实验设备与器件1、+5V直流电源2、双踪示波器3、连续脉冲源4、单次脉冲源5、逻辑电平开关6、逻辑电平显示器7、74LS112(或CC4027)74LS00(或CC4011)74LS74(或CC4013)四、实验内容1、测试基本RS触发器的逻辑功能按图4-1,用两个与非门组成基本RS触发器,输入端R、S接逻辑开关的输出插口,输出端 Q、Q接逻辑电平显示输入插口,按表4-7要求测试,记录之。
2、测试双JK触发器74LS112逻辑功能、S D的复位、置位功能(1) 测试RD任取一只JK触发器,R、S D、J、K端接逻辑开关输出插口,CP端接单次D,S D(J、K、CP处脉冲源,Q、Q端接至逻辑电平显示输入插口。
要求改变RD于任意状态),并在R=0(S D=1)或S D=0(R D=1)作用期间任意改变J、DK及CP的状态,观察Q、Q状态。
自拟表格并记录之。
(2) 测试JK触发器的逻辑功能按表4-8的要求改变J、K、CP端状态,观察Q、Q状态变化,观察触发器状态更新是否发生在CP脉冲的下降沿(即CP由1→0),记录之。
(3) 将JK触发器的J、K端连在一起,构成T触发器。
在CP端输入1HZ连续脉冲,观察Q端的变化。
在CP端输入1KHZ连续脉冲,用双踪示波器观察CP、Q、Q端波形,注意相位关系,描绘之。
表4-83、测试双D触发器74LS74的逻辑功能、S D的复位、置位功能(1) 测试RD测试方法同实验内容2、1),自拟表格记录。
(2) 测试D触发器的逻辑功能按表4-9要求进行测试,并观察触发器状态更新是否发生在CP脉冲的上升沿(即由0→1),记录之。
表4-9(3) 将D触发器的Q端与D端相连接,构成T'触发器。
测试方法同实验内容2、3),记录之。
4、双相时钟脉冲电路用JK触发器及与非门构成的双相时钟脉冲电路如图4-9所示,此电路是用来将时钟脉冲CP转换成两相时钟脉冲CPA 及CPB,其频率相同、相位不同。
分析电路工作原理,并按图4-9接线,用双踪示波器同时观察CP、CPA;CP、CPB 及CPA、CPB波形,并描绘之。
图4-9 双相时钟脉冲电路5、乒乓球练习电路电路功能要求:模拟二名动运员在练球时,乒乓球能往返运转。
提示:采用双D触发器74LS74设计实验线路,两个CP端触发脉冲分别由两名运动员操作,两触发器的输出状态用逻辑电平显示器显示。
五、实验预习要求1、复习有关触发器内容2、列出各触发器功能测试表格3、按实验内容4、5的要求设计线路,拟定实验方案。
六、实验报告1、列表整理各类触发器的逻辑功能。
2、总结观察到的波形,说明触发器的触发方式。
3、体会触发器的应用。
4、利用普通的机械开关组成的数据开关所产生的信号是否可作为触发器的时钟脉冲信号?为什么?是否可以用作触发器的其它输入端的信号?又是为什么?实验五集成计数器及其设计应用一、实验目的1、学习用集成触发器构成计数器的方法2、掌握中规模集成计数器的使用及功能测试方法3、运用集成计数计构成1/N分频器二、实验原理计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。
计数器种类很多。
按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。
根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。
根据计数的增减趋势,又分为加法、减法和可逆计数器。
还有可预置数和可编程序功能计数器等等。
目前,无论是TTL 还是CMOS集成电路,都有品种较齐全的中规模集成计数器。
使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。
1、用D触发器构成异步二进制加/减计数器图9-1是用四只D触发器构成的四位二进制异步加法计数器,它的连接特点是将每只D触发器接成T'触发器,再由低位触发器的Q端和高一位的CP端相连接。
图9-1 四位二进制异步加法计数器若将图9-1稍加改动,即将低位触发器的Q端与高一位的CP端相连接,即构成了一个4位二进制减法计数器。
2、中规模十进制计数器CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图9-2所示。
图9-2 CC40192引脚排列及逻辑符号图中LD—置数端 CPU —加计数端 CPD—减计数端CO—非同步进位输出端BO—非同步借位输出端D0、D1、D2、D3—计数器输入端Q0、Q1、Q2、Q3—数据输出端 CR—清除端CC40192(同74LS192,二者可互换使用)的功能如表9-1,说明如下:表9-1当清除端CR 为高电平“1”时,计数器直接清零;CR 置低电平则执行其它功能。
当CR 为低电平,置数端LD 也为低电平时,数据直接从置数端D 0、D 1、D 2、D 3 置入计数器。
当CR 为低电平,LD 为高电平时,执行计数功能。
执行加计数时,减计数端CP D 接高电平,计数脉冲由CP U 输入;在计数脉冲上升沿进行 8421 码十进制加法计数。
执行减计数时,加计数端CP U 接高电平,计数脉冲由减计数端CP D 输入,表9-2为8421码十进制加、减计数器的状态转换表。
表9-2加法计数减计数3、计数器的级联使用一个十进制计数器只能表示0~9十个数,为了扩大计数器范围,常用多个十进制计数器级联使用。
同步计数器往往设有进位(或借位)输出端,故可选用其进位(或借位)输出信号驱动下一级计数器。
图9-3是由CC40192利用进位输出CO 控制高一位的CP U 端构成的加数级联图。
图9-3 CC40192级联电路4、实现任意进制计数(1) 用复位法获得任意进制计数器假定已有N进制计数器,而需要得到一个M进制计数器时,只要M<N,用复位法使计数器计数到M时置“0”,即获得M进制计数器。
如图9-4所示为一个由CC40192十进制计数器接成的6进制计数器。
(2) 利用预置功能获M进制计数器图9-5为用三个CC40192组成的421进制计数器。
外加的由与非门构成的锁存器可以克服器件计数速度的离散性,保证在反馈置“0”信号作用下计数器可靠置“0”。
图9-4 六进制计数器图9-5 421进制计数器图9-6是一个特殊12进制的计数器电路方案。