数字电路基础考试题9答案

合集下载

《数字电子技术基础》试题

《数字电子技术基础》试题

《数字电子技术基础》试题1.考试时间为90分钟。

2.试卷满分100分。

试卷提交分两部分,一部分(70分)在此提交;另一部分(30分)是计算和画图题,在作业处提交。

1. 日常生活中的语音信号属于() [单选题] *A、模拟信号(正确答案)B、数字信号C、电子信号D、语言信号2. 组合逻辑电路通常由()组成 [单选题] *A、门电路(正确答案)B、编码器C、译码器D、数据选择器3. 数字电路中机器识别和常用的数制是()。

[单选题] *A、二进制(正确答案)B、八进制C、十进制D、十六进制4. 一块数据选择器有三个选择输入(地址输入)端,则它的数据输入端有()个。

[单选题] *A、 3B、 6C、 8(正确答案)D、 15. 触发器输出的状态取决于()。

[单选题] *A、输入信号B、电路的原始状态C、输入信号和电路的原始状态(正确答案)D、外界的信号干扰6. 优先编码器同时有两个或两个以上信号输入时,是按()给输入信号编码。

[单选题] *A、高电平B、低电平C、高频率D、高优先级(正确答案)7. 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出的值是()。

[单选题] *A、 111B、 010C、 000(正确答案)D、 1018. 时序逻辑电路的特点是输出状态()。

[单选题] *A、只和电路这一时刻的输入有关B、只和电路原来的状态有关C、不仅和电路这一时刻的输入有关,而且和电路原来的状态有关(正确答案)D、和输入和原来状态都无关9. 在RD=SD=“1”时,基本RS触发器()。

[单选题] *A、置“0”B、置“1”C、保持原状态(正确答案)D、反转10. 下列几种逻辑门,能做反相器的是()。

[单选题] *A、与非门(正确答案)B、与门C、或门D、或非门11. 对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是()。

[单选题] *A、 5B、 6(正确答案)C、 8D、 4312. 寄存器与计数器的主要区别是()。

数字电路复习考试题及答案

数字电路复习考试题及答案

数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。

) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。

2、数字电路的基本单元电路是 门电路 和 触发器 。

3、数字电路的分析工具是 逻辑代数(布尔代数) 。

4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。

7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。

8、正逻辑的与门等效于负逻辑的 或门 。

9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。

其中形式惟一的是 真值表 。

10、对于变量的一组取值,全体最小项之和为 1 。

11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。

12、对于变量的任一组取值,任意两个最小项之积为 0。

13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。

14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。

15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。

16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。

17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。

18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。

20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。

21、RAM 可分为动态RAM 和静态RAM 。

数字电子技术基础题库及答案

数字电子技术基础题库及答案

试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。

2.在逻辑电路中,三极管通常工作在和状态。

3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。

5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。

6.单稳态触发器有两个工作状态和,其中是暂时的。

7.一般ADC的转换过程由、、和4个步骤来完成。

8.存储器的存储容量是指。

某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。

(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。

()2.寄存器属于组合逻辑电路。

()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。

()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。

( )5.PLA 的与阵列和或阵列均可编程。

( )6.八路数据分配器的地址输入(选择控制)端有8个。

( )7.关门电平U OFF 是允许的最大输入高电平。

( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。

( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。

A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。

A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。

A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。

A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑答案:A2. 下列哪个不是数字电路的特点?A. 高速度B. 低功耗C. 高成本D. 可靠性高答案:C3. 一个D触发器具有几个输入端?A. 1B. 2C. 3D. 4答案:B4. 一个完整的数字系统通常包括哪些部分?A. 输入、处理、存储B. 输入、处理、输出C. 输入、存储、输出D. 存储、处理、输出答案:B5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前输入B. 输出在输入改变后立即改变C. 有记忆功能D. 结构简单答案:C6. 一个4位二进制计数器最多能计数到:A. 15B. 16C. 255D. 1023答案:B7. 在数字电路中,逻辑门的输入端可以连接多少个其他逻辑门的输出端?A. 1个B. 2个C. 3个D. 无限制答案:D8. 一个简单的数字钟电路至少需要几个计数器?A. 1B. 2C. 3D. 4答案:B9. 逻辑门的输出电压通常分为哪两个电平?A. 高电平、低电平B. 正电平、负电平C. 直流电平、交流电平D. 标准电平、非标准电平答案:A10. 下列哪个是数字电路设计中常用的仿真软件?A. MATLABB. AutoCADC. PhotoshopD. SolidWorks答案:A二、填空题(每空2分,共20分)1. 数字电路中最基本的逻辑关系包括______、______和非逻辑。

答案:与逻辑,或逻辑2. 一个3-8译码器有______个输入端,______个输出端。

答案:3,83. 在数字电路中,常用的计数器类型包括二进制计数器、______计数器和______计数器。

答案:十进制,BCD4. 一个8位寄存器可以存储______位二进制数。

答案:85. 触发器的两个稳定状态是______和______。

答案:0,1三、简答题(每题10分,共30分)1. 请简述数字电路与模拟电路的主要区别。

数字电子技术基础第一章练习题及参考答案

数字电子技术基础第一章练习题及参考答案

第一章数字电路基础第一部分基础知识一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A .8421BCD码B. 5421BCD码C.余三码D.格雷码3. 一位十六进制数可以用位二进制数来表示。

A. 1B.2C. 4D.164.十进制数25用8421BCD码表示为。

A .10 101B .0010 0101 C. 100101 D .101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A. (256) 10B. (127) 10C. (FF) 16D. (255) 106.与十进制数(53.5) 10等值的数或代码为。

A.(0101 0011. 0101)8421BCDB.(35. 8)16C.(110101. 1)2D.(65. 4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47. 3) 8等值的数为:A. (100111 . 011 )2B. (27. 6)16C. (27. 3 )16D. (1 00111 . 11 )29. 常用的BCD码有。

A.奇偶校验码B.格雷码C. 8421码D.余三码10 .与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打,,错误的打X)1.方波的占空比为0. 5。

()2. 8421 码1001 比0001 大。

( )3.数字电路中用“ 1”和“ 0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18) 8比十进制数(18) 10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

( )7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

数字电路基础考试题9答案

数字电路基础考试题9答案

A 卷一.选择题(18)1.以下式子中不正确的是( C ) a .1•A =A b .A +A=Ac .B A B A +=+d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( ) a .Y =A b .Y =B c .Y =A +B d .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .O C 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态6. A 7. B 8. A 9. B b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。

数字电路试题及答案

数字电路试题及答案

数字电路试题一、单项选择题1、以下代码中为无权码的为 〔 〕 A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D .2421BCD 码2、图示逻辑电路的逻辑式为 〔 〕A .F=CB A ++ B .F=C B A ++ C .F=C B AD .F=ABC3、以下关于异或运算的式子中,不正确的选项是 〔 〕 A .0A A =⊕ B . 1A A =⊕ C .A 0A =⊕ D .A 1A =⊕4、一个n 变量的逻辑函数应该有 个最小项 〔 〕 A .n B .n2 C .n 2 D .2n5、假设编码器中有50个编码对象,那么要求输出二进制代码位数为 位。

〔 〕 A .5 B .6 C .10 D .506、在以下逻辑电路中,不是组合逻辑电路的是 。

〔 〕 A .译码器 B .编码器 C .全加器 D .存放器7、欲使JK 触发器按01=+n Q工作,可使JK 触发器的输入端 。

〔 〕A .1==K JB .Q J =,Q K =C .Q J =,Q K =D .0=J ,1=K 8、同步时序电路和异步时序电路比拟,其差异在于两者 。

〔 〕 A .没有触发器 B .是否有统一的时钟脉冲控制 C .没有稳定状态 D .输出只与内部状态有关9、8位移位存放器,串行输入时经 个脉冲后,8位数码全部移入存放器中。

〔 〕 A .1 B .2 C .4 D .810、555定时器D R 端不用时,应当 。

〔 〕 A .接高电平 B .接低电平C .通过F μ01.0的电容接地D .通过小于Ω500的电阻接地二、填空题1、当传送十进制数5时,在8421奇校验码的校验位上值应为 。

2、()10=〔 〕2=〔 〕8=〔 〕163、用反演律求函数D A D C ABC F ++=的反函数〔不用化简〕=F 。

4、消除竟争冒险的方法有 、 、 等。

5、触发器有 个稳态,存储8位二进制信息要 个触发器。

数字电路试题五套(含答案)

数字电路试题五套(含答案)

《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。

3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。

试用74LS138和与非门实现此功能的逻辑电路。

(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

第五章 数字电路基础试题及答案

第五章 数字电路基础试题及答案

第五章 数字电路基础一、填空题:1.(7-4易)______AB AB +=。

2.(7-4易)_____A AB +=。

3.(7-4中)______A AB +=。

4.(7-4难)___________AB AC BC ++=。

5.(7-2易)逻辑代数有 、 和逻辑非三种基本运算。

6.(7-4易)1____A ⊕=。

7.(7-4易)A ⊙1=__________。

8.(7-2易)如果输入与输出的关系是"有0出1,全1出0",这是 逻辑运算。

"全0出0,有1出1",这是 逻辑运算。

9.(7-2中)异或门的逻辑功能是 、 。

10.(7-1易) 晶体二极管具有____________特性,利用这一特性可作开关电路。

11.(7-1易)晶体二极管从导通到截止需要一段时间,称之为_______________。

12.(7-1易) 晶体三极管通过对其基极电位控制,可使其处于________状态或_______状态。

13.(7-1易) 晶体三极管的U BE _____ U th (填>,<,或=)时,其处于截止状态。

(U th 为三极管发射结导通电压)。

14.(7-1中) 在实验和实际中,可在三极管的基极电阻上并联一个______________来加速管子开启和关闭速度。

15.(7-3易) n 个变量有________个最小项。

16.(7-2易) 三态输出与非门的输出端有三种状态:______,______,______。

17.(7-3中) (127)10=( )2=( )8=( )1618.(7-3中) (254.25)10=( )2=( )8= ( )1619.(7-3难)(2.718)10=( )2(小数点后保留4位)= ( )8=( )1620.(7-4难)AB A C BC ++=_______________。

21.(7-1易)逻辑变量的取值有种,即。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

DC B AD C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD码时,它相当于十进制数(93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( 11)根地址线,有(16)根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。

11. AB )。

12.13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( C )。

数字电路复习题(含答案)

数字电路复习题(含答案)

一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为1 、0两个;写出从(000)2依次加1的所有3位二进制数:000、001、010、011、100、101、110、111 。

2.13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。

完成二进制加法(1011)2+1=(1100)23.写出下列公式:= 1 ;= B ;= A+B ;=BA 。

4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。

TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS 。

5.要对256个存贮单元进行编址,则所需的地址线是8 条。

6.输出端一定连接上拉电阻的是OC 门;三态门的输出状态有1 、0 、高阻态三种状态。

7.施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。

8.下图是由触发器构成的时序逻辑电路。

试问此电路的功能是移位寄存器,是同步时序电路(填同步还是异步),当R D=1时,Q0Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。

(图一)1.和二进制数(111100111.001)等值的十六进制数是( B )A.(747.2)16B.(1E7.2)16C.(3D7.1)16D.(F31.2)16R CP2.和逻辑式BACBAC++相等的式子是( A )A.AC+B B. BC C.B D.BCA+3.32位输入的二进制编码器,其输出端有( D )位。

A. 256B. 128C. 4D. 54.n位触发器构成的扭环形计数器,其无关状态数为个( B ) A.2n-n B.2n-2n C.2n D.2n-15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数 (34.2 )8的等值二进制数为11100.01 ;十进制数 98 的8421BCD 码为10011000 。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案一、选择题1. 数字电路的基本组成单元是:A. 逻辑门B. 电源C. 电阻D. 电源线答案:A2. 下列哪种逻辑门的输出只有当所有输入都为高电平时才为高电平?A. 与门B. 或门C. 非门D. 异或门答案:A3. 使用逻辑门和触发器可以构建哪种类型的数字电路?A. 计数器B. 比较器C. 放大器D. 滤波器答案:A4. 下列哪种逻辑门的输出为输入信号的反相?A. 与门B. 或门C. 非门D. 异或门答案:C5. 在数字电路中,使用哪种逻辑门可以实现逻辑加法?A. 与门B. 或门C. 非门D. 异或门答案:D二、填空题1. 以下真值表表示的逻辑函数是______。

输入A | 输入B | 输出Y-----------------------------0 | 0 | 10 | 1 | 01 | 0 | 01 | 1 | 1答案:异或门2. 基本的二进制加法器是由______和______构成的。

答案:半加器和全加器3. 在数字电路中,时钟信号被用于控制______。

答案:触发器4. 使用______逻辑门,可以实现任意逻辑函数。

答案:与、或、非、与非5. ______________电路可以将电压信号进行放大。

答案:放大器三、解答题1. 简述半加器的功能和工作原理。

答案:半加器是一种能够实现二进制数相加的数字电路组件。

它接受两个输入信号A和B,并产生两个输出信号Sum和Carry。

Sum表示相加的结果,Carry表示进位的情况。

半加器的工作原理如下:- 将输入信号A和B分别输入两个异或门,得到的输出连接到一个与门,得到Sum。

- 将输入信号A和B分别输入一个与门和一个与非门,得到的输出连接到一个或门,得到Carry。

2. 请简要解释触发器的作用及其类型。

答案:触发器是一种能够存储和记忆输入信号状态的数字电路组件。

它可以在时钟信号的控制下,将输入的电平状态保持在输出上,实现状态的存储和延迟功能。

《数字电路基础》期末考试试卷附答案

《数字电路基础》期末考试试卷附答案

《数字电路基础》期末考试试卷附答案一、选择题(3分×10=30分)1.数字信号的特点是( )A .在时间上和幅值上都是连续的B .在时间上是离散的,在幅值上是连续的C .在时间上是连续的,在幅值上是离散的D .在时间上和幅值上都是不连续的2.将十六进制数(FD)16转换为二进制数的结果是( )A .(11011111)2B .(11111101)2C .(11111011)2D .(11111100)23.-0101的原码、反码和补码分别为( )A .10101,11010,11011B .00101,11010,11011C .10101,11010,11010D .00101,01010,110114.逻辑函数式C AB AB )('+化简后的最简与或表达式为( )A .BC A +B .AC .C AB +')(D .C AB +5.逻辑函数)()(''+'+=E D C B A F 的反函数为 ( )A . ))(('+''+E D CB A B . ))(('''+E DC B AC . ))((''+'+'ED C B A D . ))(('''+'E D C B A6.为实现将JK 触发器转换为D 触发器,应使( )。

A . D K D J '==,B . D K D J ='=,C .D K J == D .D K J '==7.一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为( )。

A . 0001B . 0111C . 1110D . 11118.石英晶体振荡器的主要优点是( )A .电路简单B .频率稳定度高C .振荡频率高D .振荡频率低9.可以用来自动产生矩形波信号的是( )A. 施密特触发器B. T 触发器C. 单稳态触发器D. 多谐振荡器10.与非门...构成的SR 锁存器,使输出为“0”态的D S '、D R '端输入为:( ) A .0='='D DR S B .0='D S ,1='D R C .1='D S ,0='D R D .1='='D D R S二、填空题(2分×15=30分)1、 JK 触发器的特性方程为 。

《现代数字电路基础》复习题及试卷(含答案)

《现代数字电路基础》复习题及试卷(含答案)

《现代数字电路基础》复习题及试卷(含答案)《现代数字电路基础》复习要点⼀、数字电路基础知识掌握:1、不同数制间的相互转换;2、常⽤编码及(8421码、5421码、余3码);⼆、逻辑代数基础掌握:1、逻辑代数的基本公式和运算规则;2、逻辑函数及其表⽰⽅法;3、最⼩项、最⼤项的定义及性质;4、任意项、约束项、⽆关项的概念。

重点掌握:1、逻辑函数的公式化简法;2、逻辑函数的卡诺图化简法(含⽆关项的卡诺图化简)。

三、组合逻辑电路了解:1、常⽤集成组合逻辑器件(加法器、编码器、数据分配器等)的逻辑功能及其应⽤。

掌握:1、中、⼩规模组合逻辑电路分析(写函数,列真值表,说明逻辑功能);2、中规模组合逻辑电路设计(⽤指定器件,按规定⽅法(⽐较法、扩展法和降维图法);3、中规模实验电路的分析、设计。

重点掌握:1、74LS147、74LS283中规模逻辑器件的逻辑功能及应⽤;2、中规模译码器、数据选择器的设计。

⽤指定器件,按规定⽅法(数据选择器重点掌握降维图法)设计逻辑电路;3、中规模实验电路的分析。

重点掌握⽔箱⽔位监测显⽰电路、加减运算电路。

四、集成触发器掌握:1、触发器(R-S、D、J-K、T、T’)的逻辑功能、特性⽅程及逻辑符号;2、异步端的功能和置位条件;3、触发器逻辑功能的相互转换。

重点掌握:边沿触发器(维持阻塞D;J-K触发器)的逻辑功能、特性⽅程及输出时序波形。

重点掌握触发器有异步输⼊端,含有组合逻辑电路。

五、时序逻辑电路掌握:1、⼩规模时序逻辑电路分析(同步和异步);2、中规模时序逻辑电路分析和设计;3、中规模时序逻辑电路设计[⽤指定器件,按规定⽅法(反馈清零、反馈置数)实现设计]。

重点掌握:1、74LS161、74LS160、74LS194中规模时序逻辑器件的逻辑功能及应⽤;2、利⽤74LS194进⾏扭环计数器的设计,重点掌握单⽚;3、利⽤74LS161、74LS160进⾏任意进制计数器的设计(反馈清零法和反馈置数法);4、⼩规模同步时序逻辑电路设计⽅法及步骤。

数字电子技术试题及答案9

数字电子技术试题及答案9

数字电路基础试题一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电路试题及答案

数字电路试题及答案

数字电路试题及答案数字电路试题及答案用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。

下面就是小编整理的数字电路试题及答案,一起来看一下吧。

数字电子技术基础试题及答案一、单项选择题(每小题1分,共10分)1、以下描述一个逻辑函数的方法中,( )只能唯一表示。

A.表达式 nbsp;B.逻辑图 nbsp;C.真值表D.波形图2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可( )。

A.接高电平B.接低电平 nbsp;C.悬空 nbsp;D.通过电阻接地3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。

A.11001111B.11110100C.11110010D.111100114、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是( )。

A.A或B中有一个接“1”B.A或B中有一个接“0”C.A和B并联使用 nbsp;D.不能实现5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为( nbsp;)。

A.16B.4C.8D.26、下列几种TTL电路中,输出端可实现线与功能的.门电路是( )。

A.或非门B.与非门C.异或门D.OC门7、下列几种A/D转换器中,转换速度最快的是( )。

A.并行A/D转换器 nbsp;B.计数型A/D转换器C.逐次渐进型A/D转换器D.双积分A/D转换器8、存储容量为8K×8位的ROM存储器,其地址线为( )条。

A.8B.12C.13D.149、4个触发器构成的8421BCD码计数器,共有( )个无效状态。

A.6B.8C.10D.1210、以下哪一条不是消除竟争冒险的措施( )。

A.接入滤波电路B.利用触发器C.加入选通脉冲D.修改逻辑设计二、填空题(每空1分,共20分)1、时序逻辑电路一般由()和( )两分组成。

2、多谐振荡器是一种波形产生电路,它没有稳态,只有两个3、数字电路中的三极管一般工作于________区和________区。

数字电路答案大全(DOC)

数字电路答案大全(DOC)

数字电路试卷答案大全试卷A一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1.将十进制数(18)10转换成八进制数是 [ ]① 20 ② 22 ③ 21 ④ 23 2. 三变量函数()BC A C B A F+=,,的最小项表示中不含下列哪项 [ ]① m2 ② m5 ③ m3 ④ m7 3.一片64k ×8存储容量的只读存储器(ROM ),有 [ ]①64条地址线和8条数据线 ②64条地址线和16条数据线 ③16条地址线和8条数据线 ④16条地址线和16条数据线4.下列关于TTL 与非门的输出电阻描述中,正确的是 [ ] ①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻 ③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻5.以下各种ADC 中,转换速度最慢的是 [ ]① 并联比较型 ② 逐次逼进型 ③ 双积分型 ④ 以上各型速度相同6. 关于PAL 器件与或阵列说法正确的是 [ ]① 只有与阵列可编程 ② 都是可编程的③ 只有或阵列可编程 ④ 都是不可编程的7. 当三态门输出高阻状态时,输出电阻为 [ ]① 无穷大 ② 约100欧姆 ③ 无穷小 ④ 约10欧姆8.通常DAC 中的输出端运算放大器作用是 [ ]① 倒相 ② 放大③ 积分 ④ 求和 9. 16个触发器构成计数器,该计数器可能的最大计数模值是 [ ]① 16 ② 32 ③ 162 ④ 216 10.一个64选1的数据选择器有( )个选择控制信号输入端。

[ ]① 6 ② 16 ③ 32 ④ 64 二、填空题(把正确的内容填在题后的括号内。

每空1分,共15分。

)1.已知一个四变量的逻辑函数的标准最小项表示为()()13,11,9,8,6,4,3,2,0,,,m d c b a F ∑=,那么用最小项标准表示=*F ,以及=F ,使用最大项标准表示F。

F,以及==2.具有典型实用意义的可编程逻辑器件包括,,,。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

A 卷一.选择题(18)1.以下式子中不正确的是( C ) a .1•A =A b .A +A=Ac .B A B A +=+d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( ) a .Y =A b .Y =B c .Y =A +B d .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .O C 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态6.A 7.B 8.A 9. Bb.时序电路必然存在状态循环c.异步时序电路的响应速度要比同步时序电路的响应速度慢d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“011”,请问时钟作用下,触发器下一状态为()a.“110”b.“100”c.“010”d.“000”8、下列描述不正确的是()a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b.寄存器只能存储小量数据,存储器可存储大量数据。

c.主从JK触发器主触发器具有一次翻转性d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM使用方便b.集成二—十进制计数器和集成二进制计数器均可方便扩展。

c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确二.判断题(10分)1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。

()7.当时序逻辑电路存在无效循环时该电路不能自启动()8.RS触发器、JK触发器均具有状态翻转功能()9. D/A 的含义是模数转换( )10.构成一个7进制计数器需要3个触发器( )三.计算题(5分)如图所示电路在V i =0.3V 和V i =5V 时输出电压V 0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。

四.分析题(24分)1.分析如图所示电路的逻辑功能,写出Y 1、Y 2的逻辑函数式,列出真值表,指出电路能完成什么逻辑功能。

2.分析下面的电路并回答问题(1) 写出电路激励方程、状态方程、输出方程 (2) 画出电路的有效状态图(3) 当X=1时,该电路具有什么逻辑功能五.应用题(43分)1.用卡诺图化简以下逻辑函数①D C A C B A D C D C A ABD ABC Y ++⋅+++=②()D C A C B A B A D C Y ⋅++⊕=,给定约束条件为AB +CD =0+5VV 02.有一水箱,由大、小两台水泵M L和M S供水,如图所示。

水箱中设置了3个水位检测元件A、B、C。

水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。

现要求当水位超过C点时水泵停止工作;水位低于C 点而高于B点时M S单独工作;水位低于B点而高于A点时M L单独工作;水位低于A点时M L和M S同时工作。

试用74LS138加上适当的逻辑门电路控制两台水泵的运行。

74LS138的逻辑功能表“D 0 D 1 D 2 D 3”为“全1”,LD =0,请画出在两个CP ↑作用下的状态转换关系?(2)请用复位法设计一个六进制记数器(可附加必要的门电路)4.分析右面的电路并回答问题(1)该电路为单稳态触发器还是无稳态触发器?(2)当R =1k 、C =20uF 时,请计算电路的相关参数(对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期)。

A 卷答案一.选择题(18分)1. c 2. c 3. c 4. c 5.b 6. A 7. B 8. A 9. B二.判断题(10分) 1.( √ )2.( × )3.( × )4.( √ )5.( √ )6.( √ )7.( √ )8.( × )9.( × )10.( √ )三.计算题 解:(1)0.3V Vi =时,三极管截止,工作在截止区,5V Vo =;(2)5V V i =时,三极管导通,工作在饱和区,VV ce 0V (max)o ≈=四、分析题 1.①D A Y +=②AC D A B Y ++=2、(1)Q n+11=XQ 2 Q n+12=21Q Q Y=XQ 12Q(2)(3)当X=1时,该电路为三进制计数器五:应用题1. 解:(1)由图可以写出表达式:C B A Y ⊕⊕=1 BC AC AB Y ++=2(2)真值表如下:(3)判断逻辑功能:Y2Y1表示输入‘1’的个数。

2. 解:(1)输入A 、B 、C 按题中设定,并设输出M L =1时,开小水泵 M L =0时,关小水泵 M S =1时,开大水泵 M S =1时,关大水泵; (2)根据题意列出真值表:(3)由真值表化简整理得到:ABC C AB BC A C B A B M L +++==76327632m m m m m m m m M L ∙∙∙=+++=C B A ABC C AB C B A C B A C B A M S ++++=+=7654176541m m m m m m m m m m M S ∙∙∙∙=++++=(4)令A=A,B=B,C=C ,画出电路图:(1)“0101” “1111” “1111” (2)“0110”时复位 4、(1)单稳态(2)20mS1.a 2.b 3. c 4.c 5.a 6.a 7.D 8.D 9 B一.选择题(18分)1.下列说法正确的是()a.2个OC结构与非门线与得到与或非门。

b.与门不能做成集电集开路输出结构c.或门不能做成集电集开路输出结构d.或非门不能做成集电集开路输出结构2.下列说法正确的是()a.利用三态门电路只可单向传输b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.三态门是普通电路的基础上附加控制电路而构成。

d.利用三态门电路可实现双向传输3.TTL反相器输入为低电平时其静态输入电流约为()a.-100mAb.+5mAc.-1mAd.-500mA4.下列等式不正确的是()a.ABC=A+B+Cb. (A+B)(A+C) =A+BCc. A( BA+)=A+Bd. AB+A C+BC=AB+A C5.下列等式正确的是()a.A+AB+B=A +Bb. AB+ A B=A+ Bc.A( AB)=A+Bd. A C+=B CA+B6.下列描述不正确的是()a.D触发器具有两个有效状态,当Q=0时触发器处于0态b.移位寄存器除具有数据寄存功能外还可构成计数器c.主从JK触发器的主触发器具有一次翻转性d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3Q2Q1为“110”,请问时钟作用下,触发器下一状态为()图1a.“101”b.“010”c.“110”d.“111”8、下列描述不正确的是()a.译码器、数据选择器、EPROM均可用于实现组合逻辑函数。

b.寄存器、存储器均可用于存储数据。

c.将移位寄存器首尾相连可构成环形计数器d.上面描述至少有一个不正确9.下列描述不正确的是()a.EEPROM具有数据长期保存的功能且比EPROM在数据改写上更方便b.右图所示为由555定时器接成的多谐振荡器c.DAC的含义是数-模转换、ADC的含义是模数转换d.上面描述至少有一个不正确二.判断题(9分)1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器()2.在优先编码器电路中允许同时输入2个以上的编码信号()3.利用三态门可以实现数据的双向传输。

()4.有些OC门能直接驱动小型继电器。

()5.构成一个5进制计数器需要5个触发器()6.RS触发器、JK触发器均具有状态翻转功能()7.当时序逻辑电路存在有效循环时该电路能自启动()8.施密特触发器电路具有两个稳态,而单稳态触发器电路只具有一个稳态()9.可用ADC将麦克风信号转换后送入计算机中处理时()三.计算题(8分)1、在图1的反相器电路中,Vcc=5V,VEE=-10V,Rc=2KΩ,R1=5.1KΩ,R2=20KΩ,三极管的电流放大系数β=30,饱和压降V CE(sat0=0.1V,输入的高低电平分别为V1H=5V、V1L=0V,计算输入高、低电平时对应的输出电平。

图32.已知一个8位权电阻DAC 输入的8位二进制数码用16进制表示为40H ,参考电源U REF =-8V ,取转换比例系数RR F2为1。

求转换后的模拟信号由电压U O四.分析题(24分)1. 用卡诺图法将下列函数化为最简与或式 1)、Y=A B +B C +A +B +ABC 2)、Y(A,B,C,D)=)m10, m7m6,m5,m3,(,给定的约束条件为m 0+ m 1+m 2+m 4+m 8=02.分析下面的电路并回答问题(触发器为TTL 系列)图4(4)(5) 画出电路的有效状态图(6) 该电路具有什么逻辑功能五.应用题(41分)1.分析图5所示电路,写出输出Z 的逻辑函数式。

并用卡洛图法化简为最简与或式。

8选1数据选择器CC4512的功能表如下图53---8译码器74LS138的真值表请利用3—8译码器和若干与或非门设计一个多输出的组合逻辑电路。

输出的逻辑式为:Z1=A C+A BC+A B CZ2=A B+A B CZ3=A B C+B C+ABC(1)假定161当前状态Q3 Q2 Q1Q0为“1101”请问在几个CP↑作用下,CO信号将产生下降沿?(2)请用置数法设计一个七进制记数器(可附加必要的门电路)并画出状态图入信号U I的作用并解释电路的工作原理三.选择题(18分)1.a 2.b 3. c 4.c 5.a 6.a 7.D 8.D 9 B四.判断题(9分)1.×2.√3.√4.√5.×6.×7.×8.√9.√三.计算题(8分)答:VI=0V,B-E为反电压,Ic=0,V0=VCC=5VVI=5V, B-E为正电压,导通后VBE=0.7V,计算得Ib=0.308mA>Ibs=(5-0.1)/(2*30)=0.082mA.饱和,V0=V CE(sat0=0.1V.2.2V四.分析题(24分)2.用卡诺图法将下列函数化为最简与或式1)、Y=A B+B C+A+B+ABCP41—13(3) Y= C +A +B +C +ABC=1 2)、Y(A,B,C,D)=)m10, m7m6,m5,m3,(,给定的约束条件为m 0+ m 1+m 2+m 4+m 8=0 P43-20(4) Y=B D +A 2.3.(1)3个CP ↑4.输入信号U I =0电路不工作;输入信号U I =1,多谐振荡器五.应用题(41分)a)分析图2所示电路,写出输出Z 的逻辑函数式。

相关文档
最新文档