数字电子技术基础》复习题

合集下载

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,下列哪个器件不是基本逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 11D. 13答案:C3. 触发器的输出状态由什么决定?A. 输入信号B. 时钟信号C. 触发器的当前状态D. 以上都是答案:D4. 下列哪个不是数字电路的优点?A. 高抗干扰性B. 易于集成C. 功耗大D. 逻辑功能明确答案:C5. 在数字电路中,一个D触发器有几个输入端?A. 1B. 2C. 3D. 4答案:B6. 异步计数器和同步计数器的主要区别是什么?A. 异步计数器的输出端数量不同B. 异步计数器的触发器时钟信号不同C. 异步计数器的触发器时钟信号相同D. 异步计数器的触发器时钟信号不同答案:D7. 下列哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D8. 在数字电路中,一个四位二进制计数器可以产生多少个不同的状态?A. 8B. 16C. 32D. 64答案:B9. 逻辑门电路中的输入信号和输出信号之间的关系是什么?A. 线性关系B. 非线性关系C. 指数关系D. 逻辑关系答案:D10. 一个简单的RS触发器由几个基本逻辑门构成?A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为电压______,逻辑“1”通常表示为电压______。

答案:低电平,高电平2. 一个完整的触发器由两个______门和一个______门构成。

答案:与非,或非3. 在数字电路中,一个______触发器可以存储1位二进制信息。

答案:D4. 一个8位二进制寄存器可以存储的最大十进制数是______。

答案:2555. 在数字电路中,一个计数器的进位输出通常是由______触发器的输出端提供的。

答案:最高位6. 一个简单的二进制计数器,其计数过程是从0开始,计数到______后回到0。

(完整版)数字电路基础考试题(附参考答案)

(完整版)数字电路基础考试题(附参考答案)

数字电子技术-考试复习题一、单项选择题1.(195)H 表示( D )。

(a) 二进制数 (b) 十进制数 (c)八进制数 (d) 十六进制数2.在TTL 门电路中,能实现“线与”的门电路是( B ) (a) 与非门 (b) 集电极开路门 (c) 或非门 (d) 或非门3.用不同数制的数字来表示2007,位数最少的是 。

(a) 十六进制数 (b) 十进制数 (c) 八进制数 (d) 二进制数 4.十进制数36转换为十六进制数,结果为 。

(a )26 (b )24 (c )22 (d )20 5.8421BCD 码10000111表示的十进制数是 。

(a ) 131 (b ) 103 (c ) 87 (d ) 13 6.A/D 转换输出的二进制代码位数越多,其转换精度( ) (a) 越高 (b) 越低 (c) 不变 (d) 无法确定 7.下列逻辑表示式正确的是( ) (a) 1=++B A B A (b)B A B A A +=+(c)B A B A B A AB +=+ (d) B A AB +=8. 下列电路中,属于时序逻辑电路的是( ). (a) 数据选择器 (b) 编码器 (c) 计数器 (d) 译码器 9. 由8位寄存器组成的扭环移位寄存器可以构成 进制计数器。

(a) 4 (b) 8 (c) 16 (d) 无法确定10. 555集成定时器构成的单稳态触发器,其暂态时间t W ≈________。

(a) 0.7RC (b) RC (c) 1.1RC (d) 1.4RC11.十进制数24转换为二进制数,结果为 。

(a )10100 (b )10010 (c )01100 (d )1100012. (a) 13. (c) 14. (c) 15. (d) 12.=O )275(( )D , 。

(a )275 (b) 629 (c) 2750 (d) 220013.三态门的第三态是 。

(a )低电平 (b )高电平(c ) 高阻 (d ) 任意电平 14.具有8个触发器的二进制异步计数器最多可能有 种状态。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术基础复习资料

数字电子技术基础复习资料

数字电⼦技术基础复习资料数字电⼦技术基础⼀、单项选择题1、下列⼏种A/D 转换器中,转换速度最快的是A 、并⾏A/D 转换器B 、计数型A/D 转换器C 、逐次渐进型A/D 转换器 D 、双积分A/D 转换器2、 L=AB+C 的对偶式为:A 、 A+BCB 、( A+B )C C 、 A+B+CD 、 ABC 3、为了将三⾓波换为同频率的矩形波,应选⽤A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器4、⼗⼆进制加法计数器需要多少个触发器构成。

A 、8B 、16C 、4D 、35、全加器与半加器的区别为A 、不包含异或运算B 、加数中包含来⾃低位的进位C 、⽆进位D 、有进位6、电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT 为A 、4VB 、6VC 、8VD 、12V7、将代码(10000011)8421转换为⼆进制数C 、(10000011)2D 、(000100110001)28、异或门电路的表达式为A 、B A ⊕ B 、B A AB +C 、B A B A +D 、B A B A + 9、逻辑函数F=AB+BC 的最⼩项表达式为 A 、F=m2+m3+m6 B 、F=m2+m3+m7C 、F=m3+m6+m7D 、F=m3+m4+m710、下列描述不正确的是A 、时序逻辑电路某⼀时刻的电路状态取决于电路进⼊该时刻前所处的状态。

B 、寄存器只能存储⼩量数据,存储器可存储⼤量数据。

C 、主从JK 触发器主触发器具有⼀次翻转性D 、上⾯描述⾄少有⼀个不正确11、⼀个数据选择器的地址输⼊端有3个时,数据信号输出最多可以有⼏个。

A 、4B 、6C 、8D 、1612、⼆进制数(11111011)2转换成⼗六进制数A、FB B、FC C、251 D、37313、以下式⼦中不正确的是 A 、1?A =A B 、A +A=A C 、B A BA +=+ D 、1+A =114、在四变量卡诺图中,逻辑上不相邻的⼀组最⼩项为:A 、m 1 与m 3B 、m 4 与m 6C 、m 5 与m 13D 、m 2 与m 815、有⼋个触发器的⼆进制计数器,它们的计数状态最多有⼏种。

《数字电子技术基础》复习题

《数字电子技术基础》复习题
8.如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。
答:7
9.8421BCD码又称码,是一组代码表示一位十进制数字。
答:二——十进制;四位二进制
逻辑代数基础
1.逻辑代数又称为代数。最基本的逻辑关系有、
三种。
答:布尔、与逻辑、或逻辑、非逻辑
2.将2004个“1”异或起来得到的结果是。
答:3 1
8.若要构成十进制计数器,至少用个触发器,它有个无效状态。
答:46
9.串行传输的数据转换为并行传输数据时,可采用????????寄存器。
答:移位
10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属
于计数器。
答:同步
11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:4
8.由D触发器转换成T触发器,其转换逻辑为D=__________。
答:T⊕Q
9.TTL集成JK触发器正常工作时,其 和 端应接()电平。
答:高
时序逻辑电路
1.所谓时序逻辑电路是指电路的输出不仅与当时的有关,而且与电路的有关。答:输入,历史状态
2.含有触发器的数字电路属于???????????? ?逻辑电路。
答:寄存
9.已知某函数 ,该函数的反函数 =()。
答:
10.下图所示电路中,Y1= ();Y2=();Y3=()。
组合逻辑电路
1.数字电路按逻辑功能的不同特点可分为两大类,即:????逻辑电路和逻辑电路。
答:组合、时序
2.从一组输入数据中选出一个作为数据传输的常用组合逻辑电路叫做

答:数据选择器
3.用于比较两个数字大小的逻辑电路叫做。

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题

数字电子技术基础期末复习试题一、填空题:1、(48)10=()16=()2。

2、对于ttl与非门的闲置输入端可接,ttl或非门不使用的闲置输入端应接。

3、格雷码的特点是任意两组相邻代码之间有位不同。

4、在以下jk触发器、rs触发器、d触发器和t触发器四种触发器中,同时具备维持、复置1、复置0和滑动功能的触发器就是。

5、oc门可以实现功能,cmos门电路中的门也可以实现该功能。

6、一只四输入端与非门,使其输出为0的输入变量取值组合有种。

7、常见的组合逻辑电路有编码器、和。

8、逻辑函数f?ab?ac?bd的反函数为,对偶函数为。

9、一个同步时序逻辑电路可以用、、三组函数表达式叙述。

10、加法器的位次方式存有和两种。

11、16挑选1的数据选择器有个地址输出端的。

12、存储器的种类包括和。

13、在时钟脉冲cp促进作用下,具备和功能的触发器称作t触发器,其特性方程为。

14、三态门输入的三种状态分别为:、和。

15、用4个触发器可以存储位二进制数。

16、逻辑电路中,高电平用1表示,低电平用0表示,则成为逻辑。

17、把jk触发器改成t触发器的方法是。

18、女团逻辑电路就是指电路的输入仅由当前的同意。

19、5个地址输出端的译码器,其译码输入信号最多理应个。

20、输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做。

21、一个rom存有10根地址线,8根数据输入线,rom共计个存储单元。

22、n个触发器共同组成的计数器最多可以共同组成十进制的计数器。

23、基本rs触发器的约束条件就是。

24、逻辑代数中3种基本运算就是、和。

25、逻辑代数中三个基本运算规则、和。

26、如果对键盘上108个符号展开二进制编码,则至少必须位二进制数码。

27、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的rom。

该rom有根地址线,有根数据输出线。

28、74ls138是3线―8线译码器,译码输出低电平有效,若输入为a2a1a0=110时,输出y7'y6'y5'y4'y3'y2'y1'y0'y1=。

《数字电子技术基础》试题及参考答案

《数字电子技术基础》试题及参考答案

试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。

二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。

A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。

A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。

A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( )个触发器构成。

A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为( )。

A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( ),74LS148编码器有( )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。

8、单稳态触发器的输出状态有( )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。

( )2、对于MOS 门电路多余端可以悬空。

( )3、计数器的模是指对输入的计数脉冲的个数。

( )4、JK 触发器 的输入端 J 悬空,则相当于 J = 0。

《数字电子技术基础》复习题

《数字电子技术基础》复习题
答:移位
10.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属
于计数器。
答:同步
11.组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于计数器。
答:异步
12.两片中规模集成电路10进制计数器串联后,最大计数容量为()位。
答:100
13.驱动共阳极七段数码管的译码器的输出电平为()有效。
A.110 B.001 C.100 D.000
答:B
11.8—3线优先编码器(74LS148)中,8条输入线 ~ 同时有效时,优先级最高为I7线,则 输出线的状态是()
A.000 B.010 C.101 D.111
答:A
12.引起组合逻辑电路中竟争与冒险的原因是()
A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。
答:D
5.指出下列各式中哪个是四变量A、B、C、D的最小项
A.ABC;B. A+B+C+D;C.ABCD;D. A+B+D
答:C
6.测得某逻辑门输入A、B和输出F的波形如图所示,则F(A,B)的表达式为()
A.F=AB B. F=
C.F= D. F=A⊕B
答:B
7.函数F(A,B,C)=AB+AC的最小项表达式为( )。
答:C
13.一个16选一的数据选择器,其地址输入(选择控制输入)端的个数是()
A.1 B.2 C.4 D.16
答:C
14.半加器和的输出端与输入端的逻辑关系是()
A、与非B、或非C、与或非D、异或
答:D
15.逻辑数F=A +B ,当变量的取值为()时,将出现冒险现象。
A.B=C=1 B.B=C=0 C.A=1,C=0 D.A=0,B=0

东北大学《数字电子技术基础》期末考试必备真题集(含答案)66

东北大学《数字电子技术基础》期末考试必备真题集(含答案)66

东北大学继续教育学院数字电子技术基础复习题一、单项选择题(在备选答案中选出一个正确答案)01、表示一位十六进制数需要二进制数的位数为:(B)A.1位B.2位C.4位D. 16位02.十进制数25用8421BCD码表示为:(B)101 010103.与十进制数()10等值的数或代码为:(A)A.(01018421BCD B.16C.2D.804. 当逻辑函数有n个变量时,变量取值组合共有:(D)A. nB. 2nC. n2D. 2n05.欲使D触发器按Q n+1=Q n工作,应使输入D=(D)D.Q06.多谐振荡器可产生:(B)A.正弦波B.矩形脉冲C.三角波D.锯齿波07.一个16选一的数据选择器,其地址输入(选择控制输入)端个数为:(C)08.下列逻辑电路中为时序逻辑电路的是A.变量译码器B.加法器C.数码寄存器D.数据选择器(C)09、图1-1所示电路,输出F为:(A)A、ABB、A+BC、A⊙BD、A÷B图图图10、图1-2所示电路,输出F 为: (C) A 、A ⊙B B 、AB C 、A+B D 、A ÷B11、图1-3电路为NMOS : (B)A 、与非门B 、异或门C 、与或非门D 、或非门12、图1-4所示电路,当EN=1时: (A)A 、 M 为输入N 为输出B 、 N 为输入M 为输出C 、 N 为输入EN 为输出D 、 M 为输入EN 为输出13、图1-5所示TTL 电路,A=0则Y 1= (C)A .A+V CCB .AC .1D .014、图1-6所示TTL 电路,Y 2= (C) A .A+V CC B .1 C .0 D .A15、图1-7所示TTL 电路,当1、2端都加低电平(逻辑0)时Q n+1= (C)图图图图A.Q n+1 B.0 C.Q n D.116、若将图1-7所示电路构成D触发器,应将(A)A.1、3端相连、2、4端相连并将2端作为D输入端B.1、5端相连、2、4端相连并将5端作为D输入端C.1、3端相连、2、6端相连并将6端作为D输入端D.2、4端相连、1、3端相连并将1端作为D输入端17、图1-8所示电路,该电路产生波形的周期为(B)A、(R1+R2)C B、(R1+2R2)CC、(R1+2R2)C D、(R1+R2)C18、单稳态触发器用途之一是(C)A、自动产生方波B、用做比较器C、定时D、自动产生三角波19、用RAM2114(1024×4位)构成4096×8位RAM,需(B)A、4片;B、8片;C、24片;D、12片20、用户对ROM编程后觉得不满意,还要改写,应选用:(B)A、固定ROMB、E2PROMC、PPROMD、PRAM21、图2-2所示电路,D3D2D1D=0000,B加高电平,(C)C与A相连所构成的加法计数器是A、10进制B、5进制C、11进制D、6进制22、2-2所示电路,D3D2D1D=0010,A加高电平,C与B相连所构成的加法计数器是(A)图A 、10进制B 、8进制C 、6进制D 、9进制23、2-2所示电路,D 3D 2D 1D 0=0010,B 加高电平,C 与A 相连所构成的加法计数器是 (B) A 、10进制 B 、9进制 C 、6进制 D 、8进制24、2-2所示电路,D 3D 2D 1D 0=1000,A 加高电平,C 与B 相连所构成的加法计数器是 A 、10进制 B 、3进制 C 、6进制 D 、12进制 (A)25、2-2所示电路,D 3D 2D 1D 0=1000, B 加高电平,C 与A 相连所构成的加法计数器是 (B) A 、10进制 B 、3进制 C 、6进制 D 、12进制26、图2-3所示电路为 (B) A 、 异步时序电路 B 、 同步时序电路 C 、 同步组合电路D 、 异步组合电路27、图2-3所示电路,FF0和FF1都为 (B)A 、下降沿触发B 、上升沿触发C 、高电平触发D 、低电平触发28、图2-3所示电路,Q 0n+1= (A)29、图2-3所示电路,Q 1n+1= (C)A 、Q 0n Q 1nB 、Q 0n +Q 1nC 、Q 0n ⊕Q 1nD 、Q 0n ⊙Q 1n30、图2-3所示电路,F= (A)图A 、Q 0n Q 1nB 、Q 0n +Q 1nC 、Q 0n ⊕Q 1nD 、Q 0n ⊙Q 1n31、图2-3所示电路,其状态转换图为 (B)32、图2-3所示电路的逻辑功能为 (B) A 、4进制减法计数器 B 、4进制加法计数器 C 、6进制加法计数器 D 、8进制减法计数器33、图2-4所示可变进制加法计数器电路 ,当MN=00时该加法计数器为 (B) A 、 11进制加法计数器 B 、 10进制加法计数器 C 、 12进制加法计数器D 、 13进制加法计数器34、图2-4所示可变进制加法计数器电路 ,当MN=01时该加法计数器为 (D) A 、13进制加法计数器 B 、12进制加法计数器 C 、 14进制加法计数器 D 、11进制加法计数器图35、图2-4所示可变进制加法计数器电路,当MN=11时该加法计数器为(A)A、14进制加法计数器B、12进制加法计数器C、11进制加法计数器D、13进制加法计数器36. 图7所示电路为( B )。

数字电子技术基础I复习题b

数字电子技术基础I复习题b

数字电子技术基础I 复习题一、判断题1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下()2.三态门输出为高阻时,其输出线上电压为高电平()3.超前进位加法器比串行进位加法器速度慢()4.译码器哪个输出信号有效取决于译码器的地址输入信号()5.五进制计数器的有效状态为五个()6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。

()7、当时序逻辑电路存在无效循环时该电路不能自启动()8.RS触发器、JK触发器均具有状态翻转功能()9.D/A的含义是模数转换()10.构成一个7进制计数器需要3个触发器()二、填空题1.八进制数(34.2)8的等值二进制数为()2;十进制数98的8421BCD 码为()8421BCD。

2. TTL 与非门的多余输入端悬空时,相当于输入( )电平。

3. 下图所示电路中的最简逻辑表达式为()。

4. 一个JK触发器有()个稳态,它可存储()位二进制数。

5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用()电路。

6. 常用逻辑门电路的真值表如下表所示,则F1、F2、F3分别属于何种常用逻辑门。

A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F1();F2();F3( )。

三、分析计算题。

1、(1)、用代数法化简为最简与或式(7分)BADCDBAY•+++=(2)、用卡诺图法化简为最简或与式 (8分) D C B A D C B A D C A Y ++=约束条件:0=++ABCD B A D C B A2、如图所示电路在V i =0.3V 和V i =5V 时输出电压V 0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。

V i 10k 3kGND +5VV 03、试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。

数字电子技术基础复习题及答案.doc

数字电子技术基础复习题及答案.doc

复习题一、填空题L (48)10 =( _______________________ )2=( _________________ )16=( )8421BCD =( )余三码2.2015个1异或的结果为______________ o3.三态门的输出是1态、__________ 和__________ -4.一个8线-3线编码器,当输入人匕匕蛉乙呂«人=00100000时,输出代码是_______ o5.若将一个异或门(输入为A、B)当作反相器来使用,则输入A、B端 _____________ o6.逻辑函数式Y = AB^(CDy,其反函数尸二__________________________ o7.555定时器可以组成____________ 、 _____________ 、________________ o&用5级触发器组成20进制计数器,其无效状态个数为___________ 。

9.一个四位二进制减法计数器,其状态初始值为1010,经过100个时钟周期以后,该计数器的状态值为___________ O10.______________________________________ 如(110011)2为有符号数,则其反码为______________________________________________ ,补码为______________1 1 ( 1A) ]6 =( __________________ )2=( __________________ )8=( )10=( )8424BCD12 个201同或的结果为 ________________ 。

13.三态门的输出可以并联使用,实现____________________ 功能14.一个8线・3线优先编码器,输入高屯平有效,£最优先,当YoYMYMYMYKllOlllO时,输出代码是________ 。

《数字电子技术基础》复习题

《数字电子技术基础》复习题

一、填空题1. ( 0111 1000)8421BCD = ( )2=( )8=( )10=( )16 。

2. (10110010110)8421码= ( )10 。

3. (100101101.110)2= ( )8=( )16 。

4. 如图所示,当1EN =时,Y 为( )。

当0EN =时,Y 为( )。

5. 2021个“1”异或的结果是( )。

6. 使得一组代码中信息位和检验位中1的个数之和为偶数,称为 ( )。

7. 三态门的三个状态分别是( )、( )和( )。

8. 已知逻辑函数B A AB Y +=,则其变换成与非-与非表达式为( )。

9. 已知逻辑函数D C B A Y ++=)(,则其反函数为( )。

10. 8421BCD 码(100101010011.00110111)表示的十进制数为( )。

11. 逻辑代数的基本逻辑运算是( )、( )和( )。

12. 在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”功能的门为( ),能实现总线连接方式的门为( )。

13. 已知逻辑函数()Y A B C D =++,则其对偶式为( )。

14. 5变量输入译码器,其译码输出信号最多应有( )个。

15. 基本RS 触发器可以用( )门或( )门构成。

16. 由D 触发器构成的逻辑电路如图所示,则其状态方程为( )。

17. 使用( )个触发器构成的计数器最多有8个有效状态。

18. 消除竟争冒险的方法有( )、( )和( )。

19. 判断冒险现象的方法有( )和( )。

20. 主从JK触发器的特征方程为( )。

21. 随机存储器分为( )和( )。

22. 某逻辑门的输入端A、B和输出端F的波形图所示,则该逻辑门为( )门。

23. 对于JK触发器,如果令J=K,则JK触发器可以完成( )触发器的逻辑功能;如果令J=K̅,则JK触发器可以完成( )触发器的逻辑功能。

24. 按照输出信号的特点不同,可将时序逻辑电路分为( )型和( )型。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(共10题,每题2分,共20分)1. 以下哪个不是数字电子技术的基本组成部分?A. 逻辑门B. 计数器C. 模拟电路D. 地址译码器答案:C2. 下列哪个不是数字信号的特点?A. 离散B. 可逼近C. 定常D. 自补偿答案:D3. 在输出位备选的半加器中,按照大端法标识,S和C表示()A. 两个输入并且输出B. 和输入X、Y相关的一个输入和一个输出端C. 两个输入和一个输出端D. 一个输入和一个输出端答案:C4. 如图所示,用所给的逻辑门组合电路,若输入A、B分别为1、0,则输出Y的真值表达式是()A. A + BB. ABC. A - BD. A/B答案:A5. 下列哪个不属于触发器的类型?A. D触发器B. T触发器C. JK触发器D. MS触发器答案:D6. 在数字系统中,当输入的激励信号是一个脉冲信号时,输出的响应包括()A. 自动输出B. 行波C. 驻波D. 绝对值答案:B7. X = AB + CD,可以化简为A. X = (A + C)(C + D)B. X = (AC + CD)(CD)C. X = (ACD)(CD)D. X = (ACD)答案:D8. 在字长为8位的字级操作中,运算结果已知,现有A = 10101010,B = 01010101,若用A、B进行按位异或运算,结果为()A. 10101010B. 11111111C. 00000000D. 01010101答案:B9. 一个加法器的两个输入都为0,则请问输出是否为0?A. 是B. 否答案:A10. 将输出信号复制回输入端,称为()A. 反馈B. 进位C. 脉冲D. 主导答案:A二、填空题(共5题,每题4分,共20分)1. 在数字电路中,与门的基本逻辑操作是______________。

答案:乘法2. 在加法器中,当加法的结果超出了加法器的位宽时,称为_____________。

数电试题及答案(五套)

数电试题及答案(五套)

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。

6、一个四选一数据选择器,其地址输入端有 个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)A B C R Y G0 0 0 0 0 1 0 1 00 1 11 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 1 00 1 01 0 00 1 01 0 0 1 0 0 0 0 11)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

《数字电子技术基础》总复习与习题

《数字电子技术基础》总复习与习题

《数字电子技术基础》总复习(10-11)一、用代数法化简下列各式1、)CA (BC AL +=1 2、C A ABC B L ++=2 3、ABCD D BC D A CD B A L +++=3 4、CD C A ACD ABC L +++=4 二、用卡诺图化简下列各式1、C A ABC B L ++=12、ABCD D C B D C A L ++=23、∑=)14,13,10,9,8,6,5,2,1,0(,,,(m )D C B A L4、∑∑+=)11,7,5,3,1()15,14,13,0(),,,(d m D C B A L 5 加入约束条件的形式 三、组合逻辑电路的分析:1、组合逻辑电路如图所示,分析该电路的逻辑功能。

=1=1LB CAZ四、组合逻辑电路的设计1、用与非门设计一个组合电路。

其输入为8421BCD 码,当输入N (N>0)能被3或4整除时输出L 为1,否则为0。

列出该逻辑电路的真值表,写出该逻辑电路的逻辑表达式,并用与非门实现该逻辑电路。

2、用与非门设计一个一位全减器。

要求列出该逻辑电路的真值表,写出该逻辑电路的逻辑表达式,并用与非门实现该逻辑电路。

3、某单位举办游艺晚会,男士持红票入场,女士持黄票入场,持绿票不管男女均可入场,试用与非门设计这个游艺晚会入场放行的逻辑控制电路。

4、旅客列车分为特快、直快和慢车,它们的优先顺序为特快、直快、慢车。

在同一时间里,只能有一趟列车从车站开出,即只能给出一个开车信号,试设计一个满足上述要求的排队电路。

五、门电路的应用六、中规模集成电路的应用试分析由74X283构成如下电路的逻辑功能。

七、触发器的应用设各触发器的初始状态为0,写出各触发器的输出特性方程,并画出CP波形作用下的各输出波形。

八、时序逻辑电路的分析试分析图题所示的计数器电路。

写出它的驱动方程、状态方程,列出状态转换真值表和状态图,画出时序波形图,说明是几进制计数器。

(完整版)数字电子技术试题及答案(题库)

(完整版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术基础题库及答案

数字电子技术基础题库及答案

试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。

2.在逻辑电路中,三极管通常工作在和状态。

3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。

5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。

6.单稳态触发器有两个工作状态和,其中是暂时的。

7.一般ADC的转换过程由、、和4个步骤来完成。

8.存储器的存储容量是指。

某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。

(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。

()2.寄存器属于组合逻辑电路。

()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。

()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。

( )5.PLA 的与阵列和或阵列均可编程。

( )6.八路数据分配器的地址输入(选择控制)端有8个。

( )7.关门电平U OFF 是允许的最大输入高电平。

( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。

( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。

A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。

A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。

A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。

A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。

A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。

数字电子技术基础-复习题(带答案)

数字电子技术基础-复习题(带答案)

7 / 41
考研专业课研发中心
A B C D CO 0 0 0 00 0 0 1 11 0 1 0 11 0 1 1 01 1 0 0 10 1 0 1 00 1 1 0 00 1 1 1 11
编程图为:(4 分)
卡诺图为:(3 分)
A BC 00 01 11 10
0010 1 1101 0
D
A B C
和 1111,并且利用 CO 端作 13 进制计数器的进位输出。74161 的功能表如下,可以附加必要的门电路 (10 分)
74161 功能表


输出
RD LD ET EP CP D0 D1 D2 D3 Q0 Q1
Q2 Q3
4 / 41
考研专业课研发中心
D0 D1 D2 D3
EP
CO
ET
74161
① AB
② AB
③ AB
④ AB
3. 一片 2k×16 存储容量的只读存储器(ROM),有[ ]个字节
①2000
②4000
③2048
④4096
4. 下列关于 TTL 与非门的输出电阻描述中,正确的是
[]
①门开态时输出电阻比关态时大 ②两种状态都是无穷大输出电阻
③门关态时输出电阻比开态时大 ④两种状态都没有输出电阻
A BC 00 01 11 10
0011 1 1001 0
CO
或 阵 列
D
或阵列
CO
图 5.1 PLA 逻辑阵列图
2.(10 分) 解: (1)电路连接图如下:
(4 分)
8 / 41
考研专业课研发中心
VCC
8
4
R1
7
VCC
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

一、填空题数制与码制1. (10010001.11) 2= ( ) 10= ( ) 8421BCD。

答:145.75 ,000101000101.011101012. ( 10110010.1011)2=( )8=( ) 16。

答:(262.54) 8 , (B2.B) 23. _____________________ (1111000) 8421BCD =( ___ )10=( ) 16。

答:78, 4E4. (30.25) 10 = ( ______ ) 2 = ( _______ ) 16 o答:11110.01 ; 1E.45. ______________________________________________ (B4) 16 , (178) 10, (10110000) 2 中最大数为______________________________ ,最小数为_______________ (答:(B4) 16 (10110000) 26. (100101010001 )8421BCD 表示十进制数为__________ o答:9517. 有一数码10010011,作为自然二进制数时,它相当于十进制数(),作为8421BCD码时,它相当于十进制数()答:147,938. 如果对键盘上108个符号进行二进制编码,则至少要()位二进制数码。

答: 79.8421BCD 码又称 ________________ 码,是一组________________ 代码表示一位十进制数字。

答:二——十进制;四位二进制逻辑代数基础1. _____________________ 逻辑代数又称为____________________ 代数。

最基本的逻辑关系有 _________________ 、________________________________________ 三种答:布尔、与逻辑、或逻辑、非逻辑2 .将2004个“ 1”异或起来得到的结果是 ________________ 答:03 .逻辑函数 L =二丄」-■ -■ + A+ B+ C +D = ____ 。

答:14. 逻辑函数的表示方法中具有唯一性的是 _____________ o 答:真值表5. 把与非门的所有输入端并联作为一个输入端,此时它相当于一个 答:非(答:6.逻辑函数式F ABC ABC 的逻辑值为:答:17. 逻辑函数F AB C D 的反函数F =答:: - I'8. 移位寄存器具有 数码和移位的功能。

答: 寄存 9. 已知某函数FB ACD ABC 云,该函数的反函数F =逻辑ABC D即: F BACDY 2 =(答:组合、时序2. 从一组输入数据中选出一个作为数据传输的常用组合逻辑电路叫做答:数据选择器3. 用于比较两个数字大小的逻辑电路叫做___________________ 。

答:数值比较器4. 驱动共阳极七段数码管的译码器的输出电平为___________ 有效,而驱动共阴极的输出电平为_________ 有效。

答:低、高5. 一个8选1的多路选择器(数据选择器),应具有________________ 个地址输入端。

答:3个6. 编码器的逻辑功能是把输入的高低电平编成一个_______________________ ,目前经常使用的编码器有普通编码器和优先编码器两类。

答:二值代码7. 译码器的逻辑功能是把输入的二进制代码译成对应的___________________ 信号,常用的译码器有二进制译码器,二—十进制译码器和显示译码器三类。

答:输出高、低电平8. 74LS138是3线一8线译码器,译码为输出低电平有效,若输入为AAA=110时,输出Y7YY5YYY2YY0 应为()。

答:10111111触发器1. 触发器按功能分类有JK触发器,_____________ ,__________和T触发器等四种触发器。

答:SR触发器,D触发器2. 由于触发器有________ 个稳态,它可以记录___________ 位二进制码,存储8位二进制信息需要_______ 个触发器。

答:2, 1, 83. 触发器按照逻辑功能的不同可以分为SR触发器、_________________ 、T触发器和D答:同步,异步4.某计数器状态转换图如图 触发器等几类。

答:JK 触发器4. _____________________________________________ 触发器按照逻辑功能的不同可以分为 _____________________________________________ ______________ 、 _______________ 等几类。

答:SR 触发器、JK 触发器、T 触发器、D 触发器5. 一个触发器有 ______ 个稳态,它可以存储 ______ 位二进制码。

答:2、16. 主从型JK 触发器的特性方程二'= ______________ o 答:'三二 - J7 .用4个触发器可以存储 _________ 位二进制数。

答: 48. 由D 触发器转换成T 触发器,其转换逻辑为 D= ___________ o 答: T ㊉ Q9. TTL 集成JK 触发器正常工作时,其 Rd 和Sd 端应接( )电平。

答:高时序逻辑电路1. 所谓时序逻辑电路是指电路的输出不仅与当时的 ________________ 有关,而且与电路 的 _______________ 有关。

答:输入,历史状态2. 含有触发器的数字电路属于 _______________________________________________ 逻辑 电路 答:时序3. ____________________________________________ 计数器按照各触发器是否同时翻转分为 ____________________________________________ 式和 ____________ 式两种,该电路为制计数器答:55•某计数器的输出波形如图1所示,该计数器是___________ 进制计数器答:56. N个触发器可以构成最大计数长度(进制数)为_______________ 的计数器答: 7•若要构成七进制计数器,最少用 _______ 个触发器,它有__________ 个无效状态。

答:3 18.若要构成十进制计数器,至少用_____________ 个触发器,它有____________ 个无效状态。

答:4 69. ___________________________________________________________ 串行传输的数据转换为并行传输数据时,可采用 ____________________________________ 寄存器答:移位10. 组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它于_____________ 计数器。

答:同步11. 组成计数器的各个触发器的状态,在时钟信号到达时不能同时翻转,它属于______________ 计数器。

答:异步12. 两片中规模集成电路10进制计数器串联后,最大计数容量为()位<答:10013 .驱动共阳极七段数码管的译码器的输出电平为()有效。

答:低二、选择题数制与码制1. 若要对50个编码对象进行编码,则至少需要 ____________________ 位二进制代码 编码。

A. 5B. 6C. 10D. 50答:B2. 用8421码表示的十进制数65,可以写成 ______________ o A. 65 B. [1000001] BCD C. [01100101] BCD D. [1000001] 2答:C信号进行编码答:④4. 与二进制数00100011相应的十进制数是(逻辑代数基础答:A2.可以代换下图所示组合电路的一个门电路是()oA 、与非门B 、或非门C 、与或非门D 、异或门 答:B3. 由幵关组成的逻辑电路如图所示,如果幵关接通为“1 ”,断幵为“ 03.如果一个二进制编码器有6位输出代码,则该编码器最多可以对( )个输入①8②16 ③32 ④64(a) 35答: A(b) 19 (c) 23 (d) 671. F 1(A,B,C,D) (2,3,4,8,9,10,14,15) , F 2 ABC ABC ABCD ABC ACD ,它们的逻辑关系是( A 、F 1 F 2 BC F 1 F 2D 、F 1和F 2互为对偶式),电灯亮为“1 ”,电灯暗为“0”,则该电A“与”B、HL —-答:BC “非”“与非”门4.在何种情况下, 运算的结果是逻辑“0”。

A .全部输入为“ 0” B.全部输入为“ 1”C.任一输入为“ 0”,其他输入为“ 1”D.任一输入为“ 1”答:D5.指出下列各式中哪个是四变量A B、C D的最小项A.ABC ;B. A+B+C+D;C.ABCDD. A+B+D答:C6.测得某逻辑门输入A、B和输出F的波形如图所示,则F(A, B)的表达式为(A.F=ABB. F= A BC.F= ABD. F=A ㊉B答:B7.函数F(A,B,C)二AB+AC的最小项表达式为()A. Z= ABC+ ABC+ABCB. Z= ABC+ABC+ ABCC. D. ABC ABC ABC答:D8.二输入端的或非门,其输入端为A、B,输出端为Y,则其表达式Y=A. ABB. ABC.D. A+B答:C9. ________________________________________________________ 指出下列各式中哪个是四变量A、E、C、D的最小项 ____________________________A. ABCB. A+B+C+DC. ABCDD. A+B+D答:C10. ____________________________________ 最小项A BCD的逻辑相邻最小项是A.A BCDB.ABCDC.ABCDD.ABCD答:A11.逻辑函数的表示方法中具有唯- 性的是0A .真值表 B.表达式 C.逻辑图 D.硬件描述语言答:A12.逻辑函数F=A (A B)=0A. BB.AC. A BD. A B答:A13.二输入端的或非门,其输入端为A、B, 输出端为Y,则其表达式Y=OC.相等D.以上答案都不对A. ABB. ABC. A BD. A+B答:C14. L=AB+C的对偶式为:( )A、A+BC;B. (A+B) C ; C.A+B+C ; D. ABC ; 答:B15.逻辑函数F=A(A B)=()0A. BB. AC.A BD. A B 答:A16.函数F=A㊉B 与G= A B +AB( )A .互为对偶式 B.互为反函数答:B17. 函数F=AB+ A C+B C+C D+ D的最简与或式为(A. 1B.0答:AC. ABD. AB+ D18.函数F(A,B,C)二AB+BC+AC 的最小项表达式为(A . F(A,B,C)=刀m (0, 2, 4) C. F(A,B,C)=刀m (0, 2, 3, 4)答:A B. (A,B,C)=刀m (3, 5, 6, 7) D. F(A,B,C)=刀m (2, 4, 6, 7)19. 一只四输入端或非门,使其输出为1的输入变量取值组合有()种。

相关文档
最新文档