《数字逻辑电路》试卷-A卷(2007-2008第2学期,主校本科)-标准答案
数字逻辑电路答案
首都师范大学2007-2008学年第一学期期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟信息工程学院 ______________系 级 班姓名 学号 毛一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式,与它功能相等的函数表达式_____B____。
A .B . C.D .3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
C B C A AB F ++=AB F =C AB F +=C A AB F +=C B AB F +=A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数 功能相等的表达式为___C_____。
A .B .C .D C B A F = D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。
D C B A F +++=D C B A F +++=D C B A F +++=A & A&8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。
A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。
A.计数器B.译码器C.加法器D.多路选择器10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。
新疆大学2007年2008年第2学期期末考试试题
也可利用/Rd异步置零端完成设计,方法不限。
(4)画出电路图。(5分)(略)
二、填空题(每题1分,共10分)
11、0010 0111,1000 0111
12、1,0
13、时序(逻辑)电路,组合(逻辑)电路
14、逻辑(函数)式,逻辑图
15、1,2
三、判断题(每题2分,共10分,答A表示说法正确.答B表示说法不正确,本题只须指出正确与错误,不需要修改)
16、B17、B18、B19、A20、B
触发器特型方程为: (3分)
24、驱动方程: (2分)输出方程: (2分)
将驱动方程代入JK触发器的特性方程 中可得:
状态方程: (2分)
状态转换图:(5分)
此电路能够自启动(1分)
六、应用设计题(共2小题,共28分)
25、
(1)逻辑抽象:设输入变量A=1代表主裁判按下按钮,A=0代表不按;B、C=1分别代表两个副裁判按下按钮,B=C=0代表不按;输出变量Z=1表示裁判裁定试举成功,Z=0表示试举不成功。(2分)由此画出真值表。(3分)
A
B
C
Z
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0
0
1
0
1
1
1101来自111
1
(2)逻辑函数式: (3分)
(3)逻辑图(5分)
数字逻辑电路试卷(附答案)
1.逻辑函数的两种标准形式分别为。
2.将2004个“1”异或起来得到的结果是(0)。
3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。
4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。
5.8位D/A转换器当输入数字量10000000为5v。
若只有最低位为高电平,则输出电压为(5/128)v;当输入为10001000,则输出电压为(5*136/128)v。
6.就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。
7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD;8.已知某74ls00为2输入4与非门,I OL=22mA,I OH=2mA,I IL=2mA,I IH=40μA,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50);9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6)10. 根据对偶规则和反演规则,直接写出的对偶式和反函数,Fd =(),=();11.12.已知X=(-17),则X的8位二进制原码为(10001001),其8位二进制补码为(11110111);13.T' 触发器的次态方程是(Qn+1 = ~Qn);14.D触发器的次态方程是();15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=()的情形,则存在1型险象;1.表示任意两位无符号十进制数需要(B)二进制数。
A.6 B.7 C.8 D.92. 一个多输入与非门,输出为0的条件是(C)A 只要有一个输入为1,其余输入无关B 只要有一个输入为0,其余输入无关C 全部输入均为1D 全部输入均为03.余3码10001000对应的2421码为( C )。
数字电子技术基础A卷参考答案及评标
铜 陵 学 院2007-2008学年第2学期《数字电子技术基础》考试试卷(A 卷)参考答案与评分细则一、填空题(每空1分,共20分)1、时间,幅值2、 27,1B3、 A ,04、 BCD ,8421BCD5、 加法,减法6、 同步,异步7、 1024,4,8 8、 与阵列,或阵列 9、 与,或,非二、判断题(第小题2分,共12分)1、3、5正确,2、4、6错误三、选择题(每小题3分,共18分)1、③;2、①;3、④;4、④;5、②;6、①。
四、分析题(共50分) 1、(6分)解: C B A B A C A B A C B A B A C B A F +++=+++=)(B A B AC B F F ++==2、(8分)解:由电路图易得逻函为:B A B B A C B A B B A C B A Y +=++=+++++= 由简化逻函可得真值表为:00 01 11 100 1ABCF 1 1110 1姓名 班级 ―――――――――装――――――――――订―――――――――线―――――――――――0100 0101 0110 0111 100010011010101111001101111011110000 0001 0010 0011 A B Y 0 0 1 0 1 1 1 0 1 1 1显然,该电路具有与非逻辑功能。
3、(6分) 解: 4、(6分)解:解:八选一数据选择器的出入关系为:126012501240123012201210120012A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y +++++++=需实现的逻函表达式为:C B A C B A ACZ ++=若令Z Y D D C A B A A A i =====,,,,012,则比较以上两表达式易知:0,164307521========D D D D D D D D 。
数字逻辑试卷及答案
计算机学院 第二学期《数字逻辑》 期未考试试卷 A 卷学号 班级 姓名 成绩一、填空(每空1分,共14分)1、(21.5)10=( )2=( )8=( )162、若0.1101x =-,则[]x 补=( )3、十进制数809对应的8421BCD 码是( )4、若采用奇校验,当信息位为10011时,校验位应是( )5、数字逻辑电路分为( )和( )两大类6、电平异步时序逻辑电路的描述工具有( )、( )、( )7、函数()()F A B C D =+⋅+的反函数是( )8、与非门扇出系数N O 的含义是( )9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是( )二、选择题(每空2分,共16分)从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内1、数字系统采用( )可以将减法运算转化为加法运算A .原码B .余3码C .Gray 码D .补码2、欲使J-K 触发器在CP 脉冲作用下的次态与现态相反,JK 的取值应为( ) A .00 B .01 C .10 D .113、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进行比简,若有(A ,B ),(D 、E )等效,则最简状态表中只有( )个状态A .2B .4C .5D .6 4、下列集成电路芯片中,( )属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三一八译码器74138 D .集成定时器5G555 5、设计一个20进制同步计数器,至少需要( )个触发器 A .4 B .5 C .6 D .20 6、用5G555构成的多谐振荡器有( )A .两个稳态B .两个暂稳态C .一个稳态,一个暂稳态D .既没有稳态,也没有暂稳态 7、可编程逻辑阵列PLA 的与、或陈列是( )A .与阵列可编程、或阵列可编程B .与阵列不可编程、或阵列可编程C .与阵列可编程、或阵列不可编程D .与阵列不可编程、或阵列不可编程 8、最大项和最小项的关系是( )A .i i m M =B .i i m M =C .1i i m M ⋅=D .无关系 三、逻辑函数化简(6分)把(,,,)(0,1,5,14,15)(4,7,10,11,12)F A B C D m d =∑+∑化成最简与—或式 四、分析题(每小题12分,共24分)1、分析图1所示组合逻辑电路① 写出输出函数表达式 ② 列出真值表 ③ 说明电路功能2、分析图2所示脉冲异步时序逻辑电路① 写出输出函数和激励函数表达式 ② 列出次态真值表,作出状态表和状态图 ③ 说明电路功能④ 设初态2100y y =,作出x 输入4个异步脉冲后的状态y 2y 1和输出z 的波形图。
数电考试题及答案
数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。
A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。
A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。
A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。
A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。
A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。
A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。
A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。
A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。
2. 一个2进制计数器的计数范围是___________。
3. 一个3位二进制数可以表示的最大十进制数是___________。
4. 在数字电路中,逻辑“或”运算的符号是___________。
5. 一个4位二进制数可以表示的最大十进制数是___________。
6. 在数字电路中,逻辑“非”运算的符号是___________。
7. 一个5位二进制数可以表示的最大十进制数是___________。
《数字逻辑电路》试题及参考答案
一、填空题(共15空,每空2分,共30分)1.二进制数(1110.0111)2对应的等值十六进制数为____E.7_______。
2. 十进制数 -13的8位二进制补码为____11110011________。
3.与普通二进制代码相比,格雷码最大优点是相邻两个代码之间有___1_____位发生变化。
4. 逻辑表达式''=++()Y AB C D 的反演式为(())Y A B C D '''''=+。
5. 若使JK 触发器的J=K ,构成的新触发器称为____T_____触发器。
6. 基本RS 触发器的约束条件是_____RS=0____。
7. 写出两个逻辑变量A 、B 的全部最小项,,,AB A B AB A B ''''。
8. 三态门逻辑符号如下图,写出输出Y 与输入A 和EN '之间的关系01A E N Y EN ''=⎧=⎨'=⎩高阻态。
9. 下图所示由T 触发器构成的电路中,初始状态为Q=0,写出在连续4个时钟信号作用下,Q 的4个输出结果依次为___1 0 1 0____。
8题图 9题图10.如下面真值表所示,写出Y 与A 、B 逻辑表达式的最简与或形式:Y(A,B)=+A B ''。
11.8线-3线优先编码器输入为I 0-I 7,当优先级别最高的I 7有效时,输出210Y Y Y '''=__000__。
12.一个四输入端或非门,使其输出为1的输入变量取值组合有__15___种。
13.四位左移寄存器预置1011,其串行输入端固定接0,在2个移位脉冲作用下,得新的四位数据为__1100__。
14. A/D 转换过程中,量化级越多,电路越复杂,转换精度越__高___。
15. 若10位D/A 转换器的V REF =-10V ,输入数字量最高位为1,其它位均为0,求输出模拟电压值___5V___。
数字逻辑电路试题
院系: 专业班级: 学号: 姓名: 座位号:A. 4B. 3C. 6D. 57. 下列电路中属于时序逻辑电路的是【 】A. 加法器B. 数据分配器C. 计数器D. 译码器8. 下列关于门电路的使用,描述不正确的是 【 】A. TTL 与非门闲置输入端可以直接接电源B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用C. CMOS 或门闲置输入端应接地D. CMOS 门电路的闲置输入端不允许悬空9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】A. 同时增大R 、C 值B. 同时减小R 、C 值C. 同比增大R 值减小C 值D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】A. ROMB. 动态RAMC. MUXD. 静态RAM1. 8位D/A 转换器的理论分辨率是_____________________。
2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。
3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。
4. 图2.1所示集成计数器的模M=_____________________。
图2.1 (题2.4图)5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。
二、填空题(每小题2分,共20分)6. 对于T 触发器,当T=______时,触发器处于保持状态。
7. 逻辑函数C B AB F +=的反函数F 为_____________________。
8. 5个变量的逻辑函数全部最大项有_____________________个。
9. 二进制数()20110.101110转换成十进制数是___________________。
10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。
08年《数字逻辑与数字系统》期末考试试题(A)
北京邮电大学2008——2009学年第一学期《数字逻辑与数字系统》期末考试试题(A )考试注意事项一、学生参加考试须带学生证或学院证明,未带者不准进入考场。
学生必须按照监考教师指定座位就坐。
二、书本、参考资料、书包等物品一律放到考场指定位置。
三、学生不得另行携带、使用稿纸,要遵守《北京邮电大学考场规则》,有考场违纪或作弊行为者,按相应规定严肃处理。
四、学生必须将答题内容做在试题答卷上,做在草稿纸上一律无效。
五、学生的姓名、班级、学号、班内序号等信息由教材中心统一印制。
考试 课程 数字逻辑与数字系统 考试时间 2009年1月13日 题号 一 二 三 四 五 六 七 八 总分满分 10 20 10 10 10 12 14 14 得分 阅卷 教师一、选择题(每小题1分,共10分。
)1. )D C B (B )B A (A F ++++==( )A .B B . A+BC . 1D .AB2.同步时序电路和异步时序电路比较,其差异在于后者( ) A . 没有稳定状态 B . 没有统一的时钟脉冲控制 C . 输入数据是异步的 D . 输出数据是异步的 3.(10000011)8421BCD 的二进制码为( )。
A .( 10000011)2B .(10100100)2C . (1010011)2D . (11001011)24. 74LS85为四位二进制数据比较器。
如果只进行4位数据比较,那么三个级联输入端a<b 、a>b 、a=b 应为( )。
A . a<b 接地,a>b 接地,a=b 接地B . a<b 接高电平,a>b 接高电平,a=b 接高电平C . a<b 接高电平,a>b 接高电平,a=b 接地5. N 个触发器可以构成能寄存( )位二进制数码的寄存器。
A. NB. 2NC. 2ND. N 26.时序电路中对于自启动能力的描述是( )。
A . 无效状态自动进入有效循环,称为具有自启动能力。
数字电路基础-组合逻辑电路和时序逻辑电路考试试卷
数字电路基础-组合逻辑电路和时序逻辑电路考试试卷(答案见尾页)一、选择题1. 数字电路中的基本逻辑门有哪些?A. 或门B. 与门C. 非门D. 异或门E. 同或门2. 下列哪种逻辑电路可以实现时序控制?A. 组合逻辑电路B. 时序逻辑电路C. 计数器D. 编码器3. 在组合逻辑电路中,输出与输入的关系是怎样的?A. 输出总是与输入保持相同的逻辑状态B. 输出仅在输入发生变化时改变C. 输出与输入没有直接关系D. 输出在输入未知时保持不变4. 时序逻辑电路中的时钟信号有何作用?A. 提供时间信息B. 控制电路的工作顺序C. 改变电路的工作频率D. 用于解码5. 下列哪种器件是时序逻辑电路中常见的时序元件?A. 计数器B. 编码器C. 解码器D. 触发器6. 组合逻辑电路和时序逻辑电路的主要区别是什么?A. 组合逻辑电路的输出与输入存在一对一的逻辑关系;时序逻辑电路的输出与输入之间存在时间上的依赖关系。
B. 组合逻辑电路只能处理数字信号;时序逻辑电路可以处理模拟信号。
C. 组合逻辑电路中没有存储单元;时序逻辑电路中存在存储单元(如触发器)。
D. 组合逻辑电路的响应速度较快;时序逻辑电路的响应速度较慢。
7. 在组合逻辑电路中,如果输入信号A和B都为,则输出F将是:A. 0B. 1C. 取决于其他输入信号D. 无法确定8. 在时序逻辑电路中,触发器的时钟信号来自哪里?A. 外部时钟源B. 内部时钟源C. 控制器D. 数据输入端9. 时序逻辑电路的设计通常涉及哪些步骤?A. 确定逻辑功能需求B. 选择合适的触发器C. 设计状态转移方程D. 将设计转换为实际电路E. 对电路进行仿真和验证二、问答题1. 什么是组合逻辑电路?请列举几种常见的组合逻辑电路,并简述其工作原理。
2. 时序逻辑电路与组合逻辑电路有何不同?请举例说明。
3. 组合逻辑电路中的基本逻辑门有哪些?它们各自的功能是什么?4. 什么是触发器?它在时序逻辑电路中的作用是什么?5. 组合逻辑电路设计的基本步骤是什么?请简要说明。
数字逻辑期末考试试卷(含答案)
2007-2008学年第一学期期末考试试题(答案)考试科目:数字逻辑 试卷类别:3卷 考试时间:110 分钟计算机学院 ______________系级 班姓名学号毛题号一二三四总分得分 一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式B C A AB F ++=,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F += C .C A AB F +=D . CB AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断得分评卷人5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。
A . D CB A F +++= B . DC B A F +++=C .D .D C B A F =DC B A F ++=7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的AB 逻辑功能的是____A______。
8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。
A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。
A . 计数器B . 译码器C . 加法器D .多路选择器10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。
数字逻辑试题及答案
数字逻辑试题及答案一、单项选择题(每题2分,共10分)1. 以下哪个是数字逻辑中的逻辑运算?A. 加法B. 减法C. 与运算D. 乘法答案:C2. 在数字逻辑中,一个逻辑门的输出是:A. 0B. 1C. 0或1D. 任意数字答案:C3. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B4. 触发器的主要用途是:A. 逻辑运算B. 存储信息C. 放大信号D. 转换信号答案:B5. 一个4位二进制计数器可以计数到:A. 8B. 16C. 32D. 64答案:B二、多项选择题(每题3分,共15分)1. 下列哪些是数字逻辑中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 在数字逻辑中,以下哪些可以作为信号的表示?A. 电压B. 电流C. 电阻D. 电容E. 电感答案:AB3. 以下哪些是数字电路的基本组成元素?A. 逻辑门B. 电阻C. 电容D. 触发器E. 运算放大器答案:ABD4. 在数字逻辑中,以下哪些是常见的电路类型?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合信号电路E. 微处理器答案:ABD5. 以下哪些是数字电路设计时需要考虑的因素?A. 电路的复杂性B. 电路的功耗C. 电路的可靠性D. 电路的成本E. 电路的尺寸答案:ABCDE三、填空题(每题2分,共10分)1. 在数字逻辑中,一个逻辑门的输出状态取决于其_________。
答案:输入状态2. 一个D触发器的输出在时钟信号的_________沿触发。
答案:上升沿3. 一个4位二进制计数器的计数范围是从_________到_________。
答案:0000到11114. 一个逻辑电路的输出是其输入的_________。
答案:逻辑函数5. 在数字逻辑中,使用_________可以表示一个逻辑函数的真值表。
答案:卡诺图四、简答题(每题5分,共15分)1. 描述一个典型的组合逻辑电路的工作原理。
电工电子学A卷_2007~2008学年第二学期期末考试试卷答案(9)
共享知识分享快乐2010-2011学年第一学期A卷参考答案填空题(共26 分)1、5 (2 分)20 (2 分)-25 (2 分)2、负载(2分)电源(2分)3、10 (2 分)5 (2 分)4、250 (2 分)计算题(共74 分)2、R2与电容C并联,电阻R2两端的电压u等于电容C两端的电压U c6、静态工作点选择不合适(2分)信号过大(2分)7、122 (2 分)(2 分)173 (2 分)1、U oc - 2R2- 10= 0 U oc = 18(V)R o = R2 = 4QUoc+ R1=2(A)(2分)(2分)在t= 0 Uc(0-)=R2R +尺U1= 2(V)(2 分)2分2共享知识 分享快乐根据换路定则,初始值U c (0+)=U c (0-)= 2(V )(2分) 稳态值u C (刃二一R 2— 10U 2 匕(V )(2 分) R +甩 3时间常数T = (R//R 2)C=尺尺 C=2*10-3(S )(2 分)R + R 2则根据二要素公式可得,u 二U C = U c (刃+ [U c (O +)-tU c (为]e T10 4 - 500t 、\ / =(——-e )V 3 3(4分)3、U = 220 / 00 V , I^1h/2 / - 450A , l 2 = 11/ 900Atv V.-\ •I1则 I =11 / 00A各仪表的读数均为有效值,则电压表读数为220V(1 分) 电流表读数为11A(2 分) 电流表1读数为II V2A(1 分) 电流表2读数为11A 。
(1 分) 1 1U =——12,贝y C=—— -I 2 = 159@F ) (2 分) 3 CU =(R+ j o L )l !,贝S R+ j o L 二 10+ j10(2 分) R= 10Q(1 分) 10L= = 0.0318(H )(2 分)o14、( 1 ) D A 、D B 冋时导通,I A = 1 B = — IV A = 1*103*I A + 9*10 3* I(2 分)则 I A = I B = 0.26(mA ), I = 0.53(mA )V Y = 9*103* I = 4.74(V )(2) D A 先导通,然后D B 也导通V B = 1*103I B + 9*103* IV A = 1*103I A + 9*10 3* I则 I A = 0.41(mA ) , I B = 0.21(mA ) , I = 0.62(mA ) V Y = 9*103* I = 5.59(V ) 5、假设两个输入端输入信号分别为u M 和U i2 ,两个输出端电位分别为U 。
完整版数字电路与逻辑设计试题与答案.doc
数字电路与逻辑设计( 1) 班级学号姓名成绩一.单项选择题(每题 1 分,共 10 分)1.表示任意两位无符号十进制数需要()二进制数。
A.6 B .7 C . 8 D .92.余 3 码 10001000 对应的 2421 码为()。
A.01010101 B.10000101 C.10111011 D.111010113.补码 1.1000 的真值是()。
A. +1.0111 B. -1.0111 C. -0.1001 D. -0. 10004.标准或 - 与式是由()构成的逻辑表达式。
A.与项相或 B. 最小项相或 C. 最大项相与 D. 或项相与5. 根据反演规则,FA C C DEE的反函数为()。
A. F [A C C(D E)] EB. F A C C(D E ) EC. F (A C CD E ) ED. F A C C (D E ) E6.下列四种类型的逻辑门中,可以用()实现三种基本运算。
A. 与门B. 或门C. 非门D. 与非门7.将 D 触发器改造成T 触发器,图 1 所示电路中的虚线框内应是()。
图1A.或非门B.与非门C.异或门D.同或门8.实现两个四位二进制数相乘的组合电路,应有(A. 8 B. 9 C. 10 D. 11)个输出函数。
9.要使 JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为(A.JK=00 B. JK=01 C. JK=10 D. JK=11)。
10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要()个异或门。
A.2 B. 3 C. 4 D. 5二.判断题(判断各题正误,正确的在括号内记“∨”, 错误的在括号内记“×”, 并在划线处改正。
每题 2 分,共 10 分)1.原码和补码均可实现将减法运算转化为加法运算。
()2. 函数 F(A, B, C)M(1,3,4,6, 7), F (A, B, C)m(0,2,5) 。
2007数字电路与逻辑设计A卷及答案
共5页 第1页说明:1。
拟题请用碳塑墨水钢笔书写。
不要出框。
除填空体、图解及特要求外一般不留答题空间。
总印1200份 (附答题纸 1页)- ---------------------------上------------------------------装-----------------------------------------订----------------------------线---------------------------------专业班级 姓名 学号(8位) 西安邮电学院试题卷专用纸- ------------------------密--------------------------------封-----------------------------装----------------------------------订------------------------------线------------------------------------请将正确答案填入2.装订试卷,考生答卷时不得拆开或在框外留写标记,否则安零分计共 5 页 第2页说明: 1。
拟题请用碳塑墨水钢笔书写。
不要出框。
除填空体、图解及特要求外一般不留答题空间。
总印1200份 (附答题纸 1 页)----------------------------上------------------------------装-----------------------------------------订----------------------------线----------------------------------------专业班级 姓名 班内序号 西安邮电学院试题卷专用纸-------------------------密--------------------------------封-----------------------------装----------------------------------订------------------------------线-----------------------------------------E. 以上答案都不对2.装订试卷,考生答卷时不得拆开或在框外留写标记,否则安零分计。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
(2) Y 2 A1 (1 分) 2-5(4 分) 位 DAC 电路可分辨的最小输出电压为 10mV,求输入数字量为(10000000)B 时的输出 、8 电压。 答案:当 D=(10000000)B= 2 =128 时,VO=1281LSB=12810mV=1280mV=1.28V 2-6(4 分) 、测量 50~100℃ 的温度,要求测量和显示精度为 0.01℃,请确定 ADC 芯片的位数。 (1)由
a.1; b.4; c.2; d.3。 )位二进制码。 ) 。
1-12、对 56 个物品进行二进制编码,最少要用( 6
1-13、基本 RS 触发器,当输入 R=1、S=0 时的 Q 输出为( b a.置 1; b.置 0; c.保持; d.不确定。
第 1 页
共4页
2-3(5 分) 、如右图,用 OC 门反相器 7406 驱动发光二极管(LED) , 设 OC 门的输出级三极管饱和导通时压降 UCES=0.3V,LED 的额定工 作电流 ID 为 10mA,压降 UD 为 1.1V。求: (1)LED 的限流电阻 R 的值; (2)若要使 LED 点亮,输入逻辑信号 A 应为高电平还是低电平? 答案: (1)R
AB CD 00 00 01 11 10 0 1 x 1
01 0 0 x 0
11 0 0 x x
10 1 1 x x
m ( 0 , 2 , 4 , 6 ) 以最大项表示是(
Y ( A , B , C ) M (1, 3 , 5 , 7 ) ) 。
约束项为: AB AC 0 1-7、TTL 与门或者与非门的空闲输入端应该(接高电平或接逻辑“1”或接+5V 或与其他输入端并接) 答:展开函数 Y 和约束项为: 。 1-8、用异或门 Y A B 完成 Y A 的功能,需要将 B 接到(高电平或逻辑“1”或+5V ) 。 1-9、组合电路的输出( d ) 。 a.与当前输入和以前的状态均无关; c.与当前输入和以前的状态都有关; b.仅与以前的状态有关; d.仅与当前输入有关。
三者之一即可
V CC 电 8
5 V R1
RD 复位
4
三者之一即可
控制电压 阈值输入
5K C1 vC1
V CO v I1 (TH )
G1
Q
三者之一即可
触发输入
6 2
5K C2 5K TD vC 2 G2 Q G3 G4 vO
3
vI 2 (TR )
注:该题都正确 4 分,每小答(Y1 或 Y2 或 Y3)全错扣 1 分,部分错酌情扣分。
与 阵 列
VCC
8
4 7
vI
6 3 2 5 1
或阵列
vO
VCO
0 .0 1 F
Y1 m ( 0 ,1, 2 , 3 , 6 , 9 ,11 )
答: 或 Y1 m 0 m 1 m 2 m 3 m 6 m 9 m 11
或 Y1 A B C D A B C D A B C D A B CD A BC D A B C D A B CD Y 2 m ( 0 ,1, 6 , ,8 , 9 ) 或 Y2 m 0 m 1 m 6 m 8 m 9 或 Y 2 A B C D A B C D A BC D A B C D A B C D Y1 m ( 2 , 3 ,8 , 9 ,11 ) 或 Y1 m 2 m 3 m 8 m 9 m 11 或 Y1 A B C D A B CD A B C D A B C D A B CD
精度 满度值 1 2
n
7
3-3(6 分) 、用 8 选 1 数据选择器 74LS151 产生逻辑函数 L AC 并画出具体电路图。 答:
L AC A B C B
A
B
C
B
,写出设计过程,
,得: 2
n
满度值 精度
100 C 0 . 01 C
10000 ,得 n=14 位(2 分)
(2)考虑 1 位符号位,得 n=15 位(1 分) (3)再考虑一般商用 ADC 芯片均为偶数位,最后确定 ADC 芯片的位数为 16 位(1 分) 。
AC ABC B A B C A BC A B C AB C AB C m ( 2 , 3, 5, 6 , 7 )
1-10、已知 F ABC CD ,选出下列可以肯定使 F=0 的情况( d ) 。 a. B=C=1,D=1; c. C=1,D=0; 1-11、一位全加器有几个输入端( d ) 。 b. B=1,C=1; d. A=0,C=D=1。
填写卡诺图,并化简,得: Y A D B D C D ( A B C ) D 2-2(5 分) 、根据下图和输入信号 A 和 C 的波形,画出输出信号 Y 的波形。 问: (1)该电路中的与门完成什么功能?(2)与门 C 引脚的信号起什么作用? A A & C Y 答案:波形画对 3 分; “电路完成逻辑闸门作用”1 分; (1) (2)C 引脚信号起闸门信号作用 1 分。 Y C
C B A 0 0 1 1 0 1 1 1
0 1 2 D0 D1 D2 D3 D4 D5 D6 D7
三、组合逻辑电路分析与设计(共 16 分)
3-1(4 分) 、如图所示的电路中,欲使 Z 端加入的正脉冲,能同样出现在输出端,则 X,Y,W 应分别 处于什么状态,试分析并说明求解过程。
W X =1 Y & F &
Y 74LS151
L
G
0
Z
答:由电路图得 F W X YZ ,分析知,当 W = X =Y=1 时,F=Z
第 2 页
共4页
四、触发器和时序逻辑电路分析与设计(共 20 分)
4-1(8 分) 、给定上升沿触发的 J-K 触发器,请根据输入波形画出输出 Q 波形。 答案:波形如下:
4-3(4 分) 、分析给定的逻辑图,请写出状态转移表(a、b 两图是一样的,a 图为国标符号,b 图为通 用符号) 。
1
4-2(8 分)、画出不可重叠的序列“1001”检测器的状态图和状态表,若选用 D 触发器,请写出其最 、 简激励方程(设状态为 A=00、B=01、C=11、D=10,起始状态为 A) 。 答案:
答案:状态转移表为: Q0 0 1 2 3 4 0 0 0 0 0 1 1 0 Q3 0 0 0 0 1 0 0 0 Q2 0 0 1 1 0 0 0 0 Q1 0 1 0 1 0 0 1 0
TG1
1
Y1 Y2
0 C1
TG1
1 1
1 或+5V
STA STB STC
&
S
Y7
1 C2 由真值表可得:
S m (1, 2 , 4 , 7 ) m1 m 2 m 4 m 7 m1 m 2 m 4 m 7
0 或 0V 或 GND 或接地
C O m (3, 5, 6 , 7 ) m3 m5 m6 m7 m3 m5 m6 m7
一、概念填空题(共 20 分,每题 1 分)
1-1、将二进制数 0.011 左移四位后,等于十进制数的( 1-2、数字 9 的 ASCII 码是(
6
)D。
39 )H。
)8421-BCD 。 或 AB CD ) 。
1-3、(507.078)10 = ( 0101 0000 0111. 0000 0111 1000
二、逻辑函数、门电路、数/模和模/数转换知识(共 28 分)
2-1(5 分) 、用卡诺图化简具有约束的逻辑函数。
Y ( A, B , C , D ) A C D A B D A B C D
1-5、与或表达式最简的标准是(式中所含乘积项个数最少,每个乘积项中所含变量因子最少) 。 1-6、逻辑函数 Y ( A , B , C )
n Si :
Si
X 0
n 1
/Z
n
Q1
n 1 n 1
X Q 0 D1 Q1 Q 0 Q1 X Q 0 X D 0
5 6 0
Q1 Q 0
n
n
X 1
Q0
A0 0 B0 1 C1 1 D1 0
A0 0/0 C1 1/0 D1 0/0 A0 0/0
B0 1/0 B0 1/0 B0 1/0 A0 0/1
V CC (U
CES
VCC = +5V R LED A
3-2(6 分) 、要求用一片 3 线-8 线译码器 74LS138 和适当门电路实现一位全加器,写出设计过程,并 画出具体电路图。
答:全加器的真值表为: A 0 0 0 B 0 0 1 1 0 0 1 1 CI 0 1 0 1 0 1 0 1 CO 0 0 0 1 0 1 1 1 S 0 1 1 0 1 0 0 1
杭州电子科技大学学生考试卷(
考试课程 课程号 考生姓名 数字逻辑电路 教师号 学号(8 位) 考试日期 年 月 任课教师姓名 年级 日
A
成 绩
)卷
1-14、如果一个扭环计数器有 5 个触发器,则其计数模值是( b ) 。 a.15; b.10; c.5; d.32。 1-15、计数循环状态为 0→1→2→3→0 的计数器起始状态是 3,则 18 个 CP 后的状态是( b a.0; b.1; c.2; d.3。
第 3 页
共4页
五、可编程逻辑器件、脉冲波形的产生与变换知识(共 16 分)
5-1(4 分) 、已知逻辑函数如下图的 ROM 阵列所示,求输出函数 Y1、Y2、Y3。
5-3(4 分) 在下图所示的用 555 定时器接成的施密特触发器电路中,当 V CC =9V, 、 而控制电源 V CO =5V 时, V TH 、 V TH 及 V TH 各为多少伏?