N个触发器可以构成能寄存位二进制数码的寄存器(完整版)doc资料

合集下载

东大14秋学期《数字电子技术基础Ⅰ》在线作业3答案

东大14秋学期《数字电子技术基础Ⅰ》在线作业3答案

14秋学期《数字电子技术基础Ⅰ》在线作业3
一,单选题
1. 随机存取器RAM中的内容,当电源断掉后又接通,存储器中的内容______。

()
A. 全部改变
B. 全部为1
C. 不确定
D. 保持不变
正确答案:C
2. ( )称为三极管的饱和深度
A. iB / IBS
B. iC / ICS
C. IBS / iB
D. ICS / iC
正确答案:A
3. 八输入端的编码器按二进制编码时,输出端的个数是()。

A. 2个
B. 3个
C. 4个
D. 8个
正确答案:B
4. 由555定时器构成的单稳态触发器,若电源电压为Vcc=+6V,则当暂稳态结束时,定时电容C上的电压()。

A. 6V
B. 0V
C. 2V
D. 4V
正确答案:D
5. 当74LS148的输入端按顺序输入11011101时,输出为()。

A. 101
B. 010
C. 001
D. 110
正确答案:B
6. 正逻辑与门相当于负逻辑的()
A. 与门
B. 非门
C. 或门。

数字电子技术-复习选择填空题汇总(精简)

数字电子技术-复习选择填空题汇总(精简)

一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器7、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10008、在图所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○49、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器10、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大14、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○415.在何种输入情况下,“与非”运算的结果是逻辑0。

《数字逻辑与电路》复习题及答案

《数字逻辑与电路》复习题及答案

《数字逻辑与电路》复习题第一章数字逻辑基础(数制与编码)一、选择题1.以下代码中为无权码的为CD 。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为AB 。

A.8421BCD码B. 5421BCD码C.余三码D.格雷码3. 一位十六进制数可以用 C 位二进制数来表示。

A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为B 。

A. 10 101B. 0010 0101C. 100101D. 101015.在一个8位的存储单元中,能够存储的最大无符号整数是CD 。

A. (256) 10B. (127) 10C. (FF) 16D. (255) 106.与十进制数(53.5)10等值的数或代码为ABCD 。

A. (0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与八进制数(47. 3)8等值的数为:AB 0A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28. 常用的BCD码有CD 。

二、判断题(正确打,,错误的打X)1.方波的占空比为0. 5。

(,)2. 8421 码1001 比0001 大。

(X )3.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

(V )4.格雷码具有任何相邻码只有一位码元不同的特性。

( V )5.八进制数(17)8比十进制数(17)10小。

( V )6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

(,)7.十进制数(9)10比十六进制数(9)16小。

(X )8.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。

(V )三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的、具高电平和低电平常用J 和0来表示。

2.分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电M。

数字逻辑习题及答案

数字逻辑习题及答案

13.一个4位移位寄存器,现态为0111,经右移1位后其次态为( A )A.0011或1011 B.1101或1110C.1011或1110D.0011或111119.逻辑函数F=A⊕B和G=A⊙B满足关系(ABD )。

A.GF= B. GF=' C. GF=' D. 1GF⊕=22.组合逻辑电路的输出与输入的关系可用(AB)描述。

A.真值表 B. 流程表C.逻辑表达式 D. 状态图根据需要选择一路信号送到公共数据线上的电路叫___数据选择器_____。

7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。

.TTL电路的电源是__5__V,高电平1对应的电压范围是__2.4-5____V。

.N个输入端的二进制译码器,共有___N2____个输出端。

对于每一组输入代码,有____1____个输出端是有效电平。

13.给36个字符编码,至少需要____6______位二进制数。

14.存储12位二进制信息需要___12____个触发器。

写出描述触发器逻辑功能的几种方式___特性表、特性方程、状态图、波形图24.(本题满分16分)今有A、B、C三人可以进入某秘密档案室,但条件是A、B、C三人在场或有两人在场,但其中一人必须是A,否则报警系统就发出警报信号。

试:(1)列出真值表;(2)写出逻辑表达式并化简;(3)画出逻辑图。

解:设变量A、B、C表示三个人,逻辑1表示某人在场,0表示不在场。

F表示警报信号,F=1表示报警,F=0表示不报警。

根据题意义,列出真值表由出真值表写出逻辑函数表达式,并化简BACAF⊕+B=++=+BCCA(B)CCAAABC画出逻辑电路图26.下图是由三个D触发器构成的寄存器,试问它是完成什么功能的寄存器?设它初始状态Q2 Q1 Q0 =110,在加入1个CP脉冲后,Q2 Q1 Q0等于多少?此后再加入一个CP脉冲后,Q2 Q1 Q0等于多少?解: 时钟方程CPCP CP CP ===210激励方程n Q D 20= ,nQ D 01=,n Q D 12=状态方程n n Q D Q 2010==+,n n Q D Q 0111==+,n n Q D Q 1212==+ 状态表画出状态图11.将2004个“1”异或起来得到的结果是( 0 )。

(完整版)数字电子线路题库

(完整版)数字电子线路题库

一、填空题1、与非门的逻辑功能为。

2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。

3、三态门的“三态”指,和。

4、逻辑代数的三个重要规则是、、。

5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、7、在进行A/D转换时,常按下面四个步骤进行,、、、_______。

8、计数器按增减趋势分有、和计数器。

9、TTL与非门输入级由组成。

两个OC门输出端直接接在一起称为。

10、在TTL与非门,异或门,集电级开路门,三态门中,为实现线与逻辑功能应选用,要有推拉式输出级,又要能驱动总线应选用门。

11、一个触发器可以存放位二进制数。

12、优先编码器的编码输出为码,如编码输出A2A1A0=011,可知对输入的进行编码。

13、逻辑函数的四种表示方法是、、、。

14、移位寄存器的移位方式有,和。

15、同步RS触发器中,R,S为电平有效,基本RS触发器中R,S为电平有效。

16、常见的脉冲产生电路有17、触发器有个稳态,存储8位二进制信息要个触发器。

18、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的,触发方式为式或式的触发器不会出现这种现象。

19、常见的脉冲产生电路有,常见的脉冲整形电路有、。

20、数字电路按照是否有记忆功能通常可分为两类:、。

21、T T L与非门电压传输特性曲线分为区、区、区、区。

22、寄存器按照功能不同可分为两类:寄存器和寄存器。

23、逻辑代数的三个重要规是、、。

24、逻辑函数F=ABA++=+BBAAB25、常用的BCD码有、、、等。

常用的可靠性代码有、等。

26、逻辑函数的四种表示方法是、、、。

27、TTL与非的V OFF称为,V ON称为28、触发器有两个互补的输出端Q、Q,定义触发器的1状态为,0状态为,可见触发器的状态指的是端的状态。

29、一个触发器可以记忆位二进制代码,四个触发器可以记忆位二进制代码。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数字电子技术-模拟题答案 2022年地质大学考试题库

数字电子技术-模拟题答案   2022年地质大学考试题库

《数字电子技术》模拟题一,选择题1.下列选项中,叙述不正确的是().A.接入滤波电容引入是消除竞争冒险的方法之一.B.引入选通脉冲不能消除竞争冒险.C.修改逻辑设计,增加冗余项是常用的消除竞争冒险的方法.D.化简电路,减少逻辑器件数目,不能消除竞争冒险.[参考的参考的答案为为]:B2.下列选项中,叙述不正确的是().A.任意两个不同的最小项之积,值恒为0.B.RAM的特点是一旦停电,所存储的内容不会丢失.C.在逻辑代数中,常用的逻辑运算是与非,或非,与或非,异或等.D.单向导电特性是半导体二极管最显著的特点.[参考的参考的答案为为]:B3.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需()片.A.3B.4C.5D.10[参考的参考的答案为为]:A4.余3码10001000对应的2421码为().A.1010101B.10000101C.10111011D.11101011[参考的参考的答案为为]:C5.8位移位寄存器,串行输入时经()个脉冲后,8位数码全部移入寄存器中.A.1B.2C.4D.8[参考的参考的答案为为]:D6.A+BC=().A.A+BB.A+CC.(A+B)(A+C)D.B+C[参考的参考的答案为为]:C7.EEPROM是指().A.随机读写存储器B.一次编程的只读存储器C.可擦可编程只读存储器D.电可擦可编程只读存储器[参考的参考的答案为为]:D8.下列说法正确的是()A.JK之间有约束B.主从JK触发器的特性方程是CP上升沿有效.C.主从JK触发器没有空翻现象D.JK之间没有约束[参考的参考的答案为为]:C9.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为().A.JK=00B.JK=01C.JK=10D.JK=11[参考的参考的答案为为]:D10.n位触发器构成的扭环形计数器,其无关状态数有()个.A.2n-nB.2n-2nC.2nD.2n-1[参考的参考的答案为为]:B11.N个触发器可以构成能寄存()位二进制数码的寄存器.A.NB.N+1C.N-1D.2N[参考的参考的答案为为]:A12.OC门在使用时须在()之间接一个电阻.A.输出与地B.输出与电源C.输出与输入D.输入与电源[参考的参考的答案为为]:B13.当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有().A.触发器C.MOS管D.电容[参考的参考的答案为为]:A14.欲将容量为128×8的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输出端数为().A.1B.2C.3D.8[参考的参考的答案为为]:D15.若在编码器中有50个编码对象,则要求输出二进制代码位数为()位.A.5B.6C.10D.50[参考的参考的答案为为]:B16.存储8位二进制信息要()个触发器.A.4B.8C.2D.16[参考的参考的答案为为]:B17.触发器有两个稳态,存储8位二进制信息要()个触发器.A.2B.8C.16D.32[参考的参考的答案为为]:B18.随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容().A.不确定B.保持不变C.全部为0D.全部改变[参考的参考的答案为为]:A19.只读存储器ROM在运行时具有()功能.A.读/无写B.读写D.无读/无写[参考的参考的答案为为]:A20.随机存取存储器具有()功能.A.读/写B.无读/写C.只读D.只写[参考的参考的答案为为]:A21.求一个逻辑函数F的对偶式,不可将F中的().A.”·”换成”+”,”+”换成”·”B.原变量换成反变量,反变量换成原变量C.变量不变D.常数中”0”换成”1”,”1”换成”0”[参考的参考的答案为为]:B22.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用()级触发器.A.2B.3C.4D.8[参考的参考的答案为为]:B23.对于四位二进制译码器,其相应的输出端共有().A.4个B.16个C.8个D.10个[参考的参考的答案为为]:B24.函数F(A,B,C)=AB+BC+AC的最小项表达式为().A.(A,B,C)=∑m(3,5,6,7)B.F(A,B,C)=∑m(0,2,3,4C.F(A,B,C)=∑m(0,2,4)D.F(A,B,C)=∑m(2,4,6,7)[参考的参考的答案为为]:C25.在何种输入情况下,”或非”运算的结果是逻辑1.()A.全部输入是0B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为1[参考的参考的答案为为]:A26.把一个五进制计数器与一个四进制计数器串联可得到()进制计数器.A.9B.20C.4D.5[参考的参考的答案为为]:B27.一个容量为512×1的静态RAM具有().A.地址线9根,数据线1根B.地址线1根,数据线9根C.地址线512根,数据线9根D.地址线9根,数据线512根[参考的参考的答案为为]:A28.以下参数不是矩形脉冲信号的参数().A.周期B.占空比C.脉宽D.扫描期[参考的参考的答案为为]:D29.相同为”0”不同为”1”它的逻辑关系是().A.异或逻辑B.与逻辑C.或逻辑D.同或逻辑[参考的参考的答案为为]:A30.下列四种类型的逻辑门中,可以用()实现三种基本运算.A.与门B.或门C.非门D.与非门[参考的参考的答案为为]:D31.下列说法正确的是()A.多谐振荡器有两个稳态B.多谐振荡器有三个稳态C.多谐振荡器有一个稳态和一个暂稳态D.多谐振荡器有两个暂稳态[参考的参考的答案为为]:D32.555定时器的阈值为().A.1/3VCCB.2/3VCCC.1/3VCC和2/3VCCD.1/3VCC和VCC[参考的参考的答案为为]:C33.555定时器构成施密特触发器时,其回差电压为().A.VCCB.1/2VCCC.2/3VCCD.1/3VCC[参考的参考的答案为为]:D34.十进制数25用8421BCD码表示为().A.10101B.00100101C.100101D.10101[参考的参考的答案为为]:B35.余3码01111001对应的8421BCD码为:()A.1000110B.111001C.1100110D.10011100[参考的参考的答案为为]:A36.常用的BCD码有().A.奇偶校验码B.格雷码C.ASCII码D.余三码[参考的参考的答案为为]:D37.要构成容量为4K×8的RAM,需要()片容量为256×4的RAM.A.2B.4C.8D.32[参考的参考的答案为为]:D38.由n个变量构成的最大项,有()种取值组合使其值为1.A.nB.2nC.2nD.2n-1[参考的参考的答案为为]:D39.当逻辑函数有n个变量时,共有()个变量取值组合?A.nB.2nC.n2D.2n[参考的参考的答案为为]:D40.某RAM有8位数据线,13位地址线,则其存储容量为().A.4KBB.8KBC.16KBD.64KB[参考的参考的答案为为]:B41.以下表达式中符合逻辑运算法则的是().A.C·C=C2B.1+1=10C.0<1D.A+1=1[参考的参考的答案为为]:D42.为了实现某种逻辑运算关系,其实现方法有多种多样,其中历史上曾经用到的有以下几种方式,但实现的空间密度最小,能耗最低,能得到普及应用的实现方式是().A.机械式B.电磁式C.分立元件式D.集成电路[参考的参考的答案为为]:D43.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用()个触发器.A.2B.3C.4D.10[参考的参考的答案为为]:C44.下列门电路属于双极型的是().A.OC门C.NMOSD.CMOS[参考的参考的答案为为]:A45.设计一个模10计数器需要()个触发器.A.3B.4C.6D.10[参考的参考的答案为为]:B46.某台计算机的内存储器设置有32位的地址线,16位并行数据输入/输出端,试计算它的最大存储量是:()A.32GB.64GC.128GD.16G[参考的参考的答案为为]:B47.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要()个异或门.A.2B.3C.4D.5[参考的参考的答案为为]:B48.下列属于有权码的是().A.2421码B.余3循环码C.格雷码D.ASCⅡ码[参考的参考的答案为为]:A49.下列逻辑门中,()可以实现三种基本运算.A.与门B.或门C.非门D.与或非门[参考的参考的答案为为]:D50.当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于().A.组合逻辑电路B.时序逻辑电路D.数模转换器[参考的参考的答案为为]:A51.一位十六进制数可以用()位二进制数来表示.A.1B.2C.4D.16[参考的参考的答案为为]:C52.有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为().A.4VB.8.125VC.6.25VD.9.375V[参考的参考的答案为为]:B53.下列各门电路中,()的输出端可直接相连,实现线与.A.一般TTL与非门B..集电极开路TTL与非门C..一般CMOS与非门D.一般TTL或非门[参考的参考的答案为为]:B54.实现两个四位二进制数相乘的组合电路,应有()个输出函数.A.8B.9C.10D.11[参考的参考的答案为为]:A55.函数F=AB+BC,使F=1的输入ABC组合为()A.ABC=110B.ABC=101C.ABC=010D.ABC=000[参考的参考的答案为为]:A56.十六路数据选择器的地址输入(选择控制)端有()个.A.16B.2C.4D.8[参考的参考的答案为为]:C57.下列不属于数字逻辑函数的表示方法的是().A.真值表B.占空比C.逻辑表达式D.逻辑图[参考的参考的答案为为]:B58.下面几种逻辑门中,可以用作双向开关的是().A.CMOS传输门B.OD门C.异或门D.三态门[参考的参考的答案为为]:A59.四个触发器组成的环行计数器最多有()个有效状态A.4B.16C.8D.6[参考的参考的答案为为]:B60.一只四输入端或非门,使其输出为1的输入变量取值组合有()种.A.8B.15C.7D.1[参考的参考的答案为为]:B61.以下各电路中,()可以完成延时功能.A.多谐振荡器B.单稳态触发器C.施密特触发器D.石英晶体多谐振荡器[参考的参考的答案为为]:B62.表示任意两位无符号十进制数需要()二进制数.A.6B.7C.8D.9[参考的参考的答案为为]:B63.在一个8位的存储单元中,能够存储的最大无符号整数是().A.(256)10B.(127)10C.(128)10D.(255)10[参考的参考的答案为为]:D64.五个D触发器构成环形计数器,其计数长度为().A.5B.10C.15D.20[参考的参考的答案为为]:A65.利用异步清零端构成N进制加法计数器,则应将()所对应的状态译码后驱动清零控制端.A.NB.N-1C.N+1D.0[参考的参考的答案为为]:A66.电平异步时序逻辑电路不允许两个或两个以上输入信号().A.同时为0B.同时为1C.同时改变D.同时作用[参考的参考的答案为为]:C67.4线-16线译码器有()输出信号.A.1B.4C.8D.16[参考的参考的答案为为]:D68.8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出的值是().A.111B.10C.0D.101[参考的参考的答案为为]:C69.在何种输入情况下,”与非”运算的结果是逻辑0.()A.全部输入是0B.任一输入是0C.仅一输入是0D.全部输入是1[参考的参考的答案为为]:D70.补码1.1000的真值是().A.1.0111B.-1.0111C.-0.1001D.-0.1000[参考的参考的答案为为]:D71.下列选项中,()不是单稳态触发器的特点.A.有一个稳定状态,有两个暂稳状态.B.暂稳状态维持一段时间后,将自动返回稳定状态.C.暂稳状态时间的长短与触发脉冲无关,仅决定于电路本身的参数.D.在外来触发脉冲的作用下,能够由稳定状态翻转到暂稳状态. [参考的参考的答案为为]:A72.多谐振荡器可产生().A.正弦波B.矩形脉冲C.三角波D.锯齿波[参考的参考的答案为为]:B73.多谐振荡器有().A.两个稳定状态B.一个稳定状态,一个暂稳态C.两个暂稳态D.记忆二进制数的功能[参考的参考的答案为为]:C74.多谐振荡器与单稳态触发器的区别之一是().A..前者有2个稳态,后者只有1个稳态B..前者没有稳态,后者有2个稳态C.前者没有稳态,后者只有1个稳态D.两者均只有1个稳态,但后者的稳态需要一定的外界信号维持[参考的参考的答案为为]:C75.一个触发器可记录一位二进制代码,它有()个稳态.A.0B.2C.1D.4[参考的参考的答案为为]:B76.卡诺图上变量的取值顺序是采用()的形式,以便能够用几何上的相邻关系表示逻辑上的相邻.A.二进制码B.循环码C.ASCII码D.十进制码[参考的参考的答案为为]:B77.标准或-与式是由()构成的逻辑表达式.A.与项相或B.最小项相或C.最大项相与D.或项相与[参考的参考的答案为为]:B78.逻辑函数的表示方法中具有唯一性的是().A.真值表B.表达式C.逻辑图D.状态图[参考的参考的答案为为]:A79.用卡诺图化简包含无关条件的逻辑函数时,对无关最小项().A.不应考虑B.令函数值为1C.令函数值为0D.根据化简的需要令函数值为0或者1[参考的参考的答案为为]:D80.时序逻辑电路的一般结构由组合电路与()组成.A.全加器B.存储电路C.译码器D.选择器[参考的参考的答案为为]:B二,判断题1.”0”的补码只有一种形式.[参考的参考的答案为为]:T2.构成一个7进制计数器需要3个触发器[参考的参考的答案为为]:T3.8421码1001比0001大.[参考的参考的答案为为]:T4.A/D转换器的功能是将数字量转换成模拟量.[参考的参考的答案为为]:F5.A+AB=A+B[参考的参考的答案为为]:F6.CMOS与非门的未用输入端应连在高电平上.[参考的参考的答案为为]:T7.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能.[参考的参考的答案为为]:F8.Mealy型时序电路:电路输出是输入变量与触发器状态的函数.[参考的参考的答案为为]:T9.输出与输入有直接的关系,输出方程中含输入变量的是Moore型时序电路.[参考的参考的答案为为]:F10.在同步时序电路的设计中,若最简状态表中的状态数为2N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性.[参考的参考的答案为为]:T11.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态.[参考的参考的答案为为]:T12.PAL的每个与项都一定是最小项.[参考的参考的答案为为]:F13.PAL和GAL都是与阵列可编程,或阵列固定.[参考的参考的答案为为]:T14.PROM不仅可以读,也可以写(编程),则它的功能与RAM相同.[参考的参考的答案为为]:F15.PROM的或阵列(存储矩阵)是可编程阵列.[参考的参考的答案为为]:T16.ROM的每个与项(地址译码器的输出)都一定是最小项.[参考的参考的答案为为]:T17.ROM和RAM中存入的信息在电源断掉后都不会丢失.[参考的参考的答案为为]:F18.RS触发器的输出状态QN+1与原输出状态QN无关.[参考的参考的答案为为]:F19.八进制数(8)8比十进制数(8)10小.[参考的参考的答案为为]:F20.Moore型时序电路:电路输出仅仅是触发器状态的函数.[参考的参考的答案为为]:T21.RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息. [参考的参考的答案为为]:T22.电平异步时序逻辑电路反馈回路之间的竞争可能导致错误的状态转移. [参考的参考的答案为为]:T23.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号. [参考的参考的答案为为]:T24.反码和补码均可实现将减法运算转化为加法运算.[参考的参考的答案为为]:F25.环形计数器如果不作自启动修改,则总有孤立状态存在.[参考的参考的答案为为]:T26.用或非门可以实现3种基本的逻辑运算.[参考的参考的答案为为]:T27.由或非门构成的基本RS触发器输入端RS为10时,次态为1.[参考的参考的答案为为]:F28.计数器的模是指对输入的计数脉冲的个数.[参考的参考的答案为为]:F29.计数器的模是指构成计数器的触发器的个数.[参考的参考的答案为为]:F30.并行加法器采用先行进位(并行进位)的目的是提高运算速度.[参考的参考的答案为为]:F31.在系统可编程逻辑器件ISP-PLD不需编程器就可以高速而反复地编程,则它与RAM随机存取存储器的功能相同.[参考的参考的答案为为]:F32.逻辑变量的取值,1比0大.[参考的参考的答案为为]:F33.若逻辑方程AB=AC成立,则B=C成立.[参考的参考的答案为为]:F34.在若干个逻辑关系相同的与-或表达式中,其中包含的与项数最少,且每个与项中变量数最少的表达式,称最小项表达式.[参考的参考的答案为为]:F35.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等.[参考的参考的答案为为]:F36.普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件.[参考的参考的答案为为]:T37.计数器除了能对输入脉冲进行计数,还能作为分频器用.[参考的参考的答案为为]:T38.脉冲异步时序逻辑电路不允许两个或两个以上的输入端同时出现脉冲.[参考的参考的答案为为]:T39.计数模为2n的扭环计数器所需的触发器为n个.[参考的参考的答案为为]:T40.采用奇偶校验电路可以发现代码传送过程中的所有错误.[参考的参考的答案为为]:F三,问答题1.TTL与非门闲置的输入端能否悬空处理?CMOS与非门呢?[参考的参考的答案为为]:TTL与非门闲置的输入端一般也不要悬空处理,但当外界干扰较小时,就可以把闲置的输入端悬空处理:而CMOS与非门闲置的输入端是不允许悬空处理的.2.在数字系统中为什么要采用二进制?[参考的参考的答案为为]:1.可行性采用二进制,只有0和1两个状态,需要表示0,1两种状态的电子器件很多,如开关的接通和断开,晶体管的导通和截止,磁元件的正负剩磁,电位电平的高与低等都可表示0,1两个数码.使用二进制,电子器件具有实现的可行性.2.简易性二进制数的运算法则少,运算简单,使计算机运算器的硬件结构大大简化(十进制的乘法九九口诀表55条公式,而二进制乘法只有4条规则).3.逻辑性由于二进制0和1正好和逻辑代数的假(false)和真(true)相对应,有逻辑代数的理论基础,用二进制表示二值逻辑很自然.3.时序逻辑电路的基本单元是什么?组合逻辑电路的基本单元又是什么?[参考的参考的答案为为]:时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路.4.试述卡诺图化简逻辑函数式的步骤.[参考的参考的答案为为]:利用卡诺图化简逻辑函数式的步骤:1.根据变量的数目,画出相应方格数的卡诺图;2.根据逻辑函数式,把所有为”1”的项画入卡诺图中;3.用卡诺圈把相邻最小项合并,合并时就遵照卡诺圈最大优化原则;4.根据所圈的卡诺圈,消除圈内全部互非的变量,每一个圈作为一个”与”项,将各”与”项相或,即为化简后的最简与或表达式.5.在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象是什么?抑制空翻的最好措施是什么?[参考的参考的答案为为]:在时钟脉冲CP=1期间,触发器的输出随输入发生多次翻转的现象称为空翻.抑制空翻的最好措施就是让触发器采取边沿触发方式.6.分析组合逻辑电路目的是什么?有几个步骤?[参考的参考的答案为为]:分析组合逻辑电路,目的就是清楚该电路的功能.分析步骤一般有以下几个步骤:1.根据已知逻辑电路图写出相应逻辑函数式:2.对写出的逻辑函数式进行化简.如果从最简式中可直接看出电路功能,则以下步骤可省略:3.根据最简逻辑式写出相应电路真值表,由真值表输出,输入关系找出电路的功能:4.指出电路功能.。

数字电子技术考试复习选择填空题汇总

数字电子技术考试复习选择填空题汇总

数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

数电复习资料(含答案)

数电复习资料(含答案)

数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。

A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。

A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。

A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。

A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。

A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。

A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。

()2. 8421码1001比0001大。

()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

()4.格雷码具有任何相邻码只有一位码元不同的特性。

()5.八进制数(18)8比十进制数(18)10小。

()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。

()9.十进制数(9)10比十六进制数(9)16小。

《数字电子技术》康华光习题解答第6章时序逻辑电路

《数字电子技术》康华光习题解答第6章时序逻辑电路

第六章时序逻辑电路(选择、判断共30题)一、选择题1.同步计数器和异步计数器比较,同步计数器的显著优点是。

A.工作速度高B.触发器利用率高C.电路简单D.不受时钟C P控制。

2.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。

A.4B.5C.9D.203.下列逻辑电路中为时序逻辑电路的是。

A.变量译码器B.加法器C.数码寄存器D.数据选择器4.N个触发器可以构成最大计数长度(进制数)为的计数器。

A.NB.2NC.N2D.2N5.N个触发器可以构成能寄存位二进制数码的寄存器。

A.N-1B.NC.N+1D.2N6.五个D触发器构成环形计数器,其计数长度为。

A.5B.10C.25D.327.同步时序电路和异步时序电路比较,其差异在于后者。

A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关8.一位8421B C D码计数器至少需要个触发器。

A.3B.4C.5D.109.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用级触发器。

A.2B.3C.4D.810.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.811.用二进制异步计数器从0做加法,计到十进制数178,则最少需要个触发器。

A.2B.6C.7D.8E.1012.某电视机水平-垂直扫描发生器需要一个分频器将31500H Z的脉冲转换为60H Z的脉冲,欲构成此分频器至少需要个触发器。

A.10B.60C.525D.3150013.某移位寄存器的时钟脉冲频率为100K H Z ,欲将存放在该寄存器中的数左移8位,完成该操作需要时间。

A.10μSB.80μSC.100μSD.800m s 14.若用J K 触发器来实现特性方程为,则J K 端的方程为 。

AB Q A Q n 1n +=+A.J =A B ,K = B.J =A B ,K = C.J =,K =A B D.J =,K =A B B A +B A B A +B A 15.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要 片。

电子技术基础(信工)—考试题库及答案

电子技术基础(信工)—考试题库及答案
存储 8 位二进制信息要 个触发器
收藏 A. 3 B. 8 C. 4 D. 2
回答错误!正确答案: B
当温度升高时,二极管反向饱和电流的绝对值
收藏 A. 不变 B. 增大 C. 减小 D.
16 / 52
》》》》》》精品资料,欢迎下载《《《《《《
不确定
回答错误!正确答案: B
欲将正弦波电压转换成二倍频电压,应选用
收藏 A. n B. 2 的 n 次方 C. 2n D. n 的平方
回答错误!正确答案: B
为实现将 JK 触发器转换为 D 触发器,应使
收藏
A.
K=D,J=D 的反
B. J=K=D 的反
C.
J=K=D
15 / 52
》》》》》》精品资料,欢迎下载《《《《《《
D. J=D,K=D 的反
回答错误!正确答案: D
回答错误!正确答案: B
3 / 52
》》》》》》精品资料,欢迎下载《《《《《《
二进制数(111000.0111) 8421BCD 转换成十进制数是
收藏 A. 470.7 B. 38.7 C. 67.7 D. 87.7
回答错误!正确答案: B
八路数据分配器,其地址输入端有 个
收藏 A. 3 B. 4 C. 1 D. 2
回答错误!正确答案: A
A+BC=
4 / 52
》》》》》》精品资料,欢迎下载《《《《《《
收藏 A. A+C B. (A+B)(A+C) C. A+B D. B+C
回答错误!正确答案: B
某电路有用信号为 2kHZ,可选用
收藏 A. 低通滤波器 B. 带通滤波器 C. 带阻滤波器 D. 高通滤波器

N个触发器可以构成能寄存()位二进制数码的寄存器

N个触发器可以构成能寄存()位二进制数码的寄存器

习题十一、选择题1. N 个触发器可以构成能寄存( )位二进制数码的寄存器。

A.N -1 B.N C.N +1 D.2N2.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。

A.3B.4C.5D.103.8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.84.某移位寄存器的时钟脉冲频率为100K H Z ,欲将存放在该寄存器中的数左移8位,完成该操作需要( )时间。

A.10μS B.80μS C.100μS D.800m s5.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。

A.3 B.4 C.5 D.106.一个容量为 416⨯K 的RAM ,则共有( )个存储单元,( )根地址线,( )根数据线。

A 60000 , 14 , 2B 65536 , 16 , 4C 56521 , 16 , 6D 45862 , 8 , 87.一个容量为8192的ROM ,他的每个字是4位。

则有( ) 字,地址码有( )位。

A 1024,14 B 2048,11 C 1000,20 D 2000,88.若存储芯片的容量为8128⨯K 位,则访问该芯片要( )位地址线。

设该芯片再存储器中的首地址为A0000H 时,末地址是( ) 。

A 16 ,C0000 B 17,BFFFF C 18 ,C0001 D 20 ,D3210二、判断题1:ROM 和RAM 是结构相同但性能不同的存储器。

( ) 2:存储器就是容量特别大的寄存器。

( )3.对于随机存储器,如果字数够用而位数不够用,可采用位扩展法。

( )4.需要用6片4K ×4位的RAM 才能将其容量扩展成8K ×8位。

( )5.一个容量为8192的ROM ,他的每个字是4位。

则有11字,地址码有2048 位。

( )6.根据用途不同,存储器分为两大类,一类是只读存储器 ROM ,另一类称为随机存储器RAM 。

数字逻辑与数字电路习题【有答案】

数字逻辑与数字电路习题【有答案】

《数字逻辑与数字电路》习题案例(计算机科学与技术专业)2011年7月计算机与信息学院计算机科学技术系一、选择题1.十进制数33的余3码为 。

A. B. C. D.2.二进制小数-0.0110的补码表示为 。

A .0.1010B .1.1001C .1.0110D .1.10103.两输入与非门输出为0时,输入应满足 。

A .两个同时为1B .两个同时为0C .两个互为相反D .两个中至少有一个为04.某4变量卡诺图中有9个“0”方格7个“1”方格,则相应的标准与或表达式中共有多少个与项 ?A . 9B .7C .16D .不能确定5. 下列逻辑函数中,与A F =相等的是 。

)(A 11⊕=A F )(B A F =2⊙1 )(C 13⋅=A F )(D 04+=A F6. 设计一个6进制的同步计数器,需要 个触发器。

)(A 3 )(B 4 )(C 5 )(D 67. 下列电路中,属于时序逻辑电路的是 。

)(A 编码器 )(B 半加器 )(C 寄存器 )(D 译码器8. 列电路中,实现逻辑功能n n Q Q =+1的是 。

)(A )(B9. 的输出端可直接相连,实现线与逻辑功能。

)(A 与非门 )(B 一般TTL 门)(C 集电极开路OC 门 )(D 一般CMOS 门10.以下代码中为无权码的为 。

A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码11.以下代码中为恒权码的为 。

A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码12.一位十六进制数可以用 位二进制数来表示。

A . 1B . 2C . 4D . 16CP QCP QCPQ 0 CP13.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.D.1010114.在一个8位的存储单元中,能够存储的最大无符号整数是。

A.(256)10B.(127)10C.(FF)16D.(255)1015.与十进制数(53.5)10等值的数或代码为。

数字电路期末考试复习题

数字电路期末考试复习题

八、(14分)利用四位二进制同步加计数器74161、与非 门和3/8译码器74138设计一个序列信号产生器,循环产生 序列脉冲1101001。逻辑符号见图题6。
八、(14分)利用四位二进制同步加计数器74161、与非 门和3/8译码器74138设计一个序列信号产生器,循环产生 序列脉冲1101001。逻辑符号见图题6。
六、(10分)列出全加器的真值表,写出其逻辑表达 式;使用图题4的双4选1数据选择器74LS153和一个 反相器设计一位全加器。
七、(13分)电路如题图5所示,设初态Q2 Q1 Q0=000, 1、试分析该电路是同步还是异步? 2、列出电路的激励(驱动)方程; 3、列出电路的状态方程; 4、画出状态转换图; 5、说明该时序电路功能;能否自启动?
2、在
输入情况下,正逻辑“与非”运算的结果是逻辑0。 、 、 、 。 。
3、逻辑函数的常用表示方法有
4、数字系统中可以实现“线与”功能的门电路有 全“1” 真值表 、 逻辑表达式 、 逻辑图 、 卡诺图 。 OC 。
5、逻辑表达式Y=AB+B C中, (可能or 不)
存在竞争冒险。
6、N个触发器可以构成能寄存 位二进制数码的寄存器。
5.图示电路的名称是什么?对触发脉冲的宽度有何要求?
单稳态触发器,触发脉冲的宽度应小于暂稳态时间
6.图示电路的名称是什么?对触发信号的逻辑电平有 何要求? 输出波形是什么形状?uo1和uo2的占空比是否相等? 施密特触发器,触发信 号的高电平应大于 Vቤተ መጻሕፍቲ ባይዱc2/3,低电平应小于 Vcc/3
方波,相同
九、(7分)用555定时器组成单稳态触发器,已知 R=1kΩ,C=2μF。试求: 1、画出工作波形; 2、计算输出脉冲宽度; 3、电容0.01μF的作用。

时序逻辑电路

时序逻辑电路

第八章时序逻辑电路第一节寄存器一、单项选择题1.N个触发器可以构成能寄存位二进制数码的寄存器。

()A.N-1B.NC.N+1D.2N2.存储8位二进制信息要个触发器。

位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。

4.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()C.D.5.由三级触发器构成环形计数器的计数摸值为( )6.如图8-7所示电路的功能为()A.并行输入寄存器B.移位寄存器C.计数器D.序列信号发生器7.由四位移位寄存器构成的顺序脉冲发生器可产生个顺序脉冲。

()8.现欲将一个数据串延时4个CP的时间,则最简单的办法采用()位并行寄存器位移位寄存器进制计数器位加法器二、判断题1.时序电路中不含有记忆功能的器件。

( )2.移位寄存器74LS194可串行输入并行输出,但不能串行输入串行输出。

()3.时序逻辑电路在某一时刻的输出状态与该时刻之前的输入信号无关。

( )4.时序电路一定不要组合电路。

()三、多项选择题1.寄存器按照功能不同可分为()A.数据寄存器B.移位寄存器C.暂存器D.计数器2.数码寄存器的特点是()A.存储时间短B.速度快C.可做高速缓冲器D.一旦停电后存储数码全部消失3.移位寄存器按移位方式可分为()A.左移移位寄存器B.右移移位寄存器C.双向移位寄存器D.集成移位寄存器第二节计数器一、填空题1.触发器有个稳定状态,它可以记录位二进制码,存储8位二进制信息需要个触发器。

2.按进位体制的不同,计数器可分为计数器和计数器等;按计数过程中数字增减趋势的不同,计数器可分为计数器、计数器和计数器。

3.要构成五进制计数器,至少需要个触发器。

4.设集成十进制(默认为8421码)加法计数器的初态为Q3Q2Q1Q0=1001,则经过5个CP脉冲以后计数器的状态为 .5.在各种寄存器中,存放N位二进制数码需要个触发器。

数字电子技术试题库及答案-期末考试秘籍

数字电子技术试题库及答案-期末考试秘籍

数字电⼦技术试题库及答案-期末考试秘籍数字电⼦技术期末试题库⼀、选择题:A组:1.如果采⽤偶校验⽅式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某⼀逻辑函数真值表确定后,下⾯描述该函数功能的⽅法中,具有唯⼀性的是( B )A、逻辑函数的最简与或式B、逻辑函数的最⼩项之和C、逻辑函数的最简或与式D、逻辑函数的最⼤项之和3、在下列逻辑电路中,不是组合逻辑电路的是( D )A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是( D )A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A )优先编码功能,因⽽( C )多个输⼊端同时为1。

A、有B、⽆C、允许D、不允许7、( D )触发器可以构成移位寄存器。

B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是( A )电路A、并⾏⽐较型B、串⾏⽐较型C、并-串⾏⽐较型D、逐次⽐较型9、某触发器的状态转换图如图所⽰,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电⼦专业作)对于VHDL以下⼏种说法错误的是(A )A VHDL程序中是区分⼤⼩写的。

B ⼀个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接⼝进⾏的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电⼦设备中最常采⽤的数制是--------------------------------( A )A.⼆进制B.⼋进制C. ⼗进制D.⼗六进制2、⼗进制数6在8421BCD码中表⽰为--------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所⽰电路中,使__AY 的电路是A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. ⼀个稳态C. 没有稳态D. 不能确定6、已知输⼊A、B和输出Y的波形如下图所⽰,则对应的逻辑门电路是-------( D )A. 与门B. 与⾮门C. 或⾮门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器D. 数据选择器8、在某些情况下,使组合逻辑电路产⽣了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放⼤9、下列哪种触发器可以⽅便地将所加数据存⼊触发器,适⽤于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.⼗进制数25⽤8421BCD 码表⽰为 A 。

数字逻辑与数字电路习题

数字逻辑与数字电路习题

《数字逻辑与数字电路》习题案例(计算机科学与技术专业)2011年7月计算机与信息学院计算机科学技术系一、选择题1.十进制数33的余3码为 。

A. 00110110B. 110110C. 01100110D. 1001002.二进制小数-0.0110的补码表示为 。

A .0.1010B .1.1001C .1.0110D .1.10103.两输入与非门输出为0时,输入应满足 。

A .两个同时为1B .两个同时为0C .两个互为相反D .两个中至少有一个为04.某4变量卡诺图中有9个“0”方格7个“1”方格,则相应的标准与或表达式中共有多少个与项 ?A . 9B .7C .16D .不能确定5. 下列逻辑函数中,与A F =相等的是 。

)(A 11⊕=A F )(B A F =2⊙1 )(C 13⋅=A F )(D 04+=A F6. 设计一个6进制的同步计数器,需要 个触发器。

)(A 3 )(B 4 )(C 5 )(D 67. 下列电路中,属于时序逻辑电路的是 。

)(A 编码器 )(B 半加器 )(C 寄存器 )(D 译码器8. 列电路中,实现逻辑功能n n Q Q =+1的是 。

)(A )(B9. 的输出端可直接相连,实现线与逻辑功能。

)(A 与非门 )(B 一般TTL 门)(C 集电极开路OC门 )(D 一般CMOS 门 10.以下代码中为无权码的为 。

A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码11.以下代码中为恒权码的为 。

A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码12.一位十六进制数可以用 位二进制数来表示。

A . 1B . 2C . 4D . 16CP Q Q CP Q Q CPQ 0 CP13.十进制数25用8421BCD码表示为。

A.10 101B.0010 0101C.100101D.10101 14.在一个8位的存储单元中,能够存储的最大无符号整数是。

N个触发器可以构成能寄存位二进制数码的寄存器(完整版)doc资料

N个触发器可以构成能寄存位二进制数码的寄存器(完整版)doc资料

N个触发器可以构成能寄存位二进制数码的寄存器(完整版)doc资料习题十一、选择题1. N 个触发器可以构成能寄存( )位二进制数码的寄存器。

A.N -1 B.N C.N +1 D.2N2.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。

A.3B.4C.5D.103.8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.84.某移位寄存器的时钟脉冲频率为100K H Z ,欲将存放在该寄存器中的数左移8位,完成该操作需要( )时间。

A.10μS B.80μS C.100μS D.800m s5.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。

A.3 B.4 C.5 D.106.一个容量为 416⨯K 的RAM ,则共有( )个存储单元,( )根地址线,( )根数据线。

A 60000 , 14 , 2B 65536 , 16 , 4C 56521 , 16 , 6D 45862 , 8 , 87.一个容量为8192的ROM ,他的每个字是4位。

则有( ) 字,地址码有( )位。

A 1024,14 B 2048,11 C 1000,20 D 2000,88.若存储芯片的容量为8128⨯K 位,则访问该芯片要( )位地址线。

设该芯片再存储器中的首地址为A0000H 时,末地址是( ) 。

A 16 ,C0000 B 17,BFFFF C 18 ,C0001 D 20 ,D3210二、判断题1:ROM 和RAM 是结构相同但性能不同的存储器。

( ) 2:存储器就是容量特别大的寄存器。

( )3.对于随机存储器,如果字数够用而位数不够用,可采用位扩展法。

( )4.需要用6片4K ×4位的RAM 才能将其容量扩展成8K ×8位。

( )5.一个容量为8192的ROM ,他的每个字是4位。

数字电子技术 考试复习选择填空题汇总

数字电子技术 考试复习选择填空题汇总

数字电子技术试卷一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。

A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。

A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。

A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。

B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

N个触发器可以构成能寄存位二进制数码的寄存器(完整版)doc资料习题十一、选择题1. N 个触发器可以构成能寄存( )位二进制数码的寄存器。

A.N -1 B.N C.N +1 D.2N2.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。

A.3B.4C.5D.103.8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.84.某移位寄存器的时钟脉冲频率为100K H Z ,欲将存放在该寄存器中的数左移8位,完成该操作需要( )时间。

A.10μS B.80μS C.100μS D.800m s5.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。

A.3 B.4 C.5 D.106.一个容量为 416⨯K 的RAM ,则共有( )个存储单元,( )根地址线,( )根数据线。

A 60000 , 14 , 2B 65536 , 16 , 4C 56521 , 16 , 6D 45862 , 8 , 87.一个容量为8192的ROM ,他的每个字是4位。

则有( ) 字,地址码有( )位。

A 1024,14 B 2048,11 C 1000,20 D 2000,88.若存储芯片的容量为8128⨯K 位,则访问该芯片要( )位地址线。

设该芯片再存储器中的首地址为A0000H 时,末地址是( ) 。

A 16 ,C0000 B 17,BFFFF C 18 ,C0001 D 20 ,D3210二、判断题1:ROM 和RAM 是结构相同但性能不同的存储器。

( ) 2:存储器就是容量特别大的寄存器。

( )3.对于随机存储器,如果字数够用而位数不够用,可采用位扩展法。

( )4.需要用6片4K ×4位的RAM 才能将其容量扩展成8K ×8位。

( )5.一个容量为8192的ROM ,他的每个字是4位。

则有11字,地址码有2048 位。

( ) 6.根据用途不同,存储器分为两大类,一类是只读存储器 ROM ,另一类称为随机存储器RAM 。

( )7.随机存取存储器按结构分可分为静态RAM 和动态RAM 。

三、填空题1、一个容量为 416⨯K 的RAM ,则共有( )个存储单元,( )根地址线, ( ) 根数据线。

2:对于随机存储器,如果字数够用而位数不够用,可采用( )。

3:随机存取存储器按结构分可分为 ( ) 和 ( )。

4:需要用( )片4K ×4位的RAM 才能将其容量扩展成8K ×8位。

5:随机存取存储器简称 ( ) ,它主要由 ( ) 、地址译码器和 ( ) 组成。

6:根据用途不同,存储器分为两大类,一类是( ),另一类称为 ( ) 。

7:若存储芯片的容量为8128⨯K 位,则访问该芯片要 (17) 位地址线。

设该芯片再存储器中的首地址为A0000H 时,末地址是 ( ) 。

8:一个容量为8192的ROM ,他的每个字是4位。

则有 ( ) 字,地址码有 ( ) 位。

9:对于随机存储器,如果位数够用而字数不够用,可采用( )。

四、分析题1:分析如图P10-1电路,说明功能。

图P10-174LS194功能表输 入输 出CR1M 0M CPSLD SRD 0D 1D 2D 3D 0Q 1Q 2Q 3Q 0××××××××× 001××××××××保 持1 1 1 ↑ × × 0d 1d 2d 3d 0d 1d 2d 3d 1 0 1 ↑ × 1 × × × × 10Q 1Q 2Q 1 0 1 ↑ × 0 × × × × 00Q 1Q 2Q1 1 0 ↑ 1 × × × × × 1Q 2Q 3Q 1 1 1 0 ↑ 0 × × × × × 1Q 2Q 3Q 01 0 0 × × × × × × × 保 持2:分析如图P10-2 7329电路,说明功能。

图P10-274LS194功能表输 入输 出CR1M 0M CPSLD SRD 0D 1D 2D 3D 0Q 1Q 2Q 3Q 0××××××××× 001××××××××保 持1 1 1 ↑ × × 0d 1d 2d 3d 0d 1d 2d 3d 1 0 1 ↑ × 1 × × × × 10Q 1Q 2Q 1 0 1 ↑ × 0 × × × ×Q 1Q 2Q1 1 0 ↑ 1 × × × × × 1Q 2Q 3Q 1 1 1 0 ↑ 0 × × × × × 1Q 2Q 3Q 01 0 0 × × × × × × ×保 持3:试画出用4K ×4位的RAM 芯片扩展成8K ×8位RAM 的逻辑图。

图P10-34:如图P10-4所示,试画出用4K ×4位的RAM 芯片扩展成8K ×4位的RAM 存储器的逻辑图。

图P10-45:如图P10-5所示,试画出用4K ×4位的RAM 芯片扩展成4K ×8位的RAM 存储器的逻辑图。

图P10-56:一ROM 点阵如图P10-6所示,试写出其中组合逻辑函数Y 1、Y 2、Y 3、Y 4的表达式。

图P10-66:如图P10-7所示,试画出用1片2线-4线译码器和4片256×8位的RAM扩展成1024×8位RAM的逻辑图。

图P10-7LUT链和寄存器链的使用在Cyclone的LE之间除了LAB局部互连和进位外,还有LUT链、寄存器链。

使用LUT 链可以把相邻的LE中的LUT连接起来构成复杂的组合逻辑,寄存器链可以把相邻的LE中的寄存器连接起来,构成诸如移位寄存器的功能,如图1所示。

图1 LUT链和寄存器链的使用基本寄存器1. 基本寄存器1.什么是基本寄存器寄存是指能把二进制数据或代码暂时存储起来的操作,将具有寄存功能的电路称为寄存器。

寄存器是由具有存储功能的触发器组合起来构成的,已经讨论过的5种基本触发器均可。

寄存器的电路结构比较简单。

若数据或代码只能并行送入寄存器中,需要时也只能并行输出,把这种功能单一的寄存器,叫做基本寄存器。

2.基本寄存器图1所示是基本寄存器74LS175的逻辑电路图。

图1 基本寄存器的逻辑图(1)电路组成74LS175由4个带有异步清零端R的边沿D触发器组成,因此,它可以寄D存4位二进制数码。

D0 ~ D3是并行数据输入端,Q0 ~ Q3是并行数据输出端。

RD 是清零端,CP是控制时钟脉冲端。

(2)工作原理清零。

R= 0,异步清零。

即只要D R= 0,就立即将4个边沿D触发器都复D位到0状态。

送数。

当R= 0,CP上升沿到来时,无论寄存器中原来存储的数码是什么,D加在并行数据输入端的数码d0 ~ d3,立刻被送入寄存器中,根据D触发器的特征方程Q n+1=D 则有:01n 0d Q =+ 11n 1d Q =+ 21n 2d Q =+ 31n 3d Q =+ (CP 上升沿有效)。

保持。

当D R = 0,CP 上升沿以外时间,寄存器保持内容不变,即触发器的各个输出端Q 、Q 的状态与d 无关,都保持不变。

Verilog HDL 八位移位寄存器林春涛电子信息科学与技术08级2班3108001158module EightBit(direction,clk,q,d;reg[7:0]q; //定义了一个8位的名为q 的reg 型数据input direction,clk,d; //声明输入信号direction,clk 和dOutput[7:0]q; //声明输出信号qinitial q=0;//初始化寄存器输出always @(posedgeclkbeginshift(q,d,direction;//调用等待任务shift endtask shift;//定义移位寄存器开始移位inout [7:0]Q;input D;input dir;if(dir==0//当direction 为0时定义为左移,否则为右移beginQ<=(Q<<1;Q[0]<=D;endelsebeginQ<=(Q>>1;Q[7]<=D;endendtaskendmodule编译仿真图如下:结果分析:图中设计了三个 d 为高电平的区域,图的左半部分下可见direction 为0,寄存器左移, 每次clk 上升沿到达时,可见q[0]的值一直向高位传。

右半部分direction 设为1,寄存器右移,每次clk 上升沿到达时,可见q[7]的值一直向低位移动。

可见实现了八位移位寄存器。

寄存器应用举例例:数据传送方式变换电路1.实现方法:(1) 因为有7位并行输入,故需使用两片(2) 用最高位QD2作为它的串行输出端。

2.具体电路:D 6D 5 D 4 D 3 D 2D 1D 0并行输串行输出D 0 D 1 D 2 D 3 D 4 D 5 D 6+5V 并 行 输 入3.工作效果:提醒:在电路中,“右移输入”端接+5V。

ARM微处理器有37个32位长的寄存器,其中包括30个通用寄存器,6个状态寄存器和一个程序计数器寄存器(PC)。

如图3.2所示,ARM微处理器中将这37个寄存器分成不同的组,在ARM微处理器的每种工作模式下只能使用其中一组寄存器。

我们知道,ARM微处理器共有7种模式,其中用户模式和系统模式拥有物理空间上完全相同的寄存器,而其它5种异常模式都有一些自己独立的寄存器。

从图上可以看出,在用户和系统模式下可以使用R0-R15和CPSR共17个寄存器;在FIQ模式下可以使用R0-R15,CPSR,CP SR共18个寄存器,其中R8-R14以及SPSR寄存器是FIQ模式专有寄存器,其它寄存器和用户模式共用相同的物理寄存器;在IRQ、SVC、Undef、Abort模式下可以使用的寄存器都是18个(R0-R15,CPSR,SPSR),其中R13,R14,CPSR是各个模式专有的,其它和用户模式共用相同的物理寄存器。

相关文档
最新文档