电子技术基础数电部分课后答案(第五版康华光3-1少

合集下载

数电课后答案解析康华光第五版(完整)

数电课后答案解析康华光第五版(完整)

第一章数字逻辑习题1.1数字电路与数字信号1.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制2 1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于4(2)127 (4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1. 6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。

解: (a)为与非, (b)为同或非,即异或第二章 逻辑代数 习题解答2.1.1 用真值表证明下列恒等式 (3)A B AB AB ⊕=+(A ⊕B )=AB+AB 解:真值表如下A B A B ⊕ABAB A B ⊕AB +AB0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 11111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。

电子技术基础数电部分课后答案(第五版康华光3-1少讲解

电子技术基础数电部分课后答案(第五版康华光3-1少讲解

15
高速CMOS
+5
8
1×10-3
8 ×10-3
1.0 1.5
5
3.1.3 MOS开关及其等效电路
当υI < VT 当υI > VT
: MOS管截止,iD=0, 输出高电平 :MOS管工作在可变电阻区,输出低电平
5.74LS系列——为低功耗肖特基系列。 6.74AS系列——为先进肖特基系列,它是74S系列的后继产品。 7.74ALS系列——为先进低功耗肖特基系列,是74LS系列的后继产品。
3.1.2 逻辑门电路的一般特性
1. 输入和输出的高、低电平
1 vO
vI 1
驱动门 G1
vO
输出
高电平
+VDD VOH(min)
平均传输延迟时间
tpd

tPLH tPHL 2
上升时间tr、下降时间tf
50% 输入
t PHL
50% tPLH
输出 90%
50%
10%
t
f
90%
50% 10%
tr
类型 参数
tPLH或tPHL(ns)
74HC VDD=5V
74HCT VDD=5V
74LVC VDD=3.3V
74AUC VDD=1.8V
3. 逻辑门电路
教学基本要求: 1、了解半导体器件的开关特性。 2、熟练掌握基本逻辑门(与、或、与非、或非、异或 门)、三态门、OD门(OC门)和传输门的逻辑功能。 3、学会门电路逻辑功能分析方法。 4、掌握逻辑门的主要参数及在应用中的接口问题。
3.1 MOS逻辑门
3.1.1 数字集成电路简介
1 、逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。

数电课后答案解析康华光第五版(完整)

数电课后答案解析康华光第五版(完整)

数电课后答案解析康华光第五版(完整)第⼀章数字逻辑习题1.1数字电路与数字信号1.1.2 图形代表的⼆进制数0101101001.1.4⼀周期性数字波形如图题所⽰,试计算:(1)周期;(2)频率;(3)占空⽐例MSB LSB0 1 2 11 12 (ms)解:因为图题所⽰为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空⽐为⾼电平脉冲宽度与周期的百分⽐,q=1ms/10ms*100%=10%1.2数制2 1.2.2将下列⼗进制数转换为⼆进制数,⼋进制数和⼗六进制数(要求转换误差不⼤于4(2)127 (4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4⼆进制代码1.4.1将下列⼗进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试⽤⼗六进制写书下列字符繁荣ASCⅡ码的表⽰:P28(1)+ (2)@ (3)you (4)43解:⾸先查出每个字符所对应的⼆进制表⽰的ASCⅡ码,然后将⼆进制码转换为⼗六进制数表⽰。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的⼗六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的⼗六紧张数分别为34,331.6逻辑函数及其表⽰⽅法1.6.1在图题1. 6.1中,已知输⼊信号A,B`的波形,画出各门电路输出L的波形。

解: (a)为与⾮, (b)为同或⾮,即异或第⼆章逻辑代数习题解答2.1.1 ⽤真值表证明下列恒等式 (3)A B AB AB ⊕=+(A ⊕B )=AB+AB 解:真值表如下A B A B ⊕ABAB A B ⊕AB +AB0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 11111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。

数电第五版_部分课后答案(清晰pdf康光华主编).txt

数电第五版_部分课后答案(清晰pdf康光华主编).txt

解:由图知该电路属于漏极开路门的线与输出
L E L4 E L1 L2 L3 E AB BC D
3.1.9 图题 3.1.9 表示三态门作总线传输的示意图,图中 n 个三态门的输出接到数据传 输总线,D1、D2、…、Dn 为数据输入端,CS1、CS2、…、CSn 为片选信号输入端。试问: (1)CS 信号如何进行控制,以便数据 D1、D2、…、Dn 通过该总线进行正常传输;(2)CS 信 号能否有两个或两个以上同时有效?如果 CS 出现两个或两个以上有效,可能发生什么情 况?(3)如果所有 CS 信号均无效,总线处在什么状态?
2 / 31
(3) A ABC ACD (C D) E A CD E
A ABC ACD (C D) E A(1 BC ) ACD (C D) E A(1 CD) ACD CDE A CD CDE A CD(1 E ) CDE A CD E
解: L ACD BCD ABCD ACD( B B) ( A A) BCD ABCD
ABCD ABCD ABCD ABCD ABCD m13 m9 m10 m 2 m15
(2) L A( B C )
L A( B C ) A ( B C ) A( BC BC ) BC ABC ABC BC ( A A) ABC A( B C ) ABC ABC ABC ABC ABC AB (C C ) AC ( B B ) ABC ABC ABC ABC ABC ABC ABC ABC ABC ABC ABC ABC m 7 m 5 m1 m 4 m 6

《电子技术基础》第五版高教康华光版部分课后答案

《电子技术基础》第五版高教康华光版部分课后答案

第一章数字逻辑习题1.1数字电路与数字信号1.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制2 1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于4(2)127 (4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1. 6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。

解: (a)为与非, (b)为同或非,即异或第二章 逻辑代数 习题解答2.1.1 用真值表证明下列恒等式 (3)A B AB AB ⊕=+(A ⊕B )=AB+AB 解:真值表如下A B A B ⊕ABAB A B ⊕AB +AB0 0 0 1 0 1 1 0 1 1 0 0 0 0 1 0 1 0 0 0 0 11111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。

数字电路第五版(康华光)课后答案

数字电路第五版(康华光)课后答案

第一章数字逻辑习题1.1 数字电路与数字信号1.1.2 图形代表的二进制数0101101001.1.4 一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2 数制1.2.2 将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于2−4(2)127 (4)2.718解:(2)(127)D= 27 -1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4 二进制代码1.4.1 将下列十进制数转换为8421BCD 码:(1)43 (3)254.25 解:(43)D=(01000011)BCD1.4.3 试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you 的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43 的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6 逻辑函数及其表示方法1.6.1 在图题1. 6.1 中,已知输入信号A,B`的波形,画出各门电路输出L 的波形。

解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答2.1.1 用真值表证明下列恒等式(3)A⊕ =B AB AB+ (A⊕B)=AB+AB解:真值表如下由最右边2栏可知,A⊕B与AB+AB的真值表完全相同。

康华光《电子技术基础-数字部分》(第5版)笔记和课后习题(含考研真题)详解

康华光《电子技术基础-数字部分》(第5版)笔记和课后习题(含考研真题)详解

第1章 数字逻辑概论1.1 复习笔记一、模拟信号与数字信号 1.模拟信号和数字信号 (1)模拟信号在时间上连续变化,幅值上也连续取值的物理量称为模拟量,表示模拟量的信号称为模拟信号,处理模拟信号的电子电路称为模拟电路。

(2)数字信号 与模拟量相对应,在一系列离散的时刻取值,取值的大小和每次的增减都是量化单位的整数倍,即时间离散、数值也离散的信号。

表示数字量的信号称为数字信号,工作于数字信号下的电子电路称为数字电路。

(3)模拟量的数字表示①对模拟信号取样,通过取样电路后变成时间离散、幅值连续的取样信号; ②对取样信号进行量化即数字化;③对得到的数字量进行编码,生成用0和1表示的数字信号。

2.数字信号的描述方法(1)二值数字逻辑和逻辑电平在数字电路中,可以用0和1组成的二进制数表示数量的大小,也可以用0和1表示两种不同的逻辑状态。

在电路中,当信号电压在3.5~5 V 范围内表示高电平;在0~1.5 V 范围内表示低电平。

以高、低电平分别表示逻辑1和0两种状态。

(2)数字波形①数字波形的两种类型非归零码:在一个时间拍内用高电平代表1,低电平代表0。

归零码:在一个时间拍内有脉冲代表1,无脉冲代表0。

②周期性和非周期性周期性数字波形常用周期T 和频率f 来描述。

脉冲波形的脉冲宽度用W t 表示,所以占空比100%t q T=⨯W③实际数字信号波形在实际的数字系统中,数字信号并不理想。

当从低电平跳变到高电平,或从高电平跳到低电平时,边沿没有那么陡峭,而要经历一个过渡过程。

图1-1为非理想脉冲波形。

图1-1 非理想脉冲波形④时序图:表示各信号之间时序关系的波形图称为时序图。

二、数制 1.十进制以10为基数的计数体制称为十进制,其计数规律为“逢十进一”。

任意十进制可表示为:()10iDii N K ∞=-∞=⨯∑式中,i K 可以是0~9中任何一个数字。

如果将上式中的10用字母R 代替,则可以得到任意进制数的表达式:()iR ii N K R ∞=-∞=⨯∑2.二进制(1)二进制的表示方法以2为基数的计数体制称为二进制,其只有0和1两个数码,计数规律为“逢二进一”。

康华光《电子技术基础-数字部分》(第5版)课后习题-第一章至第四章【圣才出品】

康华光《电子技术基础-数字部分》(第5版)课后习题-第一章至第四章【圣才出品】
(1)43 (2)127 (3)254.25 (4)2.718 解:十进制整数转化为二进制数采用“除 2 取余”法,十进制小数转换为二进制采用 “乘 2 取整”法。相应的八进制和十进制可通过二进制转换。以(3)254.25 为例:
(1)(43)D=(101011)B=(53)O=(2B)H;
3 / 111
表 1-1
解:由表 1-1 可知,(1)、(5)属于超大规模集成电路;(2)、(3)属于中规模集成电 路;(4)属于小规模集成电路。
1.1.2 一数字信号波形如图 1-1 所示,试问该波形所代表的二进制数是什么?
图 1-1 解:低电平用 0 表示,高电平用 1 表示,则图 1-1 所示波形用二进制可表示为: 010110100。
1.2.6 将下列十六进制数转换为十进制数:
(1)(103.2)H (2)(A45D.0BC)H
解:(1) 103.2H
1162
3160
2 16 1
259.125
D

同理(2) A45D.0BC H
42077.0459
D

1.3 二进制的算术运算
1.3.1 写出下列二进制数的原码、反码和补码: (1)(+1110)B (2)(+10110)B (3)(-1110)B (4)(-10110)B 解:正数的反码、补码与原码相同,负数的反码等于原码的数值位逐位取反,负数的补 码等于反码加 1。
图 1-2 1.1.4 一周期性数字波形如图 1-3 所示,试计算:(1)周期;(2)频率;(3)占空比。
图 1-3
解:由图 1-3 可知该波形为周期性数字波形,则有
周期:T=11 ms-1 ms =10 ms(两相邻上升沿之差);

《电子技术基础》(数字)康华光-课后答案

《电子技术基础》(数字)康华光-课后答案

电子技术基础康华光课后习题答案(完整版)第一章数字逻辑1.1数字电路与数字信号1.1.2 图形代表的二进制数0101101001.1.4 一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB0 1 2LSB11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制1.2.2 将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于2 4(2)127 (4)2.718解:(2)(127)D=27-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD 码:(1)43 (3)254.25解:(43)D=(01000011)BC D1.4.3 试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you 的ASCⅡ码为本1111001,1101111,1110101, 对应的十六进制数分别为79,6F,75(4)43 的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1. 6.1 中,已知输入信号A,B`的波形,画出各门电路输出L 的波形。

解: (a)为与非, (b)为同或非,即异或第二章 逻辑代数2.1.1 用真值表证明下列恒等式(3) A ⊕ B = AB + AB (A ⊕B )=AB+AB 解:真值表如下由最右边 2 栏可知, A ⊕ B 与 AB +AB 的真值表完全相同。

数字电子技术基础康华光第五答案

数字电子技术基础康华光第五答案

第一章数字逻辑习题1.1 数字电路与数字信号图形代表的二进制数1.1.4 一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%数制将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于24(2)127 (4)解:(2)(127)D= 27 -1=()B-1=(1111111)B=(177)O=(7F)H(4)()D=B=O=H二进制代码将下列十进制数转换为 8421BCD 码:(1)43 (3)解:(43)D=(01000011)BCD试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为 0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为 1000000,(01000000)B=(40)H(3)you 的ASCⅡ码为本 1111001,1101111,1110101,对应的十六进制数分别为 79,6F,75(4)43 的ASCⅡ码为 0110100,0110011,对应的十六紧张数分别为 34,33 逻辑函数及其表示方法在图题 1. 中,已知输入信号 A,B`的波形,画出各门电路输出 L 的波形。

解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答用真值表证明下列恒等式(3)A⊕ =B AB AB+(A⊕B)=AB+AB用逻辑代数定律证明下列等式(3)A+ABC ACD C D E A CD E+ + +( ) = + + 解:A+ABC ACD C D E+ + +( )=A(1+BC ACD CDE)+ += +A ACD CDE+= +A CD CDE+ = +A CD+ E用代数法化简下列各式(3) ABC B( +C) 解:ABC B( +C)= + +(A B C B C)( + )=AB AC BB BC CB C++ + + +=AB C A B B+ ( + + +1)=AB C+(6)(A+ + + +B A B AB AB) ( ) ()( ) 解:(A+ + + +B A B ABAB) ( ) ( )( )= A B + A B+(A+ B A)(+ B)=AB(9)ABCD ABD BCD ABCBD BC+ + + + 解:ABCD ABD BCD ABCBD BC+ + + + =ABC D D ABD BC D C( + +) + ( + ) =B AC AD C D( + + + ) =B A C A D( + + + ) =B A C D( + + ) =AB BC BD+ +画出实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门B AB AB = + + AB B = + A B= + (1) L AB AC= + (2) ( ) L DAC= +已知函数L (A ,B ,C ,D )的卡诺图如图所示,试写出函数L 的最简与或表达式用卡诺图化简下列个式(3)( )() L ABCD=+ + 解: ( , , , ) L ABCDBCDBCDBCDABD= + + +(1)ABCD ABCD AB AD ABC++ + + 解:ABCD ABCD AB AD ABC+ + + +=ABCD ABCD ABC C D D AD B B C C ABC D D+ + ( + )( + +) ( + )( + +) ( + ) =ABCD ABCD ABCD ABCD ABCD ABCD ABCD+ + ++ + +(6)L A B C D( , , , ) =∑m (0,2,4,6,9,13)+∑d(1,3,5,7,11,15)L= +A D(7)L A B C D( , , , ) =∑m (0,13,14,15)+∑d(1,2,3,9,10,11)L AD AC AB=+ +解:解:已知逻辑函数L AB BC CA= + +,试用真值表,卡诺图和逻辑图(限用非门和与非门)表示解:1>由逻辑函数写出真值表A B C L0 0 0 00 0 1 10 1 0 10 1 1 11 0 0 11 0 1 11 1 0 11 1 1 0用摩根定理将与或化为与非表达式L = AB + BC + AC = AB BC AC4>由已知函数的与非-与非表达式画出逻辑图2>由真值表画出卡诺图3>由卡诺图,得逻辑表达式LABBCAC=++第三章习题MOS 逻辑门电路根据表题所列的三种逻辑门电路的技术参数,试选择一种最合适工作在高噪声环境下的门电路。

电子技术基础数字部分(第五版)康光华主编第二章习题答案

电子技术基础数字部分(第五版)康光华主编第二章习题答案

第二章习题答案2.1.1 用真值表证明下列恒等式 (2)(A+B )(A+C)=A+BC 证明:列真值表如下:成立。

2.1.3 用逻辑代数定律证明下列等式:(3)()A ABC ACD C D E A CD E ++++=++ 证明:()A ABC ACD C D E A ACD CDE A CD CDE A CD E++++=++=++=++2.1.4用代数法化简下列各式 (4)()()()()()110AB ABC A B AB A B BC A B A A B C A A B C A A A BC BC +++=+++=++=+++=++=+==2.1.5将下列各式转换成与或形式 (2)()()()()A B C D C D A DA B C D C D A D AC AD BC BD AC CD AD D AC BC AD BD CD D AC BC D+++++++=+++++=+++++++=+++++=++2.1.7 画出实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门。

(1)L=AB+AC解:先将逻辑表达式化为与非-与非式:L AB AC AB AC AB AC =+=+=根据与非-与非表达式,画出逻辑图如下:LA B C2.1.8 已知逻辑函数表达式为L AB AC =+,画出实现该式的逻辑电路图,限使用非门和二输入或非门。

解:先将逻辑函数化为或非—或非表达式L AB A C AB A C A B A C =+=+=+++根据或非—或非表达式,画出逻辑图如下:A B CL另一种做法:用卡诺图化简变换为最简或与式A+B()()()()L A C A B A C A B A C A B =++=++=+++根据或非—或非表达式,画出逻辑图如下:AC BL2.2.1将下列函数展开为最小项表达式 (1)()()(,,,,)29101315L ACD BC D ABCD A B B CD ABCD A A BC D ABCD ABCD ABCD ABC D ABC D ABCD m =++=+++++=++++=∑(2)()L A B C =+()()()(,,)023L A B C AB AC AB C C A B B CABC ABC ABC ABC ABC ABC ABC m =+=+=+++=+++=++=∑(,,,,)14567L L m ==∑2.2.3用卡诺图化简下列各式(1) ABCD ABCD AB AD ABC ++++ 解:由逻辑表达式作卡诺图如下:ABAD由卡诺图得到最简与或表达式如下:L AB AC AD =++(5)(,,,)(,,,,,,,,,)0125689101314L A B C D m =∑解:由逻辑表达式作卡诺图如下:由卡诺图得到最简与或表达式如下:(,,,)L A B C D BD CD C D =++(7) (,,,)(,,,)(,,,,,)013141512391011L A B C D m d =+∑∑解:由逻辑表达式作卡诺图如下:A BAD AC由卡诺图得到最简与或表达式如下:=++(,,,)L A B C D AB AC AD。

《电子技术基础》第五版课后答案 高教 康华光版

《电子技术基础》第五版课后答案 高教 康华光版

1.11.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSBLSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.21.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 42?(2)127 (4)2.718解:(2)(127)D=-1=(10000000)B-1=(1111111)B=(177)O=(7F)H 72(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.41.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.61.6.1在图题1. 6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。

课后答案网 课后答案网解: (a)为与非, (b)为同或非,即异或课后答案网 课后答案网(3)ABABAB⊕=+(A⊕B)=AB+AB解:真值表如下A B AB⊕ ABAB AB⊕ AB+AB0 0 0 1 0 1 10 1 1 0 0 0 01 0 1 0 0 0 01 1 0 0 1 1 1由最右边2栏可知,AB⊕与AB+AB的真值表完全相同。

电子技术基础数电部分课后答案(第五版康华光

电子技术基础数电部分课后答案(第五版康华光

I
T1
T2
输入全有为低高电电平 深倒饱置和使用的放大 截饱止和
平(0.2(3V.)6V)
状态
T4 截放止大
T3 饱截和止
O
低高电平 (03.26V)
2. TTL或非门
若A、B均为低电平:
T2A和T2B均将截止, T3截止。 T4和D饱和, 输出为高电平。
若A、B中有一个为高电平:
T2A或T2B将饱和, T3饱和,T4截止, 输出为低电平。
可变
很小,约为数 百欧,相当于 开关闭合
2. BJT的开关时间
BJT饱和与截止两种状态的相 互转换需要一定的时间才能完成。 从截止到导通 开通时间ton(=td+tr) 从导通到截止 关闭时间toff(= ts+tf)
3.2.2基本BJT反相器的动态性能
若带电容负载 CL的充、放电过程均需经历一定 的时间,必然会增加输出电压O波 形的上升时间和下降时间,导致基 本的BJT反相器的开关速度不高。
3.2 TTL逻辑门
3.2.1 BJT的开关特性
vI=0V时: iB0,iC0,vO=VCE≈VCC,c、e极之间近似于开路, vI=5V时: iB0,iC0,vO=VCE≈0.2V,c、e极之间近似于短路,
BJT的开关条件
工作状态 条件
截止 iB≈0
放大
0 < iB <
I CS
饱和 iB > ICS
输入 低电平
T1
T2
饱和 截止
T3
D4
截止 导通
T4 导通
输出
高电平
(2)当输入为高电平(I = 3.6 V) T2、T3饱和导通
T1:倒置的放大状态。 T4和D截止。

电子技术基础(数字部分)第五版答案康华光电子技术基础第五版康华光课后答案

电子技术基础(数字部分)第五版答案康华光电子技术基础第五版康华光课后答案

电子技术基础(数字部分)第五版答案康华光电子技术基础第五版康华光课后答案第一章数字逻辑习题1.1数字电路与数字信号1.1.2 图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSBLSB0 1 2 11 12 (ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于 42.(2)127 (4)2.718解:(2)(127)D=-1=(10000000)B-1=(1111111)B=(177)O=(7F)H 72(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43 (3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+ (2)@ (3)you (4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1 在图题 1. 6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。

解: (a)为与非, (b)为同或非,即异或第二章逻辑代数习题解答2.1.1 用真值表证明下列恒等式(3)ABABAB?=+(A?B)=AB+AB解:真值表如下ABAB?ABABAB?AB+AB 111111111111由最右边2栏可知,与AB+AB的真值表完全相同。

电子技术基础数字部分第五版康光华主编第3章习题答案

电子技术基础数字部分第五版康光华主编第3章习题答案

第三章作业答案3.1.2(2)求74LS 门驱动74ALS 系列门电路的扇出数解:首先分别求出拉电流工作时的扇出数N OH 和灌电流工作时的扇出数N OL ,两者中的最小值就是扇出数。

从教材附录A 可查得74LS 系列门电路的输出电流参数为I OH =0.4mA,I OL =8mA ,74ALS 系列门电路的输入电流参数为I IH =0.02mA,I IL =0.1mA拉电流工作时的扇出数..0420002OH OH IH I mAN I mA===灌电流工作时的扇出数.88001OL OL IL I mAN I mA===因此,74LS 门驱动74ALS 系列门电路的扇出数N O 为20。

3.1.4已知图题3.1.4所示各MOSFET 管的∣V T ∣=2V ,忽略电阻上的压降,试确定其工作状态(导通或截止)。

解:图(a )和(c )为N 沟道场效应管,对于图(a ),V GS =5V>V T ,因此管子导通对于图(c ),V GS =0V<V T ,因此管子截止图(b )和(d )为P 沟道场效应管,对于图(b ),V GS =5V-5V=0>V T ,因此管子截止对于图(d ),V GS =0V-5V=-5V<V T ,因此管子导通3.1.7写出图题3.1.7所示电路的输出逻辑表达式.解:L AB BC D E=A A A 3.1.12试分析图题3.1.12所示的CMOS 电路,说明他们的逻辑功能。

解:从图上看,这些电路都是三态门电路,分析这类电路要先分析使能端的工作情况,然后再分析逻辑功能。

(a )当=0时,T P2和T N2均导通,由T P1和T N1组成的反相器正常工作,;EN L A =当=1时,T P2和T N2均截止,此时无论输入端A 为高电平还是低电平,输出端均EN 为高阻态;因此该电路为低电平使能三态非门。

(b )当=0时,或门的输出为,T P2导通,由T P1和T N1组成的反相器正常工作,EN A ;L A =当=1时,或门的输出为0,T P2和T N1均截止,此时无论输入端A 为高电平还是低EN 电平,输出端均为高阻态;因此该电路为低电平使能三态缓冲器。

《电子技术基础》数字部分第五版课后答案

《电子技术基础》数字部分第五版课后答案

第一章数字逻辑习题1.1数字电路与数字信号1.1.2图形代表的二进制数0101101001.1.4一周期性数字波形如图题所示,试计算:(1)周期;(2)频率;(3)占空比例MSB LSB0121112(ms)解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms 频率为周期的倒数,f=1/T=1/0.01s=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%1.2数制2−1.2.2将下列十进制数转换为二进制数,八进制数和十六进制数(要求转换误差不大于4(2)127(4)2.718解:(2)(127)D=72-1=(10000000)B-1=(1111111)B=(177)O=(7F)H(4)(2.718)D=(10.1011)B=(2.54)O=(2.B)H1.4二进制代码1.4.1将下列十进制数转换为8421BCD码:(1)43(3)254.25解:(43)D=(01000011)BCD1.4.3试用十六进制写书下列字符繁荣ASCⅡ码的表示:P28(1)+(2)@(3)you(4)43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为十六进制数表示。

(1)“+”的ASCⅡ码为0101011,则(00101011)B=(2B)H(2)@的ASCⅡ码为1000000,(01000000)B=(40)H(3)you的ASCⅡ码为本1111001,1101111,1110101,对应的十六进制数分别为79,6F,75(4)43的ASCⅡ码为0110100,0110011,对应的十六紧张数分别为34,331.6逻辑函数及其表示方法1.6.1在图题1.6.1中,已知输入信号A,B`的波形,画出各门电路输出L的波形。

解:(a)为与非,(b)为同或非,即异或第二章逻辑代数习题解答2.1.1用真值表证明下列恒等式(3)A B AB AB ⊕=+(A⊕B)=AB+AB 解:真值表如下A B A B⊕ABAB A B⊕AB +AB00010110110000101000011111由最右边2栏可知,A B ⊕与AB +AB 的真值表完全相同。

电子技术基础数字部分(第五版)康光华主编第二章习题答案

电子技术基础数字部分(第五版)康光华主编第二章习题答案

第二章习题答案2.1.1 用真值表证明下列恒等式 (2)(A+B )(A+C)=A+BC 证明:列真值表如下:根据真值表,(A+B)(A+C)和A+BC 的真值表完全相同,因此等式(A+B)(A+C)=A+BC 成立。

2.1.3 用逻辑代数定律证明下列等式:(3)()A ABC A CD C D E A CD E ++++=++ 证明:()A ABC ACD C D E A ACD CDE A CD CDE A CD E++++=++=++=++2.1.4用代数法化简下列各式 (4)()()()()()110AB ABC A B AB A B BC A B A A B C A A B C A A A BC BC +++=+++=++=+++=++=+==2.1.5将下列各式转换成与或形式 (2)()()()()A B C D C D A D A B C D C D A D AC AD BC BD AC CD AD D AC BC AD BD CD D AC BC D+++++++=+++++=+++++++=+++++=++2.1.7 画出实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门。

(1)L=AB+AC解:先将逻辑表达式化为与非-与非式:L AB AC AB AC AB AC =+=+=根据与非-与非表达式,画出逻辑图如下:LA B C2.1.8 已知逻辑函数表达式为L AB A C =+,画出实现该式的逻辑电路图,限使用非门和二输入或非门。

解:先将逻辑函数化为或非—或非表达式L AB A C AB A C A B A C =+=+=+++根据或非—或非表达式,画出逻辑图如下:A B CL另一种做法:用卡诺图化简变换为最简或与式A+B()()()()L A C A B A C A B A C A B =++=++=+++根据或非—或非表达式,画出逻辑图如下:AC BL2.2.1将下列函数展开为最小项表达式 (1)()()(,,,,)29101315L ACD BC D ABCD A B B CD ABCD A A BC D ABCD ABCD ABCD ABC D ABC D ABCD m =++=+++++=++++=∑(2)()L A B C =+()()()(,,)023L A B C AB AC AB C C A B B CABC ABC ABC ABC ABC ABC ABC m =+=+=+++=+++=++=∑(,,,,)14567L L m ==∑2.2.3用卡诺图化简下列各式(1) ABCD ABCD AB AD ABC ++++ 解:由逻辑表达式作卡诺图如下:ABAD由卡诺图得到最简与或表达式如下:L AB AC AD =++(5)(,,,)(,,,,,,,,,)0125689101314L A B C D m =∑解:由逻辑表达式作卡诺图如下:由卡诺图得到最简与或表达式如下:(,,,)L A B C D BD CD CD =++(7) (,,,)(,,,)(,,,,,)013141512391011L A B C D m d =+∑∑解:由逻辑表达式作卡诺图如下:A BAD AC由卡诺图得到最简与或表达式如下:=++L A B C D AB AC AD(,,,)友情提示:部分文档来自网络整理,供您参考!文档可复制、编制,期待您的好评与关注!。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

TTL
CT54LS/74LS HTL CE10K系列
ECL
CE100K系列 CMOS VDD=5V VDD=15V 高速CMOS
3.1.3 MOS开关及其等效电路
当υI < VT 当υI > VT
: MOS管截止,iD=0, 输出高电平 :MOS管工作在可变电阻区,输出低电平
MOS管的开关作用:
N OH
I OH ( 驱 动 门 ) I IH (负 载 门 )
IOH :驱动门的输出高电平电流 IIH :负载门的输入高电平电流
(b)带灌电流负载
当负载门的个数增加时,总的灌电流IOL将增加,同时也将引起 输出低电压VOL的升高。当输出为低电平,并且保证不超过输 出低电平的上限值。
N OL
I OL ( 驱 动 门 ) I IL (负 载 门 )
VDD
X 0A 1
0 EN 1
1
0 1 & 1
1 0
TP截止 截止 导通 L 0 1
≥1
导通 TN 截止 使能EN 1 1 0 输入A 0 1 × 输出L 0 1 高阻
0 1
1 L
A EN
逻辑功能:高电平有效的同相逻辑门
逻辑符号
低电平有效
控制端低电平有效的三态门
用“▽” 表示输出 为三态。
高电平有效
2.TTL 集成电路: 广泛应用于中大规模集成电路
74系列 74LS系列 74AS系列 74ALS
TTL集成逻辑门电路系列简介
1.74系列——为TTL集成电路的早期产品,属中速TTL器件。
2.74L系列——为低功耗TTL系列,又称LTTL系列。 3.74H系列——为高速TTL系列。
4.74S系列——为肖特基TTL系列,进一步提高了速度。
5V
C
TN
2)当c=1, c =0时
C
5V
TP +5V
vO vI
vO /vI
vI /vO
– 5V
开关闭合,传送信号
TN C
+5V
3、传输门的应用
传输门组成的数据选择器 C=0 TG1导通, TG2断开 L=X C=1 TG2导通, TG1断开 L=Y
3.1.8 CMOS逻辑门电路的技术参数
7
74HCT VDD=5V
8
74LVC VDD=3.3V
2.1
74AUC VDD=1.8V
0.9
4. 功耗 静态功耗:指的是当电路没有状态转换时的功耗,即门电路空载时
电源总电流ID与电源电压VDD的乘积。 动态功耗:指的是电路在输出状态转换时的功耗。
PD = PT + PL 对于TTL门电路来说,静态功耗是主要的。 CMOS电路的静态功耗非常低,CMOS门电路有动态功耗 5. 延时功耗积
TP2
+VDD
逻辑符号
漏极开路门输出连接
VDD RP L
L
TP1
L
VDD RP A B C D & & L
A
A
TN1
B
B
VSS
A TN2 B
L &
A B
(a)工作时必须外接电源和电阻 (b)与非逻辑不变 (c) 可以实现线与功能
C D
L P1 P2 AB CD
AB CD
2.三态(TSL)输出门电路
VTP = 2 V
VDD> (VTN VTP )
+VDD
vi
vGSN vGSP TN
-10V 0V 导通
TP
vO
0 V 0V
10 V 10V
截止 导通 10 V 截止 0 V 逻辑表达式
逻辑真值表
vi
D1
vO
vi (A)
0 1 逻辑图
vO(L)
1
L A
S1 TN
0
A
1
L
2. 电压传输特性和电流传输特性
L A B A B
3.1.6 CMOS漏极开路(OD)门和三态输出门电路
1.CMOS漏极开路门 (1)CMOS漏极开路门的提出
+VDD +VDD
A
A
输出短接,在一定情况下会产 B
B
1
N1 T N2 T
生低阻通路,大电流有可能导
致器件的损毁,并且无法确定
0
输出是高电平还是低电平。
(2)漏极开路门的结构与逻辑符号 电路
在保证输出电平不变的条件下,输入电平允许波动的范围。它表 示门电路的抗干扰能力 负载门输入高电平时的噪声容限: VNH —前级门输出高电平的最小
值允许负向噪声电压的最大值。
VNH =VOH(min)-VIH(min) 负载门输入低电平时的噪声容限: VNL —前级门输出低电平的最大 值允许正向噪声电压的最大值 VNL =VIL(max)-VOL(max)
3. 逻辑门电路
教学基本要求: 1、了解半导体器件的开关特性。
2 、熟练掌握基本逻辑门(与、或、与非、或非、异或
门)、三态门、OD门(OC门)和传输门的逻辑功能。
3、学会门电路逻辑功能分析方法。
4、掌握逻辑门的主要参数及在应用中的接口问题。
3.1 MOS逻辑门
3.1.1 数字集成电路简介
1 、逻辑门:实现基本逻辑运算和复合逻辑运算的单元电路。 2、 逻辑门电路的分类
5.74LS系列——为低功耗肖特基系列。 6.74AS系列——为先进肖特基系列,它是74S系列的后继产品。
7.74ALS系列 ——为先进低功耗肖特基系列,是74LS系列的后继产品。
3.1.2 逻辑门电路的一般特性
1. 输入和输出的高、低电平 vI 1 vO
驱动门 G1 1
负载门 G2 + VDD 输入 高电平 VIH(min) VIL(max)
IOL :驱动门的输出低电平电流 IIL :负载门输入低电平电流
说明: (1)若IOH≠IOL,则NOH≠NOL,常取小值 (2)CMOS门电路扇出系数的计算分两种情况 (3)若负载门有两个以上的输入接入驱动门,则 NO等于输入端数目 (4)当负载为CMOS门时,其输入电容不能忽略
各类数字集成电路主要性能参数的比较
截止延迟时间tPLH——从输入波形下降沿的中点到输出波形 上升沿的中点所经历的时间。 平均传输延迟时间
输入
50% 50%
t pd
t PLH t PHL 2
t PHL 输出
90%
tPLH
90%
50%
10%
50% 10%
上升时间tr、下降时间tf
类型 参数 tPLH或tPHL(ns)
t
f
tr
74HC VDD=5V
分立门电路
逻辑门电路 集成门电路
二极管门电路
三极管门电路
MOS门电路 TTL门电路
NMOS门 PMOS门 CMOS门
1.CMOS集成电路:
广泛应用于超大规模、甚大规模集成电路
4000系列 速度慢 与TTL不兼容 抗干扰 功耗低 74HC 74HCT 速度加快 与TTL兼容 负载能力强 抗干扰 功耗低 74VHC 74VHCT 速度两倍于74HC 与TTL兼容 负载能力强 抗干扰 功耗低 74LVC 74VAUC 低(超低)电压 速度更加快 与TTL兼容 负载能力强 抗干扰功耗低
TP
vG = VDD + vDF
(3) vI < vDF D2导通, D1截止 vG = vDF
CN
TN
当输入电压不在正常电压范围时,二极管导通,限制了电容两端 电压的增加,保护了输入电路。 RS和MOS管的栅极电容组成积分网络,使输入信号的过冲电压 延迟且衰减后到栅极。
(2)CMOS逻辑门的缓冲电路 输入、输出端加了反相器作为缓冲电路,所以电路 的逻辑功能也发生了变化。增加了缓冲器后的逻辑功 能为与非功能
vi
基本逻辑 功能电路
vo
输入保护缓冲电路
基本逻辑功能电路
输出缓冲电路
(1)输入端保护电路:
二极管导通电压:vDF
D2 ---分布式二极管(iD大)
(1) 0 < vI < VDD + vDF
VD
D
D1、D2截止
D1 vI D2
CP Rs
(2) vI > VDD + vDF
D1导通, D2截止
vO
L
T N1 T N2
1 0
1 1
0
0
导通 截止 导通 截止
N输入的或非门的电路的结构?
或非门
L A B
输入端增加有什么问题?
A B
≥1
3. 异或门电路
A B
L A B X A B A B
A B A B
A B
4.输入保护电路和缓冲电路 采用缓冲电路能统一参数,使不同内部逻辑集成门电路具有 相同的输入和输出特性。
电路类型 CT54/74
直流噪声容限 输出逻 传输延 电源电 静态功耗 功耗-延迟积 迟时间 辑摆幅 /mW /mW-ns 压/V VNL/V VNH/V /ns /V
+5 +5 +15 -5.2 -4.5 +5 +15 +5 10 7.5 85 2 0.75 45 12 8 15 2 30 25 40 5×10-3 15×10-3 1×10-3 150 15 2550 50 30 225 ×10-3 180 ×10-3 8 ×10-3 1.2 0.4 7 0.155 0.135 2.2 6.5 1.0 2.2 0.5 7.5 0.125 0.130 3.4 9.0 1.5 3.5 3.5 13 0.8 0.8 5 15 5
3.传输延迟时间 传输延迟时间是表征门电路开关速度
相关文档
最新文档