数字电路第四套

合集下载

国开期末考试《数字电路》机考满分试题(第4套)

国开期末考试《数字电路》机考满分试题(第4套)

国开期末考试《数字电路》机考满分试题(第4套)第一部分:选择题(共20题,每题2分,满分40分)1. 以下哪个逻辑门电路的输出端是高电平?A. 与门B. 或门C. 非门D. 异或门2. 下列哪个信号是数字电路中的高电平?A. 0B. 1C. 5D. GND3. 下列哪个触发器具有同步置位和同步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器4. 二进制数zzzzzzzz的最高位是?A. 1B. 0C. 无符号位D. 有符号位5. 下列哪种编码方式是正码?A. 8421编码B. 格雷码C. 二进制编码D. 反码6. 下列哪个逻辑电路的输出端是低电平?A. 与门B. 或门C. 非门D. 异或门7. 下列哪个触发器具有异步置位和同步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器8. 二进制数zzzzzzzz的十进制表示为?A. 59B. 85C. 63D. 919. 下列哪种编码方式是反码?A. 8421编码B. 格雷码C. 二进制编码D. 反码10. 下列哪个逻辑门电路的输出端是低电平?A. 与门B. 或门C. 非门D. 异或门11. 下列哪个触发器具有同步置位和异步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器12. 二进制数zzzzzzzz的最高位是?A. 1B. 0C. 无符号位D. 有符号位13. 下列哪种编码方式是格雷码?A. 8421编码B. 格雷码C. 二进制编码D. 反码14. 下列哪个逻辑电路的输出端是高电平?A. 与门B. 或门C. 非门D. 异或门15. 下列哪个触发器具有异步置位和同步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器16. 二进制数zzzzzzzz的十进制表示为?A. 59B. 85C. 63D. 9117. 下列哪种编码方式是二进制编码?A. 8421编码B. 格雷码C. 二进制编码D. 反码18. 下列哪个逻辑门电路的输出端是高电平?A. 与门B. 或门C. 非门D. 异或门19. 下列哪个触发器具有同步置位和同步复位功能?A. SR触发器B. JK触发器C. T触发器D. D触发器20. 二进制数zzzzzzzz的最高位是?A. 1B. 0C. 无符号位D. 有符号位第二部分:填空题(共20题,每题2分,满分40分)21. 一个____位的二进制数可以表示2^n个不同的数值。

数字电路四版习题详细答案

数字电路四版习题详细答案

第二章门电路课后习题答案:2.1 (1)导通条件及特点当二极管两端电压U D >0.7V 时,二极管导通,相当于开关闭合,导通后U D 保持0.7V 不变。

当外加正向电压使二极管导通后,二极管相当于一个具有 0.7V 压降的闭合开关。

(2)截止条件及特点当二极管两端电压U D <0.5V 或反向偏置时,二极管截止,由于流过二极管的电流非常小,可认为近似为0,相当于开关断开,二极管如同断开了的开关。

与理想开关的区别:导通压降不一样。

开通时间和关断时间不一样。

2.2 (1) 截止条件及特点截止条件:当三极管发射结电压小于开启电压,即u BE <U on 时,特点:i B ≈0,i C ≈0,u CE ≈U CC ,此时三极管的基极和发射极之间、集电极和发射极之间都相当于开关断开。

(2) 饱和导通条件及特点当i B >I BS 时,三极管则进入饱和状态。

三极管饱和状态的特点:u BE =0.7V ,U CES ≤0.3V ,集电极和发射极之间相当于闭合的开关。

深度饱和时,U CES ≈0.1V 如同开关闭合。

与理想开关区别:导通压降不一样。

开通时间和关断时间不一样。

2.3 (1)截止条件及特点:当MOS 管栅极电压小于开启电压u GS ﹤U TH 时,MOS 管截止,相当于开关断开,i D =0。

(2)导通条件及特点:当u GS >U TH 时,MOS 管导通,漏极与源极之间的等效电阻为几百欧,可以用u GS 大小来控制等效电阻的大小。

相当于开关闭合,只不过闭合的开关上有几百欧的电阻。

与理想开关相比,导通后,开关上具有一定的电阻。

开通时间和关断时间不一样。

2.4 TTL 门电路输入端悬空,相当于接入高电平,因为悬空时,输入电阻大于开门电阻,所以相当于输入高电平。

CMOS 门电路输入端不能悬空,容易引入干扰。

2.5若是理想二极管,输出波形如下图所示;若二极管导通压降为0.7V ,则将图中纵坐标为-2V 处改成-2.7V 即可。

数字电子技术基础(第4版)_课后习题答案

数字电子技术基础(第4版)_课后习题答案

第一章1.1二进制到十六进制、十进制(1)(10010111)2=(97)16=(151)10 (2)(1101101)2=(6D)16=(109)10(3)(0.01011111)2=(0.5F)16=(0.37109375)10 (4)(11.001)2=(3.2)16=(3.125)10 1.2十进制到二进制、十六进制(1)(17)10=(10001)2=(11)16 (2)(127)10=(1111111)2=(7F)161621016210)3.19()1010 1(11001.101(25.7)(4))A D7030.6()0101 0000 0111 1101 0110 (0.0110(0.39)(3) B ====1.8用公式化简逻辑函数(1)Y=A+B (3)Y=1)=+(解:1A A 1)2(=+++=+++=+++=C B A C C B A C B Y CB AC B A Y ADC C B AD C B C B AD DC A ABD CD B A Y =++=++=++=)()(Y )4(解:(5)Y=0 (7)Y=A+CDE ABCD E C ABCD CE AD B BC CE AD B BC Y CE AD B BC B A D C AC Y =+=⋅+=+⋅=++++=)()()()()()6(解:CB AC B C B A A C B A C B A C B A C B C B A A C B A C B A C B A Y C B A C B A C B A Y +=++=+++=++++=++++⋅+=++++++=)())(())()(())()((8解:)(D A D A C B Y ++=)9(E BD E D BF E A AD AC Y ++++=)10(1.9 (a) C B C B A Y += (b) C B A ABC Y +=(c) ACD D C A D C A B A Y D AC B A Y +++=+=21,(d) C B A ABC C B A C B A Y BC AC AB Y +++=++=21, 1.10 求下列函数的反函数并化简为最简与或式(1)C B C A Y += (2)DC A Y++=CB C B AC C B AC B A BC AC C A B A BC AC C A B A Y BCAC C A B A Y +=++++=⋅+++=+++=+++=))((]))([())(())(()3(解: (4)C B A Y ++=DC ABD C B D C A D C B D A C A C D C B C A D A Y CD C B C A D A Y =++=+++=++++=+++=)())(())()(()5(解: (6)0=Y1.11 将函数化简为最小项之和的形式CB AC B A ABC BC A C B A C B A C B A ABC BC A CB A AC B B A BC A C B AC BC A Y CB AC BC A Y +++=++++=++++=++=++=)()()1(解:D C B A CD B A D C B A ABCD BCD A D C B A Y +++++=)(2)13()()()(3CD B A BCD A D BC A D C B A D C B A ABCD D ABC D C AB D C AB CD B A D C B A D C B A D C B A CD AB B A B A B A ACD D AC D C A D C A CD A D C A D C A D C A B BCD D BC D C B D C B CD B D C B D C B D C B A Y CDB A Y ++++++++++++=+++++++++++++++++++=++=解:)((4)CD B A D ABC D BC A D C AB D C AB CD B A ABCD BCD A Y +++++++= (5)MN L N M L N LM N M L N M L N M L Y +++++=1.12 将下列各函数式化为最大项之积的形式(1)))()((C B A C B A C B A Y ++++++= (2)))()((C B A C B A C B A Y ++++++= (3)76430M M M M M Y ⋅⋅⋅⋅= (4)13129640M M M M M M Y ⋅⋅⋅⋅⋅= (5)530M M M Y ⋅⋅=1.13 用卡诺图化简法将下列函数化为最简与或形式:(1)D A Y +=(3)1=Y (2)D C BC C A B A Y +++= (4)B AC B A Y ++=B A DC Y ++=AC B A Y +=(5)D C B Y ++= (6)C B AC B A Y ++=(7)C Y = (9)D C A C B D A D B Y +++=(8))14,11,10,9,8,6,4,3,2,1,0(),,,(m D C B A Y ∑= (10)),,(),,(741m m m C B A Y ∑=D A D C B Y ++=ABC C B A C B A Y ++=1.14化简下列逻辑函数(1)D C B A Y +++= (2)D C A D C Y += (3)C A D AB Y ++= (4)D B C B Y += (5)E D C A D A E BD CE E D B A Y +++++=1.20将下列函数化为最简与或式(1)AD D C B D C A Y ++= (2)AC D A B Y ++= (3)C B A Y ++= (4)D B A Y +=第二章2.1解:Vv v V V v T I mA I mA Vv T V v a o B o B BS B o B 10T 3.0~0(2.017.0230103.0207.101.57.05I V 5v 1021.5201.510V 0v )(i i ≈≈∴<=×≈=−≈∴−=×+−=截止,负值,悬空时,都行)饱和-=时,=当截止时,=当都行)=饱和,,-=悬空时,都行)饱和。

数字电路第四版第4章组合逻辑电

数字电路第四版第4章组合逻辑电

03
利用多路复用器、编码 器等集成度更高的元件 代替多个小规模元件。
04
优化布线,减少不必要 的连线,降低元件间的 耦合。
提高电路速度
01
02
03
04
选择高速的逻辑门和元件,以 提高信号传输速度。
优化电路结构,减少信号传输 路径和延迟。
适当增加驱动强度,提高信号 的驱动能力。
避免信号在电路中产生反射和 振荡,减小信号延迟。
降低功耗
选择低功耗的逻辑门和元件,降低静 态功耗。
采用适当的电源管理技术,如电源关 断、时钟关断等,降低功耗。
优化电路结构,减少不必要的逻辑门 和元件,降低动态功耗。
优化布线,减小连线的电阻和电感, 降低信号传输过程中的功耗。
06 组合逻辑电路的实例分析
实例一:简单计算器电路
01
02
功能描述
实现基本的加、减、乘、除运 算功能。
的形式。
卡诺图法
利用卡诺图法将逻辑函 数表达式转换为易于实
现的形式。
卡诺图设计法
卡诺图法的基本原理
利用卡诺图法进行逻辑电路设 计的基本原理和方法。
卡诺图的构造
介绍如何构造卡诺图,以及卡 诺图中最小项和最大项的表示 方法。
卡诺图的简化
介绍如何利用卡诺图进行逻辑 函数的简化,以及如何利用卡 诺图进行逻辑电路的设计。
分析逻辑表达式时,需要注意表达式的化简,以减少所需的逻辑门数量,提高电路 的效率。
真值表分析
真值表是描述组合逻辑电路所有可能 输入情况下输出结果的表格。通过真 值表,可以全面了解电路的功能。
真值表可以帮助我们发现电路中可能 存在的冒险现象,如无关项引起的竞 争冒险。
真值表的列对应于输入变量的所有可能取值 ,行对应于输出变量的所有可能取值。在每 个格子中,填写对应输入取值下的输出取值 。

数字电子技术_4套期末试卷_含答案综述

数字电子技术_4套期末试卷_含答案综述

《数字电子技术基础》(第一套)一、填空题:(每空1分,共15分)1.逻辑函数Y AB C=+的两种标准形式分别为()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:(10分)1)试写出8选1数据选择器的输出函数式;2)画出A2、A1、A0从000~111连续变化时,Y的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15分)五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

(8分)BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

(6分)七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。

ROM中的数据见表1所示。

试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。

数字电路第四版第三章习题答案

数字电路第四版第三章习题答案

第三章组合逻辑电路课后习题答案3.1 (a )()()Y A B C D =⊕+⊕ (b )Y A B A B AB AB AB =+++=+=3.2 (a )10Y AB B C CD AB B C C D B D =+++=++++=++= (b )()()1Y AB A B C AB A B C AB ABC ABC =⋅⊕⋅=+⊕=++ 2Y A B C =⊕⊕ 3.3 (1)Y A B C =⊕⊕ (2)Y AB BC AC =++ 3.4 (1)1Y B =(2)方法一:用基本设计方法实现,列真值表,求表达式化简。

232120Y B B B B B =++方法二:选择合适的比较器芯片实现,可以选用74LS85芯片实现该电路,设输入四位二进制数用3210X X X X ,输出用2Y 表示,连线图如下所示。

32103.5 设1010:;:A A A B B B ,当A B >时,输出Y 为1A 1 A 0B 1 B 00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1Y 0000100011001110A1A0B1B00111100001111000111111Y AC BCD ABD=++3.6 设两个四位数分别为:32103210:;:A A A A A B B B B B ,只有当两个四位数的每一位数都相等时,这两个四位数才相等。

所以:()()()()33221001Y A B A B A B A B =⊕+⊕+⊕+⊕ 3.7 两个一位二进制数用i A 、i B 表示,1i C -表示来自低位的进位信号;输出:全加和用i S 表示,全加进位用i C 表示,真值表如下所示:全加真值表由真值表得表达式:-1-1-1-1 i i i i i i i i i i i i i S A B C A B C A B C A B C =+++1111i i i i i i i i i i i i i C A B C A B C A B C A B C ----=+++3.8 A i 表示被减数,B i 表示减数,E i-1表示来自低位的借位,D i 表示差,E i 表示向高位产生的借位;A iB i E i-1D i E i 0 0 0 0 0 10 1 00 1 11 0 01 0 11 1 01 1 10 01 11 10 11 00 00 01 1D iE i0 00 11 01 10 01 11 00 0全减器真值表半减器真值表i i ii i iD A BE A B =⊕⎧⎪⎨=⎪⎩半减器:; 11i i i i i i i i i i i D A B E E A B A E B E --=⊕⊕⎧⎨=++⎩全减器: 3.9 设三台设备的工作情况分别用ABC 表示,1表示故障,0表示正常;红、黄故障指示灯用R 和Y 表示,灯亮用1表示,灯灭用0表示。

数字电子技术基础(第四版)课后习题答案_第三章

数字电子技术基础(第四版)课后习题答案_第三章

第3章[题3.1] 分析图P3.1电路的逻辑功能,写出Y 1、、Y 2的逻辑函数式,列出真值表,指出电路完成什么逻辑功能。

[解]BCAC AB Y BCAC AB C B A ABC Y ++=+++++=21)(B 、C 为加数、被加数和低位的进位,Y 1为“和”,Y 2为“进位”。

[题3.2] 图P3.2是对十进制数9求补的集成电路CC14561的逻辑图,写出当COMP=1、Z=0、和COMP=0、Z=0时,Y 1~Y 4的逻辑式,列出真值表。

[解](1)COMP=1、Z=0时,TG 1、TG 3、TG 5导通,TG 2、TG 4、TG 6关断。

3232211 , ,A A Y A Y A Y ⊕===, 4324A A A Y ++=(2)COMP=0、Z=0时,Y 1=A 1, Y 2=A 2, Y 3=A 3, Y 4=A 4。

COMP =0、Z=0的真值表从略。

[题3.3] 用与非门设计四变量的多数表决电路。

当输入变量A 、B 、C 、D 有3个或3个以上为1时输出为1,输入为其他状态时输出为0。

[解] 题3.3的真值表如表A3.3所示,逻辑图如图A3.3所示。

ABCD D ABC D C AB CD B A BCD A Y ++++= BCD ACD ABC ABC +++=B C D A C D A B D A B C ⋅⋅⋅=[题3.4] 有一水箱由大、小两台泵M L 和M S 供水,如图P3.4所示。

水箱中设置了3个水位检测元件A 、B 、C 。

水面低于检测元件时,检测元件给出高电平;水面高于检测元件时,检测元件给出低电平。

现要求当水位超过C 点时水泵停止工作;水位低于C 点而高于B 点时M S 单独工作;水位低于B 点而高于A 点时M L 单独工作;水位低于A 点时M L 和M S 同时工作。

试用门电路设计一个控制两台水泵的逻辑电路,要求电路尽量简单。

[解] 题3.4的真值表如表A3.4所示。

数字电路第四版第一章习题参考答案

数字电路第四版第一章习题参考答案

第一章习题参考答案题1.1 (1) (13.5)10 (15.4)8 (D.8)16 (2) (3.75)10 (3.6)8 (3.C)16(3) (29)10 (35)8 (1D)16 (4) (9.375)10 (11.3)8 (9.6)16(5) (134.625)10 (206.5)8 (86.A)16 (6) (13)10 (15)8 (D)16(7) (8.875)10 (10.7)8 (8.E)16 (8) (29.75)10 (35.6)8 (1D.C)16题1.2 (1) (101)2(2) (11001)2 (3) (1011)2 (4) (1001.0010)2 (5) (1.11)2(6) (1111.0000)2 (7) (101.0)2 (8) (0111.01)2题 1.3 (1)43.7539 (2)161.9258 (3)37.0195 (4)229.0625 (5)171.8008 (6)291(7)127.9375 (8)252.1641题1.4 (1) (01011011)原(01011011)反(01011011)补(2) (11010110)原(10101001)反(10101010)补(3) (00.1011101)原(00.1011101)反(00.1011101)补(4) (10.1101001)原(11.0010110)反(11.0010111)补题1.5 (11101000)补题1.6 (1001110.01)2 (116.2)8 (4E.4)16 (0111 1000. 0010 0101)8421BCD题1.7 (0100 0011 0101)余3码(1010101)格雷码题1.8 (1) 左边==右边(2) 左边右边(3) 左边(4)A+B=+=A⊕ABABBABA+==B⊕+BBABAABA(5) 右边)A+++BBDCC+=+++=⋅⋅D⋅=CDCB(A)(A)()(BDBBAACCADD+=BA++(A)(=)++CABDABCDADCBCCDCA(6)左边=CB AC B A C B A C B C B A C B BC A C B A C B A C B A ABC ⊕⊕=⊕+⊕=+++=+++)()()()((7) 右边=B C AB C A B BC C AB ABC BC A C AB )()(+=+=+=++ (8) 左边=ACB A B A B AC B A B A BC B A BC A ABC B A B A A A BC B A B A BC B A B A ++=++=++=+++=+++=++)()()((9) 左边=))(())(())()((C A B A C BC C A B A B A C B C A B A ++=++++=+++ (10)左边= ))(())((B AD C B D BC B AD C B D D BC ++++=++++ D B C B D C A D B A D BC +=++++=题1.9 (1)由函数真值表可知,当111,110,101,011=ABC 时,Y 等于1(2)由函数真值表可知,当110,100,001,000=ABC 时,Y 等于1题1.10 (1) E B E C D C B D C B A F ⋅+⋅⋅+⋅+⋅+=)()()( E B E C D C B D C B A F ⋅⋅+⋅⋅+⋅+⋅+=')()((2) )()(C A C B A A F +⋅++⋅=)()(C A C B A A F +⋅++⋅='此题先不化简(3) ))(()(C B A B A C B A C B A A B A F +++⋅+⋅++⋅+=)()())((C B A B A C B A C B A A AB F ++⋅+⋅⋅+++⋅+='题1.11 (1)765432m m m m m m C B A BC A ABC C AB C B A C B A F +++++=+++++=(2)1511973m m m m m ABCD CD B A BCD A D C B A CD B A F ++++=++++=题1.12 (a)C B C B A C B C B A Y +=⋅= (b)C B A ABC C B B A C A Y +=+++++=(c)D AC B A D AC B A Y +=⋅=1ACDD C A D C A B A ACD D C A D C A B A Y +++=⋅⋅⋅=2(d)BCAC AB B A C AB Y ++=⊕+=)(1ABCC B A C B A C B A C B A Y +++=⊕⊕=2题1.13 (1)C A AB F +=(2)D C B A F ++= (3)BC A F += (4)D B AD F += (5)1=F (6)D B A F += (7)C AD F += (8)1=F (9)0=F(10)D B AC F ++=题1.14 用图形法化简下列函数。

数字电子技术基础第四版组合逻辑电路解析

数字电子技术基础第四版组合逻辑电路解析

74HC148 内部结构
低电平
34
? 例:用两片74HC148 优先编码器组成一个 16线-4线 优先编码器,将 A0' ~ A1'5 16个低电平输入信号编为 0000~1111共16个4位二进制代码。其中 A1'5 的优先
权最高, A0' 的优先权最低。
35
36
4.3.2 译码器
译码:把二进制数码“翻译”成十进制数码或“翻 译”成其他形式的代码或控制电平。 对于译码器输入端的某一种组合,只有一个输出端为有 效电平,其余输出端均为相反电平。
4)画逻辑图
27
画逻辑图:
28
二、8421BCD码编码器(二—十进制编码器)
输出:四位二进制代码 输入:0~9共十种状态
解:1)确定二进制代码的位数。 ∵M=10 由M≤2N 得N=4
2)列编码表
29
30
3)写出逻辑表达式:
Y3 ? I8 '? I9 ' ? (I8I9 )' Y2 ? I4 '? I5 '? I6 '? I7 ' ? (I4I5I6 I7 )' Y1 ? I2 '? I3 '? I6 '? I7 ' ? (I2 I3I6I7 )' Y0 ? I1 '? I3 '? I5 '? I7 ' ? (I1I3I5I7 )'
37
一、二进制译码器
Z1 ? ( A'? B)' ? AB' Z2 ? (Z1 ? Z3)' ? ( A? B)' Z3 ? ( A? B')' ? A' B

数字电子技术(第四版)图文 (5)

数字电子技术(第四版)图文 (5)
所谓自启动能力, 指当电源合上后, 无论处于何种状 态, 均能自动进入有效计数循环; 否则称其无自启动能力。
第六章 时序逻辑电路
7
第六章 时序逻辑电路
8
图 6-2 例 1 状态迁移图
第六章 时序逻辑电路
9
该电路的波形图如图 6-3 所辑电路
10
[例 2] 时序电路如图 6-4 所示, 试分析其功能。
第六章 时序逻辑电路
1
第六章 时序逻辑电路
6.1 时序电路的分析 6.2 同步时序电路的设计 6.3 计数器 6.4 寄存器与移位寄存器 6.5 序列信号发生器
第六章 时序逻辑电路
2
6.1 时序电路的分析
时序电路的分析步骤一般有如下几步。 (1) 看清电路 (2) 写出方程 (3) 列出状态真值表 (4) 作出状态转换图 (5) 功能描述
图 6-4 例 2 图
第六章 时序逻辑电路
11
解 该电路为同步时序电路。 电路图的激励方程为
D1 Q3n ; D2 Q1n ; D3 Q2n
其次态方程为
Q n1 1
Q3n
;
Q n1 2
Q1n
;
Q n1 3
Q2n
第六章 时序逻辑电路
12
由此得出如表 6-2 所示的状态真值表和如图 6-5所示 的状态图。 由状态迁移图可看出该电路为六进制计数器, 又称为六分频电路, 且无自启动能力。
图 6-6 例 2 波形图
第六章 时序逻辑电路
17
例 3 时序电路如图 6 - 7 所示,试分析其功能, 并画出x序列为1010 1100 的时序图, 设起始态 Q2Q1=00。
第六章 时序逻辑电路
18
图 6-7 例 3 图

精品文档-数字电子技术(第四版)(江晓安)-第九章

精品文档-数字电子技术(第四版)(江晓安)-第九章

第九章 半导体存储器和可编程逻辑器件
28
(2) E2PROM的存储单元如图 9-8 所示, 图中V2是选通管, V1是另一种叠栅MOS管, 称为浮栅隧道氧化层MOS管(Floating
gate Tunnel Oxide MOS, 简称Flotox管), 其结构如图 9-9 所示。
第九章 半导体存储器和可编程逻辑器件
第九章 半导体存储器和可编程逻辑器件
38
图 9-12 SRAM (a) 六管NMOS存储单元; (b) 六管CMOS存储单元
第九章 半导体存储器和可编程逻辑器件
39
2. 动态随机存储器(DRAM) 动态RAM的存储矩阵由动态MOS存储单元组成。 动态MOS 存储单元利用MOS管的栅极电容来存储信息, 但由于栅极电 容的容量很小, 而漏电流又不可能绝对等于0, 所以电荷保 存的时间有限。 为了避免存储信息的丢失, 必须定时地给电 容补充漏掉的电荷。 通常把这种操作称为“刷新”或“再 生”, 因此DRAM内部要有刷新控制电路, 其操作也比静态 RAM复杂。 尽管如此, 由于DRAM存储单元的结构能做得非常 简单, 所用元件少, 功耗低, 因而目前已成为大容量RAM 的主流产品。
第九章 半导体存储器和可编程逻辑器件
14
第九章 半导体存储器和可编程逻辑器件
15
(3) 可画出四位二进制码转换为格雷码的转换器的ROM 符号矩阵, 如图 9-4 所示。
第九章 半导体存储器和可编程逻辑器件
16
图 9-4 四位二进制码转换为四位格雷码阵列图
第九章 半导体存储器和可编程逻辑器件
17
第九章 半导体存储器和可编程逻辑器件
20
图 9-5 熔丝型PROM的存储单元

精品文档-数字电子技术(第四版)(江晓安)-第四章

精品文档-数字电子技术(第四版)(江晓安)-第四章
据此概念构成的集成四位加法器 74LS283的逻辑图和 引脚图如图 4 -16 所示。
第四章 组合逻辑电路
47
图 4-16 74LS283 (a) 逻辑图; (b) 引脚图
F
0
0
0
0
0
0
1
0
0
1
0
0
0
1
1
0
1
0
0
0
1
0
1
1
1
1
0
1
1
1
1
1
第四章 组合逻辑电路
24
例 5 设计一个组合电路,将 8421BCD码变换为余 3 代码。
解 这是一个码制变换问题。由于均是BCD码,故 输入输出均为四个端点,其框图如图 4 -7 所示。按两种码 的编码关系,得真值表如表 4 - 5 所示。
第四章 组合逻辑电路
3
图 4-1 组合逻辑方框图
第四章 组合逻辑电路
4
组合逻辑电路有n个输入端, m个输出端, 可用下列逻 辑函数来描述输出和输入的关系:
Z1=f1(X1, X2, …, Xn-1, Xn) Z2=f2(X1, X2, …, Xn-1, Xn)
Zm-1=fm-1(X1, X2, …, Xn-1, Xn) Zm=fm(X1, X2, …, Xn-1, Xn)
第四章 组合逻辑电路
7
4.1
(1) 由给定的逻辑电路图, 写出输出端的逻辑表达 式;
(2) (3) (4) 对原电路进行改进设计, 寻找最佳方案(这一步
不一定都要进行)。
第四章 组合逻辑电路
8
[例 1] 已知逻辑电路如图 4-2 所示, 分析其功能。

模拟电路与数字电路第四版

模拟电路与数字电路第四版

模拟电路与数字电路第四版模拟电路与数字电路是电子工程中两个重要的概念。

它们分别代表着两种不同的电路设计思路和应用场景。

在本文中,我们将重点介绍模拟电路与数字电路的基本概念、特点以及它们在现代电子技术中的应用。

一、模拟电路模拟电路是利用电子元器件构建的可以处理和传输连续变化信号的电路系统。

模拟电路主要依赖于电子元器件的模拟特性,如电压、电流、电阻和电容等。

模拟电路可以将连续的信号转换为相应的模拟电压或电流,并对其进行处理、放大、滤波等操作。

模拟电路的特点是能够处理连续的信号,可以实现精确的信号放大、滤波、混频等功能。

模拟电路广泛应用于音频放大器、射频收发器、功率放大器等领域。

在模拟电路设计中,需要考虑信号的幅度、频率、相位等参数,以确保信号的准确性和稳定性。

二、数字电路数字电路是利用逻辑门电路构建的可以处理和传输离散信号的电路系统。

数字电路主要依赖于逻辑门的开关特性,将输入信号转换为离散的二进制数值进行处理。

数字电路可以实现逻辑运算、计数器、存储器等功能。

数字电路的特点是能够处理离散的信号,可以实现高速计算、精确控制等功能。

数字电路广泛应用于计算机、通信系统、数字信号处理等领域。

在数字电路设计中,需要考虑时钟频率、数据位宽、电源噪声等因素,以确保电路的可靠性和性能。

三、模拟电路与数字电路的比较模拟电路和数字电路在电路设计思路和应用场景上存在一些差异。

首先,模拟电路处理连续信号,数字电路处理离散信号。

其次,模拟电路依赖于电子元器件的模拟特性,数字电路依赖于逻辑门电路的开关特性。

再次,模拟电路具有高精度、高带宽的特点,数字电路具有高速、高稳定性的特点。

模拟电路和数字电路在应用领域上也存在差异。

模拟电路主要应用于音频信号处理、射频信号处理、功率放大等领域。

数字电路主要应用于计算机、通信系统、数字信号处理等领域。

模拟电路更适用于需要处理连续信号的场合,而数字电路更适用于需要进行逻辑运算和数字处理的场合。

四、模拟电路与数字电路的应用举例模拟电路和数字电路在现代电子技术中都扮演着重要的角色。

武汉理工大学最新数字电子技术-4套期末试卷4套(含答案)

武汉理工大学最新数字电子技术-4套期末试卷4套(含答案)

《数字电子技术基础》(第一套)一、填空题:1.逻辑函数Y AB C=+的两种标准形式分别为()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。

1.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。

三、分析图3所示电路:试写出8选1数据选择器的输出函数式;1)画出A2、A1、A0从000~111连续变化时,Y的波形图;2)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。

BC六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。

七、图6所示是16*4位ROM 和同步十六进制加法计数器74LS161组成的脉冲分频电路。

ROM 中的数据见表1所示。

试画出在CP 信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

中南大学信息院《数字电子技术基础》
期终考试试题(110分钟)(第四套)
一、填空(每题2分,共20分)
1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;
2. C A AB Y +=,Y 的最简与或式为 ;
3. 如图2所示为TTL 的TSL 门电路,EN=0时,Y 为 ,EN=1时,Y= ;
4. 触发器按逻辑功能可分为RSF 、JKF 、 、 和DF ;
5. 四位二进制减法计数器的初始状态为0011,四个CP 脉冲后它的状态为 ;
6. EPROM2864的有 地址输入端,有 数据输出端;
7. 数字系统按组成方式可分为 、 两种;
8. GAL 是 可编程,GAL 中的OLMC 称 ;
9. 四位DAC 的最大输出电压为5V ,当输入数据为0101时,它的输出电压为 V ;
10. 如果一输入电压的最大值为1V ,采用3位ADC 时它的量化阶距为 V 。

二、试分析如图3所示的组合逻辑电路。

(10分) 1. 写出输出逻辑表达式; 2. 化为最简与或式;
3. 列出真值表;
4. 说明逻辑功能。

三、试用一片74LS138辅以与非门设计一个BCD码素数检测电路,要求输入大于1的素数时电
路输出为1,否则输出为0(要有设计过程)。

(10分)
四、试画出下列触发器的输出波形(设触发器的初态为0)。

(12分)
1.
2.
3.
五、时序PLA电路如图所示:(16分)
1. 写出该时序电路的驱动方程、状态方程、输出方程;
2. 2.画电路的状态转换表;
3. 若X为输入二进制序列10010011,其波形如图所示,画Q1、Q2和Z的波形;
3. 3.说明该电路的功能。

六、试用74LS161设计一计数器完成下列计数循环(10分)
七、如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器(22分)
1. CB555构成什么功能电路?
2. 当2K 的滑动电阻处于中心位置时,求CP2频率?
3. 当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y 的频率。

4. 已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图;
5. 5. 试说明电路输出Y 有哪几种输出频率成份?每一频率成份持续多长时间?
中南大学信息学院《数字电子技术基础》
试题(第四套)参考答案
一、一、填空题:
1. 1. Y =0、Y =1 ;
2. 2. C B A +=Y ;
3. 3. 高阻态、A Y =;
4. 4. TF 、T’F ;
5. 5. 1111 ;
6. 6. 13个、8个;
7. 7. 组合逻辑电路、时序逻辑电路 ; 8. 8. 与阵列、输出逻辑宏单元 ; 9. 9. 5/3 ; 10. 10. 1/7 ;
二、
(1) 逻辑表达式
76537421m m m m C m m m m S O +++=+++=
(2)最简与或式: (3) 真值表
(4)逻辑功能为:全加器。

三、
(1) (1) 真值表
(2)逻辑表达式:75327532Y Y Y Y m m m m Y ⋅⋅⋅=+++= (3)用74LS138和与非门实现如下:
四、
五、(1)驱动方程和状态方程相同:
⎪⎩⎪⎨⎧⋅⋅==⋅⋅==++121111221
2Q Q X D Q Q Q X D Q n n
输出方程:2121Z X Q Q X Q Q =⋅⋅+⋅⋅
(2)状态转换图:
(3)电路功能描述:2位不同数码串行检测器,当串行输入的两位数码不同时,输出为“1”,否则,输出为“0”。

六、
七、
(1)(1)多谐振荡器;
(2)
=
+
=
2
ln
)
2
(
1
2
1
C
R
R
f
(3)状态转换图如下;74LS160构成九进制计数器;
MHz
MHz
f
Y3
4
9
12
=
=
(4)74LS194构成电路的状态转换图:
(5)可输出4种频率的信号,它们的频率分别为:4/3MHz、3/2 MHz 、12/7 MHz 、2 MHz ;。

相关文档
最新文档