武汉大学2014-2015学年度数字电子技术试卷A

合集下载

数字电子技术期末试卷标准答案及评分标准(A卷)

数字电子技术期末试卷标准答案及评分标准(A卷)

班级:__________ 学号: __________姓名: __________阅卷教师: _____________ 成绩: _______________一、判断题(将答案添入下表,每题1分,共10分。

正确选“√”,错误选“×”) 1 2 3 4 5 6 7 8 9101.在时间和幅度上都断续变化的信号是数字信号,因为说话时语音是断续的,所以是数字信号。

( )2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

( ) 3.N 变量逻辑函数全部2N 个最大项之积恒等于1。

( ) 4.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。

( )。

5.TTL 集电极开路门输出为1时由外接电源和电阻提供输出电流。

( ) 6.异步时序电路是指的各级触发器类型不同的电路。

( )7.D 触发器的特征方程Q n+1=D ,而与Q n 无关,所以,D 触发器不是时序电路。

( ) 8.D/A 转换器的最大输出电压的绝对值可达到基准电压V REF 。

( )9.施密特触发器可用于将正弦波变换成三角波。

( )10.SRAM 是指静态RAM ,DRAM 是指动态RAM ;对相同容量的SRAM 和DRAM 而言,前者造价高,响应速度也快。

( )二、试将下列函数化为最简与或形式(10分,每题5分,要有解题步骤,否则不给分)(1)D C B A D C B A D B A AD Y +++=(2)化简逻辑函数D C B A BCD A D C B A D C B A F ⋅⋅++⋅⋅=),,,(;给定约束条件:0=+++⋅+⋅++⋅D C B A D ABC ABCD D C B A D C AB D C B A CD B A三、已知电路如图所示,写出F1、F2、F3、F 与输入变量A 、B 、C 、D 之间的逻辑表达式。

(本题10分)阅卷教师: _____________ 成绩: _______________四、设计一个能被2 或3 整除的逻辑电路,其中被除数A、B、C、D是8421BCD编码。

数字电子技术试卷试题答案汇总(完整版)

数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础试卷试题答案汇总一、填空题(每空1分,共20分)1、逻辑代数中3种基本运算是 , , 。

2、逻辑代数中三个基本运算规则 , , 。

3、逻辑函数的化简有 , 两种方法。

4、A+B+C= 。

5、TTL 及非门的u I ≤U OFF 时,及非门 ,输出 ,u I ≥U ON 时,及非门 ,输出 。

6、组合逻辑电路没有 功能。

7、竞争冒险的判断方法 , 。

8、触发器它有 稳态。

主从RS 触发器的特性方程 , 主从JK 触发器的特性方程 ,D 触发器的特性方程 。

二、 选择题(每题1分,共10分)1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、及逻辑 C 、异或逻辑2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A3、 A 、Y=AB B 、Y 处于悬浮状态 C 、Y=B A +4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。

6、下列说法正确的是 ( )A 、同步触发器没有空翻现象B 、同步触发器能用于组成计数器、移位寄存器。

C 、同步触发器不能用于组成计数器、移位寄存器。

7、下列说法是正确的是 ( )A 、异步计数器的计数脉冲只加到部分触发器上B 、异步计数器的计数脉冲同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制8、下列说法是正确的是 ( )A 、施密特触发器的回差电压ΔU=U T+-U T-B 、施密特触发器的回差电压越大,电路的抗干扰能力越弱 C 、施密特触发器的回差电压越小,电路的抗干扰能力越强9、下列说法正确的是()A、多谐振荡器有两个稳态B、多谐振荡器有一个稳态和一个暂稳态C、多谐振荡器有两个暂稳态10、下列说法正确的是()A、555定时器在工作时清零端应接高电平B、555定时器在工作时清零端应接低电平C、555定时器没有清零端三、判断题(每题1分,共10分)1、A+AB=A+B ()2、当输入9个信号时,需要3位的二进制代码输出。

2套 《数字电子技术》期末考卷+答案

2套 《数字电子技术》期末考卷+答案

第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。

2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。

3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。

4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。

5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。

6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。

7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。

8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。

9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。

二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。

( )2、一个逻辑函数的所有最小项之积为1。

( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。

( )4、TTL 门电路能带同类门的个数称为噪声容限。

( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。

( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。

( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。

数字电子技术试题(含答案)

数字电子技术试题(含答案)

系:_____________ 专业:_______________ 班级:_________ 准考证号: 姓名:_____________期 末 考 试 试 题 (卷)密 封 线 密 封 线 以 内 不 准 作 任 何 标 记 密 封 线考试试题(卷A )专业: 考试科目: 数字电子技术 适用班级: 题 号一 二 三 四 五 总分 分 数评卷人 复查人一、单项选择题:(请在答题纸答题)(每小题2分,共20分) 1、十进制数35转换为二进制数为( )A. 11001B.100011C. 10101D.110110 2、十六进制数A05CH 转换为二进制数为( )A.1011 0000 0101 1011B.1010 0010 0101 1000C.1010 0000 0101 1100D.1000 0010 0110 1010 3、十进制数86转换为BCD 码应为( )A.01010110B.10000110C.00111001D.01101000 4、已知Y=A+BC ,则下列说法正确的是( )A.当A=0、B=1、C=0时,Y=1B.当A=0、B=0、C=1时,Y=1C.当A=1、B=0、C=0时,Y=1D.当A=1、B=0、C=0时,Y=0 5、下列逻辑代数基本运算关系式中不正确的是( )A.A+A=AB.A ·A=AC.A+0=0D.A+1=16、二输入端的或非门,其输入端为A 、B ,输出端为Y,则其表达式Y= ( )A.ABB. A BC.ABD.A+B 7、基本RS 触发器如图所示,欲使该触发器保持原态,则输入信号为( )A.S=R=0B.S=R=1C.S=1 R=0D.S=0 R=18、要使JK 触发器处于计数状态,则必须使( )A.J=K=1B.J=K=0C.J=0,K=1D.J=1,K=0 9、下列触发器中没有计数功能的是( )A.RS 触发器B.T 触发器C.JK 触发器D.T ˊ触发器 10、组合电路中的冒险,偏“0”冒险Y = ( )A. AAB.A A +C.A+0D.A+1二、填空题:(请在答题纸答题)(每空2分,共30分)1、逻辑函数的表示方法有___________、___________、___________、___________、___________五种形式。

数字电子技术试卷A及答案

数字电子技术试卷A及答案

1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。

设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。

A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。

数字电子技术基础A卷参考答案及评标

数字电子技术基础A卷参考答案及评标

铜 陵 学 院2007-2008学年第2学期《数字电子技术基础》考试试卷(A 卷)参考答案与评分细则一、填空题(每空1分,共20分)1、时间,幅值2、 27,1B3、 A ,04、 BCD ,8421BCD5、 加法,减法6、 同步,异步7、 1024,4,8 8、 与阵列,或阵列 9、 与,或,非二、判断题(第小题2分,共12分)1、3、5正确,2、4、6错误三、选择题(每小题3分,共18分)1、③;2、①;3、④;4、④;5、②;6、①。

四、分析题(共50分) 1、(6分)解: C B A B A C A B A C B A B A C B A F +++=+++=)(B A B AC B F F ++==2、(8分)解:由电路图易得逻函为:B A B B A C B A B B A C B A Y +=++=+++++= 由简化逻函可得真值表为:00 01 11 100 1ABCF 1 1110 1姓名 班级 ―――――――――装――――――――――订―――――――――线―――――――――――0100 0101 0110 0111 100010011010101111001101111011110000 0001 0010 0011 A B Y 0 0 1 0 1 1 1 0 1 1 1显然,该电路具有与非逻辑功能。

3、(6分) 解: 4、(6分)解:解:八选一数据选择器的出入关系为:126012501240123012201210120012A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y +++++++=需实现的逻函表达式为:C B A C B A ACZ ++=若令Z Y D D C A B A A A i =====,,,,012,则比较以上两表达式易知:0,164307521========D D D D D D D D 。

《数字电子技术基础》期末试卷A答案

《数字电子技术基础》期末试卷A答案

《数字电⼦技术基础》期末试卷A答案《数字电⼦技术基础》期末试卷(A)答案: 学号: 专业班级: 总成绩:⼀、客观题:请选择正确答案,将其代号填⼊( );(本⼤题共10⼩题,每空2分,共20分)⒈当某种门的输⼊全部为⾼电平,⽽使输出也为⾼电平者,则这种门将就是:A.与⾮门及或⾮门;B.与门及或门;C.或门及异或门;D.与门及或⾮门.( B )⒉在如下所列4种门电路中,与图⽰⾮门相等效的电路就是:( B )⒊已知,则函数F与H的关系,应就是:( B )A.恒等;B.反演;C.对偶;D.不确定.⒋若两个逻辑函数恒等,则它们必然具有唯⼀的:( A)A.真值表;B.逻辑表达式;C.电路图;D.逻辑图形符号.⒌⼀逻辑函数的最⼩项之与的标准形式,它的特点就是:( C)A.项数最少;B.每个乘积项的变量数最少;C.每个乘积项中,每种变量或其反变量只出现⼀次;D.每个乘积项相应的数值最⼩,故名最⼩项.⒍双向数据总线可以采⽤( B )构成。

A.译码器;B.三态门;C.与⾮门;D.多路选择器.⒎在下列逻辑部件中,不属于组合逻辑部件的就是( D )。

A.译码器;B.编码器;C.全加器;D.寄存器.⒏⼋路数据选择器,其地址输⼊端(选择控制端)有( C )个。

A.8个B.2个C.3个D.4个⒐为将D触发器转换为T触发器,如图所⽰电路的虚线框内应就是( D )。

A.或⾮门B.与⾮门C.异或门D.同或门⒑为产⽣周期性矩形波,应当选⽤( C )。

A.施密特触发器B.单稳态触发器C.多谐振荡器D.译码器⼆、化简下列逻辑函数(每⼩题5分,共10分)⒈⽤公式法化简逻辑函数:⒉⽤卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14)给定约束条件为m0+m5+ m10+m15 =0三、⾮客观题(本题两⼩题,共20分)⒈如图所⽰为三输⼊变量的或门与与门的逻辑图。

根据两种不同的输⼊波形(见图b),画出Y1、Y2的波形。

武汉大学2014级模电期末

武汉大学2014级模电期末

图1
图2 图3
、电路如图4所示,设V CC=15V,R L=8Ω。

BJT的参数I CM=2A,P CM ⎢=40V。

试求:该电路最大输出功率,并判断管子是否安全?在管子安全参数的允许下,该电路的最佳负载是多少?理论上最大输出功率是多少? (10
图4 图5
、电路如图5所示,该电路是由单门限比较电路和微分电路组成。

已知低频交流输入信号u i=5sin100πt(V)。

(1)比较电路的门限电压U T =?输出电压?并画出该比较电路的传输特性;(2)写出微分运算的表达式;(3)定性地画出该电路u o1和u o2的输出波形。

图6
共30分)
7所示。

(1)可用几种电路来实现?(
的一种电路,并确定相关元器件的参数。

(10分)
、分压电路、RC串并联电路及运放器件如图8所示。

(1)有选择的进行合理连接,可构成哪几种功能电路?(2)画出正弦波振荡电路接线图;(3
参数确定振荡频率f=?(10分)
图9。

《数字电子技术》考试试卷及参考答案

《数字电子技术》考试试卷及参考答案

课程名称:《数字电子技术》(本卷满分100分,考试时间120分钟)一、填空题(本大题共11题,每空2分,共32分)1. (90.7)10=( )8421BCD =()余3码。

2. 满足输入全为1,输出才为0的逻辑关系有 。

3. 1位数值比较器,比较结果为A>B 时,输出F= 。

4. 74148是8线-3线优先编码器,编码输入7I 的优先级别最高,0I 优先级别最低。

当使能端有效,6I =5I =0,其余编码输入端为1时,编码输出2F 1F 0F =。

5. TTL 与非门多余输入端的处理方法是 。

6. TTL 与非门的灌电流负载发生在输出 电平情况下,负载电流越大,则输出电平越高。

7. TTL 三态门的三种可能的输出状态分别是 、 和 。

8. 时序电路一般由 和 两部分组成。

9. 要存储16位二进制信息需要 个触发器。

10. 有一个移位寄存器,高位在左边,低位在右边,欲将存放在该移位寄存器中的二进制数乘上十进制数8,则需将该移位寄存器中的数左移 位,需要 个移位脉冲。

11. TTL 电路如图所示,输出端表达式为P 2= 。

二、选择题(本大题共5题,每小题2分,共10分)1. 触发器的1状态指的是Q 和Q 分别为()。

A.0,0B.1,1C.0,1D.1,0 2. 下列触发器中对输入信号有约束条件的是( )。

A.基本RS 触发器 B.主从JK 触发器 C.边沿D 触发器 D.T 触发器3. 以下关于时序逻辑电路的描述不正确的是( )。

A. 电路在任意时刻的输出与该时刻的输入信号有关 B. 输出与电路的原状态有关C. 仅仅由逻辑门电路组成的电路不是时序逻辑电路D. 含有从输出到输入的反馈回路4. 同步计数器和异步计数器比较,同步计数器的显著优点是( )。

A.工作速度高B.触发器利用率高C.电路简单D 不受CP 时钟控制.5. 在下列电路中,不属于时序逻辑电路的是( )。

A.计数器B.寄存器C.全加器D.分频器三、计算题(本大题共2题,共13分)1. (8分)用卡诺图化简函数F(A,B,C,D)=∑m (5,6,8,10)+∑d (0,1,2,4,13,14,15),写出其最简与-或表达式和或-与表达式。

大学数字电子技术考试试卷及答案

大学数字电子技术考试试卷及答案

大学数字电子技术考试试卷及答案一、填空(25分)1、基本逻辑门电路有与门、或门、非门三种,其中逻辑功能是:有0出0,全1出1的是与门。

2、完成数制转换:(100101)2=( 37 )10 (59)10=( 111011 )23、0+0=(0),1.1=(1),A.0=(0)4、n个逻辑变量的逻辑函数有多少最小项(2n)5、化简逻辑函数式AD+A+AB+C+BD得(A+C+BD)。

6、逻辑函数的表示方法有(卡诺图)、(波形图)、(真值表)、(表达式)、(逻辑图)等7、RS触发器具有置(0)、(置1 )、(保持)功能。

同步RS触发器可能出现(空翻)现象。

8、主从JK触发器在J=K时具有(保持)和(翻转)功能,在J≠K时具有(置0)和(置1)功能。

9、基本RS触发器的特性方程为()。

二、判断题:(20分)1、逻辑运算L=A+B含义是:L等于A与B的和,而当A=1,B=1时,L=A+B=1+1=2。

……………………………………………………………(×)2、逻辑代数式L1 =(A+B)·C,L2 =A·(B+C),则L1 = L2 。

………………(×)3、若A·B·C=A·D·C则B=D。

…………………………………………………(×)4、已知逻辑式AB+B=AC+C,则B=C。

…………………………………………(√)5、如果A+B=A+C,且AB=AC,则B=C。

……………………………………………(√)6、组合逻辑电路无记忆功能。

………………………………………………(√)7、与非门的逻辑功能是:见1出0,全0 出1。

………………………………(×)8、数字电路中的高电平、低电平都是指一定的电压范围,而并非某一固定值。

…………………………………………………………………………(√)9、正逻辑体制下,由三个开关并联起来控制一只电灯时,电灯的亮与不亮同三个开关的闭合或断开之间的对应关系属于“与”的逻辑关系。

武汉大学2014-2015学年度数字电子技术试卷A

武汉大学2014-2015学年度数字电子技术试卷A

武汉大学2014—2015学年度第二学期《数字电子技术基础》试卷(A)学号姓名院(系)分数一、填空题,每空1分(共20分)1.逻辑函数有多种表达方式,其中的四种为(),(),()和()。

2、(25.7)10=()2=()16。

3、可以实现线与功能的逻辑门电路包括(),()和()。

4、JK触发器若J=K,则可实现()触发器的功能;若J=K,则可实现()触发器的功能。

5、5位环形和扭环形计数器,若初态均为10110(低位在左),则26个CP后环形计数器的并行输出为(),扭环计数器的并行输出为()。

6、128K×16的只读存储器,其寻址地址线数目是()根,字长是()位,字数是(),总容量是()。

7、可以实现更大规模逻辑电路的可编程器件主要包括()和()。

8、设四位D/A转换器的满刻度输出电压30V,则输入数字量是1011时的输出模拟电压为()V。

二、单项选择填空,每空2分(共20分)1、编码(11111100.11010100)2421对应的十进制数为()。

A.97.64B.86.54C.96.74D.85.742、逻辑函数F=A B C⨯+且BC=0的卡诺图中,最小项和无关项个数分别为()个。

A.4,2B.3,2C.3,3D.2,43、下列说法正确的共有()个。

(1)按制造门电路晶体管的不同,门电路可分为MOS型和双极型;(2)TTL电路相对CMOS电路的特点是速度快,但功耗大;(3)CMOS电路的静态功耗很小,主要是动态功耗;(4)TTL器件驱动CMOS器件主要需要校验灌电流是否满足要求;A.1B.2C.3D.44、已知题2.4图中的门电路是74系列的TTL门电路,则电路的输出电平是()。

A.高电平B.高阻C.低电平D.无法判断5、要将方波脉冲的周期扩展10倍,可采用()。

A.10级施密特触发器B.10位二进制计数器C.十进制计数器D.10位D/A转换器第1页共4页6、用4片4K×16的RAM构成4K×16的存储器,扩展后地址空间最高的一片4K×16的RAM的寻址范围是()。

数字电子技术2014-2015学年期末考试试卷

数字电子技术2014-2015学年期末考试试卷

D inst7 CP CLR
INPUT VCC INPUT VCC
PRN Q
OUTPUT
Q2
每个表达式 1 分
n 1 Q n Q n D Q0 0 2 0
逻辑电路图 1 分
CLRN FF2
n 1 Q n Q n Q n Q n Q n Q n D Q1 1 1 0 1 0 1 0
Z
000
ห้องสมุดไป่ตู้
/1
001
/0
010
/0
011
/1
100
/1
101 /1
/0
110
方法 3:状态转换图 2 分,卡诺图 1 分,表达式各 1 分(4 分) ,电路图 1 分
n 1 Q n Q n Q n Q n D Q0 0 1 0 2 0 n 1 Q n Q n Q n Q n Q n D Q1 1 1 0 2 1 0 n 1 Q n Q n Q n Q n D Q2 2 1 0 2 1 n Qn QnQn Qn Qn Z Q1 0 1 0 2 0
(1)具有异步清零的 16 进制计数器 (2)MN 为 00 是 8 进制计数器 MN 为 01 是 10 进制计数器 MN 为 10 是 12 进制计数器 MN 为 11 是 14 进制计数器 时序图 2 分
(2 分) (1 分) (1 分) (1 分) (1 分)
……………○……………密……………○……………封……………○…………线………………………………
NOR2 DFF
VCC
D inst8
PRN Q
OUTPUT
Q0
000
001
010
011 /1

数字电子技术(A卷)答案

数字电子技术(A卷)答案

数字电子技术(A卷)答案一、(11%)(1)、(110.101)2=(6.625)10,(12.7)10=(1100.1011)2(2)、构成组合逻辑电路的基本逻辑单元电路是(门电路),构成时序逻辑电路的基本逻辑单元电路是(触发器)。

(3)、TTL反相器的电压传输特性曲线中,转折区中点对应的输入电压称为(阈值)电压。

(4)、当七段显示译码器的输出为高电平有效时,应选用共(阴)极数码管。

(5)、触发器异步输入端为低电平有效时,如果异步输入端R D=1,S D=0,则触发器直接置成(1)状态。

(6)、数字电路中,常用的脉冲波形产生电路是(多谐振荡)器。

(7)、A/D和D/A转换器转换精度指标,可采用(转换速度)和(转换精度)两个参数描述。

(8)几个集电极开路与非门(OC门)输出端直接相连,配加负载电阻后实现(线与)功能。

二、(15%)1、将逻辑函数化为最小项之和的形式Y=ABC+AC+BC=ABC+ABC+ABC+ABC2、用公式法化简逻辑函数Y1=AC+AD+CD Y2= AD+AD+AB+AC+BD+ACEF+BEF+DEFG=AC+D =A+C+BD+BEF3、用卡诺图化简逻辑函数Y1=ABC+ABD+ACD+CD+ABC+ACD Y2(ABC)=∑(m0,m1,m2,m4)约束条件:m3+m5+m6+m7 =0 Y1=A+D Y2=1三、(15%)1、试说明能否将与非门、或非门、异或门分别当作反相器来使用?如果可以,各个门电路的输入端该如何连接?(利用两个输入一个输出的逻辑符号图分别表示出各门电路作为反相器使用时对应输入端的接法)答:与非门:一端接输入信号,另一端与之并接或接高电平或非门:一端接输入信号,另一端与之并接或接低电平异或门:一端接输入信号,另一端与接高电平2、4位输入的倒T型电阻网络D/A转换器,V REF=–8V,在R f =R的条件下,输入数字量d3d2d1d0=1010时,输出电压U0的数值是多少?解:U0=5V四、(20%)1、分析右图电路,写出函数S和C的表达式并化简,通过真值表说明电路完成什么逻辑功能?解:S=AB+AB C=AB A,B为两个加数,S是它们的和,C是向高位的进位。

数字电子技术试卷A答案

数字电子技术试卷A答案
主从触发器 以及各种形式的边沿触发器。 4、半导体存储器按存取功能分为 RAM 存储器和 ROM 存储器。 5、时序逻辑电路通常包含 组合电路 和 存储电路两个组成部分;描述时序逻辑 电路有三组方程,指的是 驱动方程 、状态方程和输出方程。
第1页共8页
姓名:
学号:
得分
二、选择题(共 10 小题,每小题 2 分,共 20 分)
Q2n Q3n
⎪⎩Q3n+1 = Q2nQ1nQ3n + Q1nQ3n
3) 输出方程 Y: (2 分)
Q1n Q2n Q3n
/0
/0
000 001 011
/1
/0
100 110 111
/0
/1
/1
010
/1
101
Y = Q1n
4) 列状态转换表如下:(令 Q1n Q2n Q3n =000)
Q1n Q2n Q3n
解: W = ∑m (5, 11, 12, 14) X = ∑m (2, 4, 7, 8, 10, 13) Y = ∑m (0, 6, 7, 9, 13, 15) Z = ∑m (0, 1, 3, 4, 5, 8, 9, 10, 12, 13, 14, 15)
在 CP 作用下,由 WXYZ 组成的 8421BCD 码依次输出 3.141592653589793….. 即:是一个π常数存储器。
1、下列说法正确的是 C

(A)若 X+Y=X+Z,则 Y=Z
(C)若 X+Y=X+Z,且 XY=XZ,则 Y=Z
(B)若 XY=XZ,则 Y=Z (D)以上说法都不对
2、下列各门电路中 D
的输出端不可以并联使用;
(A)CMOS OD 门

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

二学期数字电子技术基础期末考试试卷A卷

二学期数字电子技术基础期末考试试卷A卷

南京信息工程大学2013-2014学年二学期数字电子技术基础期末考试试卷(A卷) 班级:___________学号:___________姓名:___________得分:___________ 题号一二三四五六七八九十成绩复核得分阅卷题目部分,(卷面共有16题,100分,各大题标有题量和总分)一、解答题(16小题,共100分)1.在图电路中,若两个移位寄存器中的原始数据分别为A3A2A1A=1001,B3B2B1B=0011,试问经过4个CP信号作用以后两个寄存器中的数据如何?这个电路完成什么功能?2.由D触发器构成的3位环扭型计数器电路如图所示,电路不能自启动,合理修改反馈逻辑,使电路能自启动。

画出修改后的电路及状态转换图。

3.电路如图所示,假设初状态Q2Q1Q0=000。

(1)试分析由FF1和FF0构成的是几进制计数器。

(2)说明整个电路为几进制计数器。

画出完整的状态转换图和CP作用下的波形图。

4.电路如图所示,其中74LS93为2—8分频异步2—16进制加法计数器,当R0(1)= R0(2)=1时,将计数器清零,问:(1)由555定时器构成的是什么电路?输出uO的频率是多少(图中RA=RB=10kΩ,C=0.1μF)?(2)由74LS93构成的是几进制计数器,画出其完整的状态转换图。

(3)74LS93之QD端的输出信号的频率是多少。

(4)虚线框内电路的名称是什么?简要说明它所起的作用。

5.分析图的计数器电路,说明这是多少进制的计数器。

十进制计数器74160的功能表见表5.3.4。

6.电路如图所示,假设初始状态QaQbQc=000。

(1)写出驱动方程、列出状态转换表、画出完整的状态转换图。

(2)试分析由FFa、FFb和FFc构成的是几进制的计数器。

(3)画出CP作用下Qa、、Qb、 Qc的波形图。

7.试用负边沿D触发器组成4位二进制异步加法计数器,画出逻辑图。

8.74LS161芯片接成图所示电路。

数字电子技术基础试卷A(电气工程和其自动化)

数字电子技术基础试卷A(电气工程和其自动化)

卷号:(A ) (2008年6月)湖北师范学院本科期末考试试卷数字电子技术基础考试范围全部章节命题人 皮大能院系 控制科学及工程系 考试形式 闭卷 课程类别 必修 学 期20081专业 电气工程及其自动化——————————————————————————————————— 一 、选择题(选择正确答案,并将其代号写在题干后面的括号里.答案选错或未选全者,该题不得分.每小题 1 分,共 10 分)1、图 1所示 逻 辑 电 路 为( )。

(a) “ 与非” 门 (b) “ 与” 门(c) “ 或” 门(d) “ 或 非” 门BC2、 场 效 应 管 门 电 路 如 图2 所 示, 该 电 路 为( )。

(a)“ 与 非” 门(b) “ 非” 门(c) “ 或” 门+UDDF3、逻辑图和输入A,B的波形如图3 所示,分析在t1 时刻输出F为( )。

(a) “1”(b) “0”(c) 任意t1=1AFBAB4、半加器的逻辑图如图4所示,指出它的逻辑式为( )。

(a) S=A⊕B C=AB(b) S=A B+A B C =A B(c) S=A⊕B C=ABABCS5、逻辑电路如图5所示,当A=“0”,B=“1”时,C脉冲来到后D触发器( )。

图2图3(a) 具有计数功能(b) 保持原状态(c) 置“0”(d) 置“1”B6、某数/模转换器的输入为8 位二进制数字信号(D7 ~ D0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为( )。

(a) 0.1V (b) 0.01V (c) 0.001V7、逻辑式F=A BC+ABC+A B C,化简后为( )。

(a) F=A B+B C (b) F=A C+AB (c) F=A C+BC8、如图6,二位二进制译码器的逻辑式为Y0=B A、Y1 =B A 、Y2 =B A、Y3 =BA,由逻辑式画出的逻辑电路为( )。

数字电子技术参考答案15.doc

数字电子技术参考答案15.doc

试卷A答案一、选择题(每小题2分,共20分)。

1-5 ABCDD 6-10 ABADA二、填空题(每空1分,共20分)。

1、143 10001111 2172、()()D=)++(+)(CBCADBAF+3、44、10111111 。

5、8K 或213。

6、n+;RS=0。

1n Q=SQ+R7、OC门。

8、__E2PROM__ __。

9、与、或阵列均可编程。

10、采样、保持、量化、编码。

11、多谐振荡器,单稳态电路、施密特电路。

12、U m/2n。

三、计算题(每小题5分,共20分)。

1、CA+F+==1++AABCBCB2、+F+++==A+CABCDEGAECDADEA3、∑F=BCD,9,7,5,4,3,2,1(=)15BC++BA+CBADCABCD 00 01 11 10 Array000111104、C B BD ABC D BC ABD D ABC F +++++== B四、(20分)方程部分共8分;图、表共8分;电路功能4分。

驱动方程:(4分)1;;;1;3213122131======K Q Q J Q K J K Q J n n n n状态方程:(4分)n 3n 2n 11n 3n 2n 1n 2n 1n 2n 11n2n 1n 31n 1Q Q Q Q Q Q Q Q Q Q Q Q Q Q =⊕=+==+++AB CD 00 01 11 10 00 01 11 10五、(20分)列出真值表10分,写出表达式5分,画出电路图5分。

设楼上开关为A,楼下开关为B,灯泡为Y。

并设A、B闭合时为1,断开时为0;灯亮时Y为1,灯灭时Y为0。

根据逻辑要求列出真值表。

1)真值表(10分)2)AY+=BABY⊕=AB3)电路图(5分)。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
8、设四位D/A转换器的满刻度输出电压30V,则输入数字量是1011时的输出模拟电压为( )V。
二、单项选择填空,每空2分(共20分)
1、编码(11111100.11010100)2421对应的十进制数为( )。
A.97.64B.86.54 C.96.74D.85.74
2、逻辑函数 且BC=0的卡诺图中,最小项和无关项个数分别为( )个。
武汉大学2014—2015学年度第二学期
《数字电子技术基础》试卷(A)
学号姓名院(系)分数
一、填空题,每空1分(共20分)
1.逻辑函数有多种表达方式,其中的四种为( ),( ),( )和( )。
2、(25.7)10=( )2=( )16。
3、可以实现线与功能的逻辑门电路包括( ),( )和( )。
4、JK触发器若J=K,则可实现( )触发器的功能;若J= ,则可实现( )触发器的功能。
附录
1、555定时器的逻辑引脚图和功能表
第3页共4页
2、74LS139的功能表
3、74HC151逻辑引脚图和功能表
4、74HC161逻辑引脚图和功能表
第4页共4页
所长签字:教学院长签字:
A.2.67VB.4VC.3.33VD.6.67V
9、在ADC工作过程中包括保持a、采样b、编码c和量化d四个过程,它们的先后次序应该是( )。
A.abcdB.bcda C.cbadD.badc
10、通常DAC中输出端运算放大器的作用是( )。
A.倒相B.放大C.积分D.求和
题2.4图题4.1图题4.2图
A.1000H-1FFFHB.2000H-2FFFHC.3000H-3FFFHD.4000H-4FFFH
7、VHDL语言中,下列标识符定义正确的个数有( )。
(1) my_counter (2) 2FFT (3) Sig_N (4) ALL_RST_ (5) return
A.2B.3 C.4D.5
8、用555定时器组成施密特触发器,当输入控制端引脚5外接8V电压时,回差电压为( )。(555定时器的功能表见附录)
2、试用集成计数器74HC161一块,数据选择器74HC151两块及适当的门电路组合设计一个序列信号发生器。序列输出信号依次为11001110101,以此循环反复。(74HC161和74HC151的引脚图和功能表见附录)
3、试用两片中规模通用集成电路555设计带延时的声音报警电路。当出现告警信号后1秒后才发声告警,要求给出延时环节相关元件的参数。(555的引脚图和功能表见附录) (提示:前一块555构成单稳触发器,后一块555构成多谐振荡器)
A.4, 2B.3,2 C.3, 3D.2, 4
3、下列说法正确的共有( )个。
(1)按制造门电路晶体管的不同,门电路可分为MOS型和双极型;
(2) TTL电路相对CMOS电路的特点是速度快,但功耗大;
(3) CMOS电路的静态功耗很小,主要是动态功耗;
(4) TTL器件驱动CMOS器件主要需要校验灌电流是否满足要求;
第2页共4页
3、电路如题4.3图所示,设初态均为0。试画出对应CP作用下Q0、Q1、φ1、φ2、φ3、φ4的波形(不考虑门的延迟,74LS139的功能表见附录) (8分)
题4.3图
五、分析设计题,每小题10分(共30分)
1、试用一片74HC151设计一个8421码的检码电路,要求当输入大于等于3且小于等于7时输出1,否则电路输出0。(74HC151的引脚图和功能表见附录)
A.1B.2 C.3D.4
4、已知题2.4图中的门电路是74系列的TTL门电路,则电路的输出电平是( )。
A.高电平B.高阻C.低电平D.无法判断
5、要将方波脉冲的周期扩展10倍,可采用( )。
A.10级施密特触发器B.10位二进制计数器
C.十进制计数器D.10位D/A转换器
第1页共4页
6、用4片4K×16的RAM构成4K×16的存储器,扩展后地址空间最高的一片4K×16的RAM的寻址范围是( )。
三、函数化简题,每小题5分(共10分)
1、代数法化简
2、卡诺图法化简F=∑m (3,6,8,9,11,12)+∑d (0,1,2,13,14,15)
四、分析简答题,(共20分)
1、分析题4.1图所示电路的逻辑功能,要求写出完整的步骤。(6分)
2、题4.2图中为用TTL电路驱动CMOS电路的实例,试计算上拉电阻的取值范围,TTL与非门在VOL≤0.2V时最大输出电流为10mA,输出管截止时有100μA电流,CMOS门输入电流可忽略,要求加到CMOS或非门的电压VIH≥4.2V,VIL≤0.2V,电源电压为5V。(6分)
5、5位环形和扭环形计数器,若初态均为10110(低位在左),则26个CP后环形计数器的并行输出为( ),扭环计数器的并行输出为( )。
6、128K×16的只读存储器,其寻址地址线数目是( )根,字长是( )位,字数是( ),总容量是( )。
7、可以实现更大规模逻辑电路的可编程器件主要包括( )和( )。
相关文档
最新文档