南昌大学2010级计算机组成原理试卷(A卷)_1
2022年南昌大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)
2022年南昌大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、主存储器主要性能指标有()。
1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是2、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。
A.8MB.16MBC.16MD.8MB3、完整的计算机系统应该包括()。
A.运算器、存储器、控制器B.外部设备和主机C.主机和应用程序D.主机、外部设备、配套的软件系统4、下列关于计算机操作的单位时间的关系中,正确的是()。
A.时钟周期>指令周期>CPU周期B.指令周期CPU周期>时钟周期C.CPU周期>指令周期>时钟周期D.CPU周期>时钟周期>指令周期5、()可区分存储单元中在放的是指令还是数据。
A.存储器B.运算C.用户D.控制器6、某总线共有88根信号线,其中数据总线为32根,地址总线为20根,控制总线36根,总线工作频率为66MHz、则总线宽度为(),传输速率为()A.32bit 264MB/sB.20bit 254MB/sC.20bit 264MB/sD.32bit 254MB/s7、总线的半同步通信方式是()。
A.既不采用时钟信号,也不采用握手信号B.只采用时钟信号,不采用握手信号C.不采用时钟信号,只采用握手信号D.既采用时钟信号,又采用握手信号8、某计算机的指令流水线由4个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90ns,80ns、70ns和60ns,则该计算机的CPU时钟周期至少是)()。
A.90nsB.80nsC.70nsD.60ns9、同步控制是()。
A.只适用于CPU控制的方式B.由统一时序信号控制的方式C.所有指令执行时问都相同的方式D.不强调统一时序信号控制的方式10、下列选项中,用于设备和设备控制器(I/O接口)之间互连的接口标准是()。
2010年计算机组成原理考研试题及解答
2010年全国硕士研究生入学统一考试计算机专业计算机组成原理课程试题一、单项选择题:1~40小题,每小题2分,共80分。
在每小题给出的四个选项中,请选出一项最符合题目要求的。
12. 下列选项中,能缩短程序执行时间的措施是Ⅰ. 提高CPU时钟频率,Ⅱ. 优化数据通路结构,Ⅲ. 对程序进行编译优化A. 仅Ⅰ和Ⅱ,B. 仅Ⅰ和Ⅲ,C. 仅Ⅱ和Ⅲ,D. Ⅰ、Ⅱ和ⅢD:提高CPU时钟频率会使机器执行指令的运行速度更快,对程序进行编译优化可以有效地减少指令条数,优化数据通路结构可以改进某些指令的运行效率,3者都有利于缩短程序的执行时间。
13. 假定有4个整数用8位补码分别表示为r1=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是A. r1× r2B. r2× r3C. r1× r4D. r2× r4B:8位寄存器能保存的补码整数的范围是-128~+127,r1中的数值是-2,r2中的数值是-14,r3中的数值是-112,r4中的数值是-8,则4个运算会发生溢出的是r2×r3。
14. 假定变量i、f和d的数据类型分别为int、float和double(int用补码表示,float 和double分别用IEEE754单精度和双精度浮点数据格式表示),已知i=785,f=1.5678e3,d=1.5 e100。
若在32位机器中执行下列关系表达式,则结果为“真”的是(Ⅰ)i==(int)(float)i (Ⅱ)f==(float)(int)f(Ⅲ)f==(float)(double)f (Ⅳ)(d+f)-d== fA. 仅Ⅰ和ⅡB. 仅Ⅰ和ⅢC. 仅Ⅱ和ⅢD. 仅Ⅲ和ⅣB:(II)运算会丢掉浮点数的小数部分,(IV)运算过程中可能有误差使其不相等,(I)和(III)则不存在问题。
15. 假定用若干个2k×4位芯片组成一个8 k×8位的存储器,则地址0B1FH所在芯片的最小地址是A. 0000HB. 0600HC. 0700HD. 0800HD:一个8 k×8位的存储器可以由8片2k×4位的存储器芯片组成,则每2k存储空间的起始地址为0000H、0800H、1000H、1800H,因此0B1FH所在芯片的最小地址是0800H。
计算机组成原理期末考试及答案
计算机组成原理期末考试及答案A卷基础知识(50分)1、名词解释(10分)机器字长SRAMEPROM指令系统微指令2、选择题(10分)1)设字长32位,使⽤IEEE格式,则阶码采⽤______表⽰。
A.补码B. 原码C. 移码D. 反码2) 四⽚74181ALU和⼀⽚74182CLA器件相配合,具有如下进位传递功能______。
A.形波进位B. 组内先⾏进位,组间先⾏进位C.组内先⾏进位,组间⾏波进位D. 组内形波进位,组间先⾏进位3) 某SARM芯⽚,其存储容量为64K×16位,该芯⽚的地址线数⽬和数据线数⽬分别是___。
A. 16, 16 B .16, 64, C. 64, 8 D. 64, 164)单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常需采⽤______。
A. 堆栈寻址⽅式B. ⽴即寻址⽅式C. 隐含寻址⽅式D. 间接寻址⽅式微5)程序控制器中,机器指令与微指令的关系是______。
A.每⼀条机器指令由⼀条微指令来执⾏B.⼀段机器指令组成的程序可由⼀条微指令执⾏C.⼀条微指令由若⼲条机器指令组成D. 每⼀条机器指令由⼀段⽤微指令编成的微程序来解释执⾏3、填空题(10分)1)存储___①___并按__②____顺序执⾏,这是冯?诺依曼型计算机的⼯作原理。
2)相联存储器是按③访问的存储器。
3) 主存与cache的地址映射有__④___、⑤、⑥三种⽅式。
4)通常指令编码的第⼀个字段是⑦。
5) 异步通信⽅式可分为⑧、⑨、⑩三种类型。
4、问答题(20分)1)在计算机中,为什么要采⽤多级结构的存储器系统2)简述CPU的功能.3)试⽐较⽔平型微指令与垂直型微指令。
4)简述总线集中控制的优先权仲裁⽅式。
⼆、综合应⽤(50分)1、已知X=-0.1101,Y=0.1011,试⽤补码⼀位乘法计算X×Y (15分)2、指令格式如下所⽰。
OP为操作码字段,试分析指令格式特点。
计算机组成原理试卷A卷.doc
计算机组成原理试卷A卷、选择题(共20题,每题2分,共40分,将答案写在下列表格中)。
1A -(2,4-1)B -(215-1)C -(2I5+1)D -(2,4+1)2、交叉存储器实质上是一种多模块存储器,它用()方式执行多个独立的读写操作。
A资源重复B资源共享C流水式并行D顺序3、某DRAM芯片,具存储容量为2MX16位,该芯片的地址线和数据线的数目是()。
A 20, 16B 16, 2C 2, 16D 21, 164、常用的虚拟存储系统由()两级存储器组成,其中辅存是大容屋的磁表面存储器。
A通用寄存器-cache B cache-辅存C主存■辅存 D cache-主存5、用于对某个寄存器中操作数的寻址方式为()。
A寄存器直接B间接C寄存器间接D直接6、程序控制类的指令功能是()。
A进行算术运算和逻辑运算B进行主存与CPUZ间的数据传送C进行CPU和I/O设备Z间的数据传送D改变程序执行的顺序7、在集中式总线仲裁中,()方式响应时间最快。
A计数器定时查询方式B电路故障C独立请求方式D菊花链方式8、某计算机字长16位,其存储容量为256MB,若按单字编址,它的寻址范围是()。
A 0—128MB B 0—64MBC 0—64MD 0—128M9、岂接映射cache的主要优点是实现简单。
这种方式的主要缺点是()。
A cache中的块数随著主存容量增大而线性增加B它的存取时间人于其它cache映射方式C如果使用屮的2个或多个块映射到cache同一行,命屮率则下降D它比其他cache映射方式价格更贵10、主存贮器和CPU之间增加cache的目的是()。
A扩大主存贮器容量B既扩大主存贮器容量,乂扩大CPU中通用奇存器的数量C扩•大CPU屮通用寄存器的数量D解决CPU和主存之间的速度匹配问题11、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。
设浮点数的阶码和尾数均采用补码表示,H•位数分别为5位和7位(均含2位符号位)。
2010-2011-2《计算机组成原理》A卷答案(智爱娟)
洛阳师范学院2010—2011学年第二学期期末考试网络工程专业2008级《计算机组成原理》课程(A)卷参考答案及评分标准一、单项选择题(共10题,每题1分,共10分)参考答案:1.D2.B3.B4.D5.C6.D7.B8.B9.D 10.C评分标准:1.答对给1分。
2.在选项上打“√”或将字母写在括号里均可得分。
二、判断题。
(共10题,每题1分,共10分)参考答案:1.×2.×3.× 4 .×5.×6.×7.√8.√9.√10.√评分标准:1.答对给1分。
2.结果正确表述方式不同不影响得分。
如“√”用“正确”、“T”、“对”、“Ture”等表述均可得分。
三、简答题(共4题,每题5分,共20分)参考答案及评分标准:1.答:计算机硬件、系统软件和应用软件构成了计算机系统的三个层次结构。
(1)硬件系统是最内层的,它是整个计算机系统的基础和核心。
..............1分(2)系统软件在硬件之外,为用户提供一个基本操作界面。
......................1分(3)应用软件在最外层,为用户提供解决具体问题的应用系统界面。
......1分通常将硬件系统之外的其余层称为虚拟机。
各层次之间关系密切,上层是下层的扩展,下层是上层的基础,各层次的划分不是绝对的。
....................................2分说明:答从下至上分为微程序设计级、机器语言级、操作系统级、汇编语言级、高级语言级给满分,答对一级给1分。
2.答:刷新:对DRAM定期进行的全部重写过程。
..............................................2分常用的刷新方法有三种:(1)集中式:在最大刷新间隔时间内,集中安排一段时间进行刷新,存在CPU 访存死时间。
................................................................................................................1分(2)分散式:在每个读/写周期之后插入一个刷新周期,无CPU访存死时间。
计算机组成原理试题及答案(考试资料)(K12教育文档)
计算机组成原理试题及答案(考试资料)(word版可编辑修改)编辑整理:尊敬的读者朋友们:这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望(计算机组成原理试题及答案(考试资料)(word版可编辑修改))的内容能够给您的工作和学习带来便利。
同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。
本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为计算机组成原理试题及答案(考试资料)(word版可编辑修改)的全部内容。
组成1一、选择题 (每小题选出一个最合适的答案,每小题2分,共20分)1、若十进制数为37。
25,则相应的二进制数是().(A)100110.01 (B)110101.01 (C) 100101。
1 (D)100101.012、若[x]反=1.1011,则x=(A)—0。
0101 (B)—0.0100 (C)0。
1011 (D)-0。
10113、某机器字长16位,含一位数符,用补码表示,则定点小数所能表示的最小正数是()。
(A)2-15 (B)216 (C)2-1 (D)1-2-154、若采用双符号位补码运算,运算结果的符号位为10,则()。
(A)产生了负溢出(下溢) (B)产生了正溢出(上溢)(C)运算结果正确,为负数(D)运算结果正确,为正数5、在用比较法进行补码一位乘法时,若相邻两位乘数yiyi+1为01时,完成的操作是()。
(A)无 (B)原部分积+[X]补,右移一位(C)原部分积+[-X]补,右移一位(D)原部分积+[Y]补,右移一位6、堆栈指针SP的内容是( ).(A)栈顶地址 (B)栈底地址(C)栈顶内容(D)栈底内容7、在寄存器间接寻址方式中,操作数是从( ).(A)主存储器中读出 (B)寄存器中读出(C)磁盘中读出(D)CPU中读出8、在微程序控制器中,一条机器指令的功能通常由( )。
计算机组成原理试题集(含答案)
计算机组成原理试题二
一、选择题(共20分,每题1分)
1.CPU响应中断的时间是_C_____。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
2.下列说法中___c___是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;
C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;
24.异步控制常用于(A)作为其主要控制方式。
A.在单总线结构计算机中访问主存与外围设备时 B.微型机的CPU控制中
C.组合逻辑控制的CPU中 D.微程序控制器中
25.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。
A、立即寻址
B、变址寻址
C、间接寻址
D、寄存器寻址
二、判断题(判断下列各题的正误。对的打“√”,错的打“×”,若错误必须加以改正。每题1分,计10分)
7、主存储器中采用双译码结构的主要目的是提高存取速度。×
8、集中式总线控制中,定时查询方式下,各设备的优先级是固定不变的。×
9、引入虚拟存储系统的目的是提高存储速度。×
10、DMA方式进行外设与主机交换信息时,不需要向主机发出中断请求。×
11、CPU以外的设备都称外部设备。×
12、第三代计算机所用的基本器件是晶体管。×
1、存储单元是存放一个二进制信息的存贮元。×
2、计算机辅助设计简称CAD。√
3、集中式总线控制中,定时查询方式的响应速度最快。×
4、主程序运行时何时转向为外设服务的中断服务程序是预先安排好的。×
5、时序电路用来产生各种时序信号,以保证整个计算机协调地工作。√
6、采用下址字段法控制微程序执行顺序的微程序控制器中,一定要有微程序计数器。×
计算机组成原理2010-2011(A)参考答案
0.01111
(1 分)
1 1 11 11 011
0.0111
(1 分) (1 分)
0.011
0.01
(1 分)
011 0011 0.0 0011 10011
(1 分)
0.
(1 分)
X*Y=0.0110110011
(1 分)
四、计算题二(本题 8 分)
假设相对寻址的转移指令占两个字节,第一个字节是操作码和寻址方式,第二个字节是相对偏移量,用补码表 示。若当前转移指令的第一个字节所在地址为 0019H,且 CPU 每取出一个字节指令便会自动执行(PC)+1PC 操 作。试问:若转移的目标地址分别为 0006H 和 00025H 时,转移指令第二个字节的内容是什么?
第 2 页 共 6 页
五、计算题三(本题 9 分)
有一个 64K×16 位的存储器, 由 16K×1 位的 DRAM 芯片 (芯片内是 128×128 结构) 构成, 存储器读/写周期为 500ns。 试问: (1) (3 分)需要多少 DRAM 芯片? (2) (3 分)采用异步刷新方式,如果单元刷新间隔不超过 2ms,则刷新信号周期是多少? (3) (3 分)如果采用集中式刷新,存储器刷新一遍最少要用多少时间? 答: (1)64K×16/16K×1=64 片(3 分) (2)2ms/128=15.625us(3 分) (3)128*500ns=64us(3 分)
第 3 页 共 6 页
用于存放要访问存储器的地址,ALU 为算术逻辑运算单元,用于进行算术运算和逻辑运算。DA1 和 DA2 为两个暂 存器,用于存放要送给 ALU 运算的数据,R0~Rn 为通用寄存器,可存放中间数据或结果;IR 用于存放当前要运行 的指令。
计算机组成原理2010试题A参考答案
2010计算机组成原理A卷答案及评分标准一、单项选择题1、C2、C3、B4、C5、B6、D7、A8、C9、A 10、B二、填空题1、111002、工作周期、时钟周期、工作脉冲3、MAR、MDR4、集中刷新、分散刷新、异步刷新5、控制存储器三、名词解释题规格化浮点数:指浮点数的尾数部分用带符号定点小数表示,当R=2时,尾数的绝对值满足0.5=<|M|<1(即小数点后第一位不为零)的浮点数称为规格化浮点数。
接口:泛指两个部件的交接部分。
微程序:由若干条微指令组成一段微程序,用来解释执行一条机器指令。
虚拟存储器:依靠操作系统的支持来实现的,为用户提供一个比实际内存大的可访问存储器空间,即在软件编程上可使用的存储器,称为虚拟存储器。
硬件中断:指由某个硬件中断请求信号引发的中断。
四、简答题1、1)设备数据准备好,外设发DMA请求;DMA控制逻辑向CPU发出MDA请求。
2)CPU响应DMA请求后,让出总线控制权;DMA控制器接管总线进行数据传输。
3)DMA控制总线进行数据传输:送主存地址,发读写命令。
4)DMA用一个存储周期传送数据,结束后将主存地址加1,指向下一个存储单元。
5)判断是否传送结束,如果传送结束,发传送结束信号,让出总线控制权。
2、参见新教材P141。
3、因为k=4,则设r=3,组成7位校验码:1 2 3 4 5 6 7P1P2 1 P3 1 0 0 (1分)(P1A1A2A4)P1 1 1 0 P1=0 (1分)(P2A1A3A4)P2 1 0 0 P2=1 (1分)(P3A2A3A4)P3 1 0 0 P3=1 (1分)校验码为:0111100 (1分)4、(略)五、应用题1、解:X=-0.1101, Y=0.1011 (2分)[X]原=1.1101, [Y]原=0.1011 (2分)设置初值:A = 00.0000B = |X| = 00.1101C = |Y| = .1011 (1分)步数条件操作 A C Cn00.0000 . 10111)Cn=1 +B + 00.110100.1101——〉00.0110 1. 101 (1分)2)Cn=1 +B + 00.110101.0011——〉00.1001 11. 10 (1分)3)Cn=0 +0 + 00.000000.1001——〉00.0100 111. 1 (1分)4)Cn=1 + B + 00.110101.0001——〉00.1000 1111. (1分)[XY]原=1. 10001111 (1分)2、解:1)所需SRAM芯片数= 4片(1分)2)所需EPROM芯片数=2片(1分)3)CS0=A15 A14 A13 A12 A11 (1分)CS1= A15 A14 A13 A12 A11 (1分)CS2= A15 A14 A13 A12 A11 (1分)CS3= A15 A14 A13 A12 A11 (1分)4)存储器逻辑图(4分)3、解:(1)指令流程图(6分)FT:FT0 M->IR, PC+1->PCST:ST0 R1->MARST1 R1+1-> R1ST2 M->MDR->CDT:DT0 R0->MARET:ET0 C ->MDRET1 MDR->MET2 PC->MAR(2) ST0操作时间表:R1->MAR (4分)R1-> AS3S2S1S0MDMT+1P CPMARCPT(P)。
2010-2011-1《计算机组成原理》试卷A
………………………………密………………………………封………………………………线………………………………洛阳师范学院2010—2011学年第一学期期末考试计算机科学与技术、软件工程、网络工程专业2008、2009、2010专升本级计算机组成原理试卷(A卷)一、单项选择题(每小题1分,共10分)1.下列描述中正确的是()。
A)控制器能分析并执行指令及存储结果B)所有的数据运算都在CPU的控制器中完成C)将一部分软件永恒地存于只读存储器中称为固件D)计算机能直接执行的是汇编语言程序2.四片74181ALU和一片74182CLA器件相配合,具有如下进位传递功能()。
A)行波进位B)组内先行进位,组间先行进位C)组内串行进位,组间先行进位D)组内先行进位,组间串行进位3.I/O与主机的信息交换采用中断方式的特点是()。
A)CP U与设备串行工作,传送与主程序串行工作B)CPU与设备并行工作,传送与主程序串行工作C)CP U与设备并行工作,传送与主程序并行工作D)CPU与设备串行工作,传送与主程序并行工作4.断电后,下列有关半导体存储器的说法中正确的是()。
A)RAM的数据不会消失B)EPROM的数据会消失C)ROM的数据不会消失D)EEPROM的数据会消失5.磁盘存储器的等待时间是指()。
A)磁盘旋转1/ 3周所需的时间B)磁盘旋转半周所需的时间C)磁盘旋转2/3周所需的时间D)磁盘旋转一周所需的时间6.若操作数由指令中指定的寄存器给出,则寻址方式是()。
A)基址寻址方式B)寄存器变址方式C)寄存器直接寻址方式D)寄存器间接寻址方式7.在执行I/O数据传送操作之前,需要主机不断测试该设备的有关状态,只有当设备状态满足给定条件时,才能执行数据传送。
则这种传送方式称为()。
A)程序中断控制方式B)DMA方式C)程序查询控制方式D)通道控制方式8.某计算机对I/O地址采用单独编址方式,则CPU访问I/O设备可以采用()。
2010-2011-1《计算机组成原理》A卷答案
洛阳师范学院2010—2011学年第一学期期末考试计算机科学与技术、软件工程、网络工程专业2008、2009、2010专升本级《计算机组成原理》课程(A)卷参考答案及评分标准一、单项选择题(每题1分,共10分)参考答案:1.C2.B3.B4.C5.B6.C7.C8.A9.A 10.C 评分标准:1.答对给1分。
2.在选项上打“√”或将字母写在括号里均可得分。
二、判断题。
(每题1分,共10分)参考答案:1.√2.×3.√ 4 .√5.√6.×7.√8.√9.√10.√评分标准:1.答对给1分。
2.表述方式不同不影响得分。
如“√”用“正确”、“T”、“对”、“Ture”等表述均可得分。
三、简答题(每题6分,共18分)参考答案及评分标准:1.答:冯•诺依曼计算机的特点是:(以下每条1分)(1)计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成;(2)指令和数据以同同等地位存放于存储器内,并可以按地址访问;(3)指令和数据均用二进制表示;(4)指令由操作码、地址码两大部分组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的位置;(5)指令在存储器中顺序存放,通常自动顺序取出执行;(6)机器以运算器为中心(原始冯•诺依曼机)。
2.答:(以下每条2分)(1)总线是一种能由多个部件分时共享的公共信息传送线路。
(2)总线传输的特点是:某一时刻只允许有一个部件向总线发送信息,但多个部件可以同时从总线上接收相同的信息。
(3)为了减轻总线负载,总线上的部件应通过三态驱动缓冲电路与总线连通。
3.答:(以下每条2分)(1)存储器的层次结构主要体现在Cache-主存和主存-辅存这两个存储层次上。
(2)Cache-主存层次在存储系统中主要对CPU访存起加速作用,主存-辅存层次在存储系统中主要起扩容作用。
从整个存储系统来看,就达到了速度快、容量大、位价低的优化效果。
(3)主存与CACHE之间的信息调度功能全部由硬件自动完成。
南昌大学历年期末考卷计算机组成选择题
1.用n+1位长度(其中1位符号位)表示定点整数时,所能表示的数值范围是:(B)A.1≤≤nN20-01-≤≤+n2N B. 1C.10-<<n2N01-2<<+nN D.12.若[X]补=11110011,则[-X]补=(D)A.11110011B.01110011C.00001100D.000011013.主存储器和CPU之间增加高速缓冲存储器的目的是(A)A.解决CPU和主存之间的速度匹配问题B.扩大主存储器的容量C.扩大CPU中寄存器的数量D.既扩大主存容量又扩大CPU寄存器数量4.单地址指令中为了完成两个数的运算,除地址码指明的一个操作数外,另一个数常采用( C )A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式5.下列因素中,与cache的命中率无关的是(A)A.主存的存取时间B.块的大小C.Cache的组织方式D.Cache的容量6.在总线仲裁中,对电路故障最敏感的是(A)A.菊花链方式B.独立请求方式C.计数器定时查询方式D.分布式仲裁7.微程序控制要比硬布线控制速度慢,主要是因为增加了从(B)读取指令的时间A.主存储器B.控制存储器C.高速缓存D.指令寄存器8.在调频制记录方式中,是利用(D)来写0或1。
A.电平高低的变化B.电流幅值的变化C.电流相位的变化D.电流频率的变化9.DMA方式的数据交换不是由CPU 执行一段程序来完成,而是( D)之间建立一条直接数据通路,即由硬件来实现的。
A.CPU与主存之间B.外设与外设之间C.外设与CPU 之间D.外设与主存之间10.中断向量地址是(C)A.子程序入口地址B.中断服务子程序入口地址C.中断服务子程序入口地址指示器D.剩余程序入口地址11.在底数为2而尾数是原码的浮点数表示中,下列符合传统规格化要求的是()。
A.0.0000110×20B.0.0100011×2-2C.1.0100011×2-4D.1.1100110×2112.若使用变形补码进行运算,则发生上溢的特征是,双符号位为()。
完整word版计算机组成原理十套试题选择填空答案
本科生期末试卷(一)一、选择题(每小题1分,共15分)1从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于( B)计算机。
A 并行B 冯诺依曼C 智能D 串行·2某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为(A)。
31303130 -(2 D C -(2 -(2 -1) B -(2+1) -1) A+1)3以下有关运算器的描述,( C )是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算4 EEPROM是指(D)。
A 读写存储器B 只读存储器C 闪速存储器D 电擦除可编程只读存储器5常用的虚拟存储系统由(B)两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存B 主存-辅存C cache-辅存D 通用寄存器-cache6 RISC访内指令中,操作数的物理位置一般安排在(D)。
A 栈顶和次栈顶B 两个主存单元一个主存单元和一个通用寄存器 CD 两个通用寄存器7当前的CPU由(B)组成。
A 控制器B 控制器、运算器、cacheC 运算器、主存D 控制器、ALU、主存8流水CPU是由一系列叫做“段”的处理部件组成。
和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(A)。
A 具备同等水平B 不具备同等水平C 小于前者D 大于前者9在集中式总线仲裁中,(A)方式响应时间最快。
A 独立请求B 计数器定时查询C 菊花链10 CPU中跟踪指令后继地址的寄存器是( C)。
A 地址寄存器B 指令计数器C 程序计数器D 指令寄存器11从信息流的传输速度来看,( A )系统工作效率最低。
A 单总线B 双总线C 三总线D 多总线12单级中断系统中,CPU一旦响应中断,立即关闭( C )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
A 中断允许B 中断请求请求 DMA D 中断屏蔽 C13安腾处理机的典型指令格式为( C)位。