实验三 8位算术逻辑运算实验
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
实验一 讲解结束 实验开始
二、实验环境
硬件:DVCC-C8JH 实验箱。
三、实验内容
1、算术逻辑运算功能发生器 74LS181(U31、U32) 以手动方式用二进制开关S3、S2、S1、S0、CN、M来 模拟74LS181(U31、U32)的功能控制信号S3、S2、 S1、S0、CN、M ; 2、其它电平控制信号以手动方式用二进制开关 LDDR1、LDDR2、ALUB、SWB来模拟 3、通过跳线器切换,其中ALUB`、SWB`为低电平 有效,LDDR1、LDDR2为高电平有效。 另有信号T4为脉冲信号,在手动方式下进行实验时, 只需将跳线器J23上T4与手动脉冲发生开关的输出端 SD相连,按动手动脉冲开关,即可获得实验所需的单
⑴ 连接线路,仔细查线无误后,接通电源。
⑵ 用二进制数码开关KD0~KD7向DR1和DR2寄存器置数。方法:关闭 ALU输出三态门(ALUB`=1),开启输入三态门(SWB`=0),输入脉冲 T4按手动脉冲发生按钮产生。
六、 实 验 数 据
七、思考题
1、在向DR1和DR2寄存器置数时S3、S2、S1、 S0、M、Cn如何设置? 2、DR1置数完成后,如果不关闭控制端, LDDR1会怎样? 3、为什么在读取74LS181的输出结果时要打开 输出三态门的控制端ALUB’ ?
四、 实 验 线 路 连 接
四、实验线路连接(续)
本实验用到4个主要模块:⑴低8位运算器模块,⑵数 据输入并显示模块,⑶数据总线显示模块,⑷功 能开关模块(借用微地址输入模块)。 根据实验原理详细接线如下: ⑴ ALUBUS连EXJ3; ⑵ ALUO1连BUS1; ⑶ SJ2连UJ2; ⑷ 跳线器J23上T4连SD; ⑸ LDDR1、LDDR2、ALUB、SWB四个跳线器拨在左 边(手动方式); ⑹ AR跳线器拨在左边,同时开关AR拨在“1”电平。
实验一 8位算术逻辑运算实验
1
实验目的要求
2
实验环境
3 4 5
实验内容 实验线路连接 实验步骤
7
6
思考题
实验数据
一、实验目的要求
1、掌握算术逻辑运算器单元ALU(74LS181)的工 作原理。 2、掌握简单运算器的数据传送通路组成原理。 3、验证算术逻辑运算功能发生器74LSl8l的组合功 能。 4、按给定数据,完成实验指导书中的算术/逻辑 运算。 。 参见《计算机组成原理实验指导书》