《数字电路》复习题

合集下载

数字电路复习题

数字电路复习题

单项选择题1.下列表示与十六进制(AA)H 等值的数是( C )。

A (160) 10 B (276) 82D (251) 8 2. 如图1所示TTL 门电路,F(A,B)的逻辑为( A )。

A.F=A ⊕B B.F=A BC.F=ABD.F=A图1 3. 逻辑电路如右图,函数式为( A )。

A 、F=AB +C ; B 、F=AB +C ; C 、F=; D 、F=A+BC 图2 4.n 个变量可以构成 ( C )个最小项。

A.nB.2nC.2nD.2n-15.已知逻辑函数 C B C A AB Y ++=与其相等的函数为( D )。

A. C A AB + C. C B AB + D. C AB +6. 采用OC门主要解决了( B ) A .TTL 与非门不能相与的问题 B. TTL与非门不能线与的问题 C. TTL与非门不能相或的问题 D. TTL与非门不能相加的问题7.八路数据选择器,其地址输入(选择控制)端有( C )个。

A. 1 B. 2 C. 3 D. 88. 只能按地址读出信息,而不能写入信息的存储器为( B )。

A.RAMB.ROMC.PROMD.EPROM 9.单稳态触发器的输出状态有( A )。

A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态10.T 触发器,在T=1时,加上时钟脉冲,则触发器 ( B )。

A .保持原态 B. 翻转 C.置1 D. 置0 填空题1.将八进制(123)8数转换为等值的十六进制数是___(53)H____________。

2.写出二进制数(-1001)2的原码和补码_______11001____、_10111___________。

B FF3.集电极开路门的输出端____可以_____直接相连,以实现线与逻辑关系。

4.存储容量为4K×8位的RAM存储器,其地址线为___12________条、数据线为_________8___条。

数字电路-期末考试复习题及答案

数字电路-期末考试复习题及答案

数字电路-期末考试复习题及答案题目1题目描述请简要解释什么是布尔代数。

答案布尔代数是一种数学结构和符号系统,用来分析和操作逻辑表达式和逻辑函数。

题目2题目描述请说明什么是逻辑门。

答案逻辑门是用来实现布尔代数运算的电子元件,根据输入信号的不同组合产生不同的输出信号。

题目3题目描述请列举并解释四种常见的逻辑门。

答案1. 与门 (AND Gate):输出为真仅当所有输入都为真。

2. 或门 (OR Gate):输出为真当至少有一个输入为真。

3. 非门 (NOT Gate):输出为真当输入为假,反之亦然。

4. 异或门 (XOR Gate):输出为真当输入中只有一个为真。

题目4题目描述请简述卡诺图的作用。

答案卡诺图是一种通过绘制格子状图表来简化逻辑函数的工具。

它可以帮助找到最简约的逻辑表达式,并减少数字电路的复杂性。

题目5题目描述请解释什么是时序逻辑和组合逻辑。

答案时序逻辑是一种根据输入信号的不同时间顺序产生不同输出的逻辑电路。

组合逻辑是仅根据输入信号的当前状态产生输出的逻辑电路。

题目6题目描述请说明同步电路和异步电路的区别。

答案同步电路中的各个部件在时钟信号的控制下按照一定的顺序工作。

异步电路中的各个部件则不受时钟信号的控制,可以独立工作。

题目7题目描述请列举至少三个常见的数字电路应用。

答案1. 计算机内存2. 数字时钟3. 数据传输和存储系统以上是数字电路期末考试复习题的部分内容,希望能帮助你进行复习。

数字电路复习试题

数字电路复习试题

模拟一一、填空题(共20分,每空1分)1.(1011101)2=()8=()16=()10=()8421BCD。

2.逻辑函数L= A B C D+A+B+C+D = 。

3.在逻辑代数中,基本逻辑运算有三种:________、_______、________。

写出逻辑函数的四种表示方法:________、_______、________和________。

4.三态门输出的三种状态分别为:、和。

5.RS触发器的约束条件RS=0表示不允许出现R=且S=的输入。

6.对于T触发器,若原态Q n=0,欲使新态Q n+1=0,应使输入T= 。

7.存储容量为1K×4的RAM存储器,其地址线为条,数据线为条。

二、选择题(共30分,每题3分)1.若原函数式为Y=A(B+C),则其对偶式为()。

(A)ABC (B)A+BC (C)A B+C (D)A +B C2.在四变量卡诺图中,逻辑上不相邻的一组最小项是()A.m1和m3B.m4和m6C.m5和m13D.m2和m83.半加器的和输出端与输入端的逻辑关系是()A.与非B.或非C.与或非D.异或4.TTL集成电路74LS138是3-8线译码器,输出低电平有效。

若输入A2A1A0=101时,其输出Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0为()。

A.00100000 B.11011111 C.11110111 D.000001005.存储8位二进制信息要个触发器。

A.2B.3C.4D.86.一个八选一的数据选择器,其地址输入(选择控制输入)端有个。

A.2B.3C.4D.87.4位移位寄存器,串行输入时经个脉冲后,4位数码全部移入寄存器中。

A.1B.2C.4D.88.若在编码器中有50个编码对象,则要求输出二进制代码位数为位。

A.5B.6C.10D.509.N个触发器可以构成最大计数长度(进制数)为的计数器。

A.NB.2NC.N2D.2N10.下列逻辑电路中为时序逻辑电路的是。

10套数字电路复习题带完整答案

10套数字电路复习题带完整答案

Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。

b .寄存器只能存储小量数据,存储器可存储大量数据。

c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。

数字电路复习题

数字电路复习题

数字电路复习题(选择、填空、判断)第一章数制与码制选择题1.与十进制数(53)10等值的数为(A )A.(100111)2B.(110101)2C.(25 )16D.(33)162.十进制数25用8421BCD码表示为(B )A.10101B.00100101C.11001D.101010003.在下列一组数中,最大数是(C )A.(258)10B.(100000010)2C.(103)16D.(001001011000)8421BCD4.十----二进制转换:(25.7)10=(C )2A.11011.1011B.11001.1001C.11001.1011D.11011.10015.将十进制数35表示为8421BCD码是(C )A.100011B.100011C.110101D.11010006.将二进制数11001.01转换为十进制数是(B )A.20.25B.25.25C.25.2D.25.17.十——二进制转换:(117)10=(A )2A.1110101B.1110110C.1100101D.110101判断题1.数字信号是离散信号,模拟信号是连续信号。

(√)2.格雷码具有任何相邻码只有一位码元不同的特性。

(√)3.8421码又称BCD码,是十进制代码中最常用的一种。

8421码属于恒权码。

(√)4.直接对模拟量进行处理的电子线路称为数字电路。

(X )填空题1.自然界物理量按其变化规律的特点可分为两类,为模拟量和数字量。

2. 数字信号的特点是在时间上和数量上都是离散变化的。

3.(167)10=(10100111)2 =(000101100111)8421BCD。

4.(193)10=(C1 )16 =(000110010011 )8421BCD。

5.二进制数01011001对应的十六进制数(59 )16 ,表示十进制数是89 。

6.BCD余3码100001011001对应的十进制数526 ,表示成BCD8421码是010********* 。

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案

数字电子技术复习题及参考答案一、单选题1、以下式子中不正确的是()A.1AAB.AAAC.ABABD.1A12、在数字电路中,稳态时三极管一般工作在()状态。

在图示电路中,若ui0,则三极管T(),此时uo=()A.放大,截止,5VB.开关,截止,3.7VC.开关,饱和,0.3VD.开关,截止,5V3、N个变量可以构成()个最小项。

A.NB.2NC、2ND、2N-14、图中电路为TTL门电路,为了使输出等于,选择正确答案()。

A.正确,错误,错误B.正确,错误,正确C.正确,正确,正确D.正确,正确,错误5、TTL门电路输入端悬空时,应视为();(高电平,低电平,不定)。

此时如用万用表测量其电压,读数约为()(3.5V,0V,1.4V)。

A.不定B.高电平,3.5VC.低电平,0VD.高电平,1.4V6、一个64选1的数据选择器有()个选择控制信号输入端。

A.6B.16C.32D.647、设计计数器时应选用()。

A.锁存器B.边沿触发器C.同步触发器D.施密特触发器8、欲将频率为f的正弦波转换成为同频率的矩形脉冲,应选用()。

A.多谐振荡器B.施密特触发器C.单稳态触发器D.T'触发器9、一片64k某8存储容量的只读存储器(ROM),有()。

A.64条地址线和8条数据线B.64条地址线和16条数据线C.16条地址线和8条数据线D.16条地址线和16条数据线10、ROM必须在工作()存入数据,断电()数据;RAM可以在工作中()读写数据,断电()数据。

A.中,不丢失;随时,将丢失B.前,不丢失;随时,将丢失C.前,不丢失;随时,不丢失D.前,丢失;随时,将丢失11、若逻辑表达式FAB,则下列表达式中与F相同的是()A.FABB.FABC.FABD.不确定12、下列电路中,不属于组合电路的是:()A.数字比较器;B.寄存器;C.译码器;D.全加器;13、不能用来描述组合逻辑电路的是:()A.真值表;B.卡诺图;C.逻辑图:D.驱动方程;14、利用中规模集成计数器构成任意进制计数器的方法有()A.复位法B.预置数法C.级联复位法D.以上都不是15、施密特“非”门和普通“非”门电路的阈值电压分别是()个。

数字电路复习题

数字电路复习题

一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的CMOS与非门,在使用时不用的输入端悬空即可()2、TTL与非门的输入端接地时,其输入电流为零()3、在TTL门电路输出需要线与连接时,必须使用集电极开路门()4、组合逻辑电路中一定含有触发器()5、由卡诺图化简法得出的表达式不一定是最简表达式()6、基本RS触发器受触发脉冲CP控制()7、JK触发器,J=K=1时是计数状态()8、译码器是时序逻辑电路()9、组成七进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压相同()一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的TTL与非门,在使用时不用的输入端悬空即可()2、CMOS与非门的输入端接地时,其输入电流为零()3、对于低电平有效的“三态与非门”,当控制端E=1时是高阻态()4、组合逻辑电路的输出不但和现在的输入有关还和原状态有关()5、由公式化简法得出的表达式不一定是最简表达式()6、同步RS触发器受触发脉冲CP控制()7、JK触发器,当置“1”端S D=0时触发器的状态为“1”()8、计数器是时序逻辑电路()9、组成十进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压不相同()一选择题1、在二进制译码器中,若输入有4位代码,则输出有()信号。

① 2个②4个③8个④16个2、在下列电路中,只有()属于组合逻辑电路。

①触发器②计数器③数据选择器④寄存器3、组合逻辑电路的竞争-冒险是由于()引起的。

①电路不是最简②电路有多个输出③电路中存在延迟④电路使用不同的门电路4、能实现从多个输入端中选出一路作为输出的电路称为()。

①触发器②计数器③数据选择器④译码器5、能完成两个1位二进制数相加并考虑到低位来的进位的器件称为()①编码器②译码器③全加器④半加器6、只本位数而不考虑低位来的进位的加法称为()①全加②半加③全减④半减7、用代码代表特定信号或将代码赋予特定含义的过程称为()①译码②编码③数据选择④奇偶校验8、把代码的特定含义翻译出来得过程称为()①译码②编码③数据选择④奇偶校验9、如需要判断两个二进制数的大小或相等,可以使用()电路。

(完整版)数字电路期末复习试题和答案解析

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。

2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3、逻辑代数又称为布尔代数。

最基本的逻辑关系有与、或、非三种。

常用的几种导出的逻辑运算为与非或非与或非同或异或。

4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。

5、逻辑函数F=A B C D+A+B+C+D= 1 。

6、逻辑函数F=ABA+++= 0 。

BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。

8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。

9、触发器有2个稳态,存储8位二进制信息要8个触发器。

10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。

11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。

12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。

13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。

14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。

15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。

16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。

17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。

二、选择题1、一位十六进制数可以用 C 位二进制数来表示。

A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。

A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。

A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。

数字电路考试题目及答案

数字电路考试题目及答案

数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。

2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。

3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。

4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。

5. 一个3线到8线解码器可以产生__8__个输出。

数字电路复习题答案

数字电路复习题答案

数字电路复习题(自己做的,欢迎大家指正)一、填空题(每空1分,共10分)1 •逻辑函数 -•的两种标准形式分别为}\A=B=C)=迟酬(12357) = 口时(046)十2.将2004个“T异或起来得到的结果是(0)。

3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。

4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。

5.8位D/A转换器当输入数字量10000000为5v。

若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)V。

6.就逐次逼近型和双积分型两种A/D转换器而言,(逐次逼近型)的抗干扰能力强,(双积分型)的转换精度高。

7.(61.5)10 == (3D.8)16 = (10010001.1000»5421BCD;8.已知某74ls00 为2 输入4 与非门,l oL=22mA, l oH=2mA,I iL=2mA,1旧=40讥,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50);9•函数■的最小项表达式为F=( 4,5,7),最大项表达式为(0,1,2,3,6 )10.根据对偶规则和反演规则,直接写出_--的对偶式和反函数,对偶式:’,反函数:(A+B)C^|]£)厦01 = )』;11. —12 .已知X= (-17),则X的8位二进制原码为(10010001),其8位二进制补码为(11101111);13.T'触发器的次态方程是14.D触发器的次态方程是15.根据毛刺的不同极性, 可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=('丄)的情形,则存在1型险象;5 .补码1. 1000的真值是(D )。

A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 10006.组合电路和时序电路比较,其差异在于前者( BA. 任意时刻的输出不仅与输入有关,而且与以前的状态有关B. 任意时刻的输出信号只取决于当时的输入信号C. 有统一的时钟脉冲控制D. 输出只与内部状态有关7.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。

数字电路复习题(含答案)

数字电路复习题(含答案)

一、填空题:1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000)2依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。

2.13=(1101)2;(5A )16=(1011010)2;(10001100)2=(8C)16. 完成二进制加法(1011)2+1=(1100)2 3.写出下列公式:= 1 ;= B ;= A+B ;=B A +。

4.含用触发器的数字电路属于 时序逻辑电路 (组合逻辑电路、时序逻辑电路)。

TTL 、CMOS 电路中,工作电压为5V 的是 TTL ;要特别注意防静电的是 CMOS 。

5.要对256个存贮单元进行编址,则所需的地址线是 8 条。

6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、 高阻态三种状态。

7.施密特触发器有 2 个稳定状态。

,多谐振荡器有 0 个稳定状态。

8.下图是由触发器构成的时序逻辑电路.试问此电路的功能是 移位寄存器 ,是 同步 时序电路(填同步还是异步),当R D =1时,Q 0Q 1Q 2Q 3= 0000 ,当R D =0,D I =1,当第二个CP 脉冲到来后,Q 0Q 1Q 2Q 3= 0100 。

(图一)1.和二进制数(111100111。

001)等值的十六进制数是( B )A .(747.2)16B .(1E7。

2) 16C .(3D7。

1) 16D .(F31.2) 162.和逻辑式B A C B AC ++相等的式子是( A )A .AC+BB . BCC .BD .BC A +1D C1FF 01D C1 FF 01D C1 FF 01D C1 FF 0R D R D R D R D Q 3Q 2Q 1Q 0D IR D CP3.32位输入的二进制编码器,其输出端有( D )位。

A. 256B. 128 C。

4 D。

54.n位触发器构成的扭环形计数器,其无关状态数为个( B )A.2n—n B.2n-2n C.2n D.2n—15.4个边沿JK触发器,可以存储( A )位二进制数A.4 B.8 C.166.三极管作为开关时工作区域是( D )A.饱和区+放大区B.击穿区+截止区C.放大区+击穿区D.饱和区+截止区7.下列各种电路结构的触发器中哪种能构成移位寄存器( C )A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C )A.定时B.计数C.整形1.八进制数(34。

第9章数字电路复习练习题

第9章数字电路复习练习题
解:由电路可知,J0=Q1,J1= ,可画出Q0、Q1的波形如图所示。此电路为同步三进制数器。
23.※电路如图所示:⑴判断电路的逻辑功能;⑵试画出Q0、Q1的波形图(设初始状态为00)。
解:由电路可知,J0=Q1,J1= ,可画出Q0、Q1的波形如图所示。此电路为同步三进制数器。
24.※触发器电路及输入信号波形如图所示,画出Q0、Q1的波形图。(设各触发器的初始状态为0)
解:此电路为:二进制异步加法计数器,其波形如下。
15.△如图所示电路是由D触发器构成的计数器,试说明其功能;并画出与CP脉冲对应的各输出端波形。(设初始状态为000)
解:此电路为:二进制异步减法计数器,其波形如下。
16.△如图所示电路是由D触发器构成的计数器,试说明其功能;并画出与CP脉冲对应的各输出端波形。(设初始状态为000)
A. 0 B. 1 C. 不定
5.下图中,A、B为某逻辑电路的输入波形,Y为输出波形,则该逻辑电路为______。A
A.或非门B. 与非门 C.与门
6.已知逻辑函数 的输入端A、B的波形如下图所示,则输出函数的波形为_____。B
7. 已知D触发器的初始状态为0态,当D=0时,CP脉冲作用后,Q端状态应为。A
解:
13.△已知一计数电路及其各级的输出波形如下图所示,请指出:
1、计数器是前沿触发还是后沿触发?
2、是同步还是异步计数电路。
3、是几进制计数电路?
解:
1、计数器是前沿触发;2、是个异步计数器;3、是一位四进制或二位二进制计数器。
14.△如图所示电路是由D触发器构成的计数器,试说明其功能;并画出与CP脉冲对应的各输出端波形。(设初始状态为000)
(A)7个(B)5个(C)8个

数字电路复习考试题及答案

数字电路复习考试题及答案

数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。

) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。

2、数字电路的基本单元电路是 门电路 和 触发器 。

3、数字电路的分析工具是 逻辑代数(布尔代数) 。

4、(50.375) 10 = (110010.011) 2 = (32.6) 165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。

7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。

8、正逻辑的与门等效于负逻辑的 或门 。

9、表示逻辑函数的 4 种方法是真值表 、 表达式、 卡诺图 、 逻辑电路图 。

其中形式惟一的是 真值表 。

10、对于变量的一组取值,全体最小项之和为 1 。

11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是 0 。

12、对于变量的任一组取值,任意两个最小项之积为 0。

13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。

14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。

15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。

16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。

17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、状态方程 )、 状态图 、 状态表 、 时序图 。

18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。

20、按照使用功能来分,半导体存储器可分为RAM 和ROM 。

21、RAM 可分为动态RAM 和静态RAM 。

数电复习题及答案

数电复习题及答案

数电复习题及答案一、多选择题1.以下代码中为无权码的为 。

CDA. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码2.以下代码中为恒权码的为 。

AB码 B. 5421BCD 码 C. 余三码 D. 格雷码3.十进制数25用8421BCD 码表示为 。

B101 0101 C.1001014. 以下表达式中符合逻辑运算法则的是 。

D·C=C2 +1=10 C.0<1 +1=15. 逻辑函数的表示方法中具有唯一性的是 。

ADA .真值表 B.表达式 C.逻辑图 D.卡诺图=A B +BD +CDE +A D = 。

AC A.D B A + B.D B A )(+ C.))((D B D A ++ D.))((D B D A ++7.逻辑函数F= ()A A B ⊕⊕ = 。

AC.B A ⊕D. B A ⊕8. 三态门输出高阻状态时, 是正确的说法。

ABA.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动9. 以下电路中可以实现“线与”功能的有 。

CDA.与非门B.三态输出门C.集电极开路门D.漏极开路门10.以下电路中常用于总线应用的有 。

A门 门 C. 漏极开路门 与非门11.对于T 触发器,若原态Q n =0,欲使新态Q n+1=1,应使输入T= 。

BD .1 C D. Q12.对于T 触发器,若原态Q n =1,欲使新态Q n+1=1,应使输入T= 。

AD .1 C D. Q13.对于D 触发器,欲使Q n+1=Q n ,应使输入D= 。

C .1 C D. Q14.对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。

Cˊ15.下列各函数等式中无冒险现象的函数式有 。

D A.B A AC C B F ++= B.B A BC C A F ++= C.B A B A BC C A F +++= D.C A B A BC B A AC C B F +++++= E.B A B A AC C B F +++=16.函数C B AB C A F ++=,当变量的取值为 时,将出现冒险现象。

数字电路期末复习题

数字电路期末复习题

.第一套一、选择题(本大题共10道小题,每小题2分,共20分。

)1. 用编码器对16个信号进行编码,其输出二进制代码的位数是( ) A.2位B.3位C.4位D.16位2. 逻辑函数F=(A+B)(B+C )的对偶式F ′=( ) A.B A +B CB.AB+B CC. B A +CD.AB+B C3.一个8选一数据选择器的地址输入端有_______个。

( ) A.1 B.2 C.3 D.44.同步时序电路和异步时序电路比较,其差异在于后者( ) A.没有触发器 B.没有统一的时钟脉冲控制 C.没有稳定状态D.输出只与内部状态有关5. 如下图所示电路中,只有______不能实现Q n+1=n Q 。

( )6.下列各函数等式中无冒险现象的函数式有( ) A.F= F=C B +AC+A B+BC+A B +C A B.F=C A +BC+A B C.F=A C +BC+A B +A B D.C B +AC+A B7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A.J=K=0 B.J=K=1 C.J=O ,K=1 D .J=1,K=08. 下列电路中,不属于组合逻辑电路的是( ) A.编码器B.全加器C.寄存器D.译码器9. 可以用来实现并/串转换和串/并转换的器件是( ) A.计数器B.全加器C.移位寄存器D.存储器10. 自动产生矩形波脉冲信号为( ) A.施密特触发器 B.单稳态触发器 C.T 触发器 D.多谐振荡器1. 八进制数 (34.2 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为。

2. 二极管内含PN 结,PN 结在导电性能上的最大特点是_______________。

3.函数)(D C A AB A Y +++=,其反函数为 ,对偶式为 。

4.常见的脉冲产生电路有 ,常见的脉冲整形电路有 。

5. A/D 转换器的主要参数有 , 。

6. 四位环型计数器和扭环形计数器,初始状态是1000,经过5个时钟脉冲后,状态分别为 和 。

数字电路期末复习(含答案)

数字电路期末复习(含答案)

数字集成电路一、 填空题1. “全1出0,有0出1”描述的逻辑关系是 与非逻辑 。

2. 101ABC =时,函数C B AB Y +=之值为Y = 1 。

3. 逻辑函数的表示方法有 真值表 、 逻辑表达式、 逻辑图 、 波形图 、卡诺图五种。

4. A B +=,AB =,A AB += A +B ,AB AB += A 。

5. 常用的集成组合逻辑电路有 编码器 、 译码器 、 数据选择器 等。

6. 编码器的功能是将输入信号转化为 二进制代码输出 。

7. 对于时序逻辑电路来说,某一时刻电路的输出不仅取决于当时的 输入状态 ,而且还取决于电路 原来的状态 。

所以时序电路具有 记忆 性。

8. 计数器的主要用途是对脉冲进行 计数 ,也可以用作 分频 和 定时 等。

9. 用n 个触发器构成的二进制计数器计数容量最多可为 2n-1 。

10. 寄存器可分成 数码 寄存器和 移位 寄存器。

11. 寄存器主要用来暂时存放 数码或信息 ,是一种常用的时序逻辑部件。

12. 一个触发器可以构成 1 位二进制计数器,它有 2 种工作状态,若需要表示n 位二进制数,则需要 n 个触发器。

13. 在计数器中,当计数脉冲输入时,所有触发器同时翻转,即各触发器状态的改变是同时进行的,这种计数器称为 同步计数器 。

14. 施密特触发器具有 回差 现象,又称 滞回 特性。

15. 单稳态触发器最重要的参数为 脉冲宽度 ;多谐振荡器最重要参数为振荡周期 。

16. 常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 单稳态触发器 、 施密特触发器 。

17. 施密特触发器有 两 个稳态,单稳态触发器有 一 个稳态,多谐振荡器有零 个稳态。

18. 单稳态触发器输出脉冲宽度由 定时元件参数 决定;而施密特触发器输出脉冲宽度由 输入信号 决定。

19. 施密特触发器的主要用途有波形变换、整形、脉冲幅度鉴别、构成多谐振荡器 等。

二、 选择题1. Y ABC AC BC =++,当1A C ==时, D 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

DC B AD C A B ++++)()( 2013年《数字电路》复习题一、填空题1、有一数码,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。

2、=210110101)(( )=10( )163、三态门的输出端有 、 和 三种状态。

4、()2=( )8=( )16=( ) 10。

5、将2004个“1”异或起来得到的结果是______0____。

6、已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F = 。

7、74LS138是3线—8线译码器,译码为输出低电平有效,若输入为=110时,输出应为 。

8、两片中规模集成电路10进制计数器串联后,最大计数容量为 100 进制。

9、某计数器的输出波形如下图所示,该计数器是 六 进制计数器。

10、驱动共阳极七段数码管的译码器的输出电平为 低 有效。

11、将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有 15 根地址线,有 16 根数据读出线。

12、 为构成4096×8的RAM ,需要 4 片1024×8的RAM ,扩展方式为字扩展时,需要增加 2 根地址线。

13、在决定一事件结果的所有条件中只要有一个或一个以上满足时结果就发生,9、这种条件和结果的逻辑关系是 或 逻辑。

14、由与非门构成的基本RS 触发器中,当0=D R ,1=D S 时,其输出状态为 0 。

15、当七段数码显示器各发光二极管的公共端接正电源V CC 时,这种接法称为共 _________极接法。

此时,若要显示5字,则字中,各段驱动电平如下:为高电平, 为低电平。

16、由555定时器构成的三种电路中, 和 单稳态触发器 是脉冲的整形电路。

17、74LS138是3线—8线译码器,译码为输出低电平有效,若输入为012A A A =110时,输出 01234567Y Y Y Y Y Y Y Y 应为 。

18. 按照电路结构和工作特点不同,触发器有 基本触发器 、 同步触发器 、 边沿触发器 之分。

19、由D 触发器组成的四位数码寄存器,清零后,输出端Q 3Q 2Q 1Q 0= 0000 , 若输入端D 3D 2D 1D 0=1001,当CP 有效沿出现时,输出端Q 3Q 2Q 1Q 0= 1001 。

20、JK 触发器的特征方程是 ,D 触发器的特征方程是。

21下图所示的电路中各输出端的逻辑表达式为=1Y ;=2Y ; =3Y 。

二、选择题:1、为实现“线与”逻辑功能,应选用_________。

(A)与非门(B)与门(C)集电极开路(OC)门(D)三态门2、下图所示逻辑电路为__________。

(A)“与非”门(B)“与”门(C)“或”门(D)“或非”门3、在下列逻辑部件中,属于组合逻辑电路的是___b______。

(A)计数器(B)数据选择器(C)寄存器(D)触发器4、函数F(A,B,C)=AB+BC+AC的最小项表达式为__b____。

(A)F(A,B,C)=∑m(0,2,4)(B)F(A,B,C)=∑m(3,5,6,7)(C)F(A,B,C)=∑m(0,2,3,4)(D)F(A,B,C)=∑m(2,4,6,7)5、逻辑函数F=AB+BC的最小项表达式为 c(A)F=m2+m3+m6(B)F=m2+m3+m7(C)F=m3+m6+m7(D)F=m3+m4+m7+UCC+UCC-UBBR RKRCRBABCF6、有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是_____a____。

(A )100--1000—0000 (B )00 (C )11 (D )001--1000—01117、8线—3线优先编码器的输入为70~I I ,当优先级别最高的7I 有效时,且输出低电平有效,其输出012Y Y Y ••的值是____c_____。

(A )111 (B )10 (C )000 (D )1018、某计数器的状态转换图如下,其计数的容量为___b______。

(A )八 (B )五 (C )四 (D )三9、已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为____C____。

(A )Q n+1=A (B )n n 1n Q A Q A Q +=+ (C )n n 1n Q B Q A Q +=+ (D )1+n Q =B10、某电路的输入波形 I u 和输出波形O u 如下图所示,则该电路为_____c____。

(A )施密特触发器 (B )反相器 (C )单稳态触发器 (D )JK 触发器 11、只能按地址读出信息,而不能写入信息的存储器为____b_____。

(A )RAM (B )ROM (C )PROM (D )EPROM 构成4位寄存器应选用 b 个触发器。

(A )2 (B )4 (C )6 (D )812、有八个触发器的二进制计数器,它们最多有 c 种计数状态。

(A )8; (B )16; (C )256; (D )6413、如下图所示是集成异步二-五-十进制计数器,用它构成8421码十进制计数器时,需使 a(A )010Q CP CP CP ==,;排序:3Q ,2Q ,1Q ,0Q 。

(B )00Q CP =,CP CP =1;排序:3Q ,2Q ,1Q ,。

(C );排序:0Q ,3Q ,2Q ,1Q 。

(D )201Q CP CP CP ==,;排序:CP ,3Q ,0Q ,1Q 。

14、相同计数模的异步计数器和同步计数器相比,一般情况下 a(A)驱动方程简单 (B)使用触发器的个数少 (C)工作速度快 (D)以上说法都不对15、测得某逻辑门输入A 、B 和输出F 的波形如下图,则F(A ,B)的表达式是(A)F=AB (B)F=A+B (C)B A F ⊕= (D)__B A F =16、Moore 和Mealy 型时序电路的本质区别是 a (A)没有输入变量(B)当时的输出只和当时电路的状态有关,和当时的输入无关 (C)没有输出变量(D)当时的输出只和当时的输入有关,和当时的电路状态无关 17、n 级触发器构成的环形计数器,其有效循环的状态数为 a (A)n 个 (B)2n 个 (C)2n -1个 (D) 2n 个18、已知某电路的真值表如下表所示,该电路的逻辑关系是___c____。

A B CAB C0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 1 (A)F=C (B)F=ABC (C)F=AB+C (D)C B F = 19、函数)(E D C B A F ⋅⋅+=的反函数F 是___b____。

(A))(E D C B A ⋅⋅+ (B))(E D C B A ++⋅+ (C))(E D C B A ++⋅+ (D)E D C B A ++⋅+20、具有“置0”、“置1”、“保持原状”、“状态翻新”,被称为全功能的触发器的是 c 。

A、D触发器B、T触发器C、JK触发器D、同步RS触发器21、下列几种TTL电路中,输出端可实现线与功能的电路是___d__。

(A)或非门(B)与非门(C)异或门(D)OC门22、在逻辑函数中的卡诺图化简中,若被合并的最小项数越多(画的圈越大),则说明化简后__c____。

(A)乘积项个数越少 (B)实现该功能的门电路少(C)该乘积项含因子少 (D)乘积项和乘积项因子两者皆少23、设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:____c____。

(A)(B)(C)(D)24、在下列逻辑部件中,属于组合逻辑电路的是___b_____。

(A)计数器(B)数据选择器(C)寄存器(D)触发器25、能实现串行数据变换成并行数据的是: c 。

A、编码器B、译码器C、移位寄存器D、二进制计数器26、下列哪个不能用555电路构成:_____d__。

(A)施密特触发器(B)单稳态触发器(C)多谐振荡器(D)晶体振荡器三、选择题1、逻辑变量的取值,1比0大。

( 0 )2、逻辑函数化简后的结果是唯一的。

( 0)3、若逻辑方程AB=AC成立,则B=C成立。

( 0 )4、一个逻辑函数的全部最小项之积恒等于1。

( 0 )5、一个逻辑函数的对偶式只是将逻辑函数中的原变量换成反变量,反变量换成原变量。

(0 )6、八路数据分配器的地址输入(选择控制)端有8个。

( 0 )7、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

(0 )8、利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN 只是短暂的过渡状态,不能稳定而是立刻变为0状态。

( 1 )9、在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。

( 1 )10、约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。

( 1 )11、时序电路不含有记忆功能的器件。

( 0 )12、计数器除了能对输入脉冲进行计数,还能作为分频器用。

( 1 )13、优先编码器只对同时输入的信号中的优先级别最高的一个信号编码。

(1 )14、编码器可以构成函数发生器。

( 0)15、CMOS与非门的未用输入端应连在高电平上。

( 1 )>16、计数模为2n的扭环形计数器所需的触发器为n个。

( 1 )17、Mealy型时序电路的输出只与当前的外部输入有关。

( 0 )18、组合逻辑电路其特点是功能上无记忆,结构上无反馈。

(1 )19、用数据选择器可实现时序逻辑电路。

( 0 )20、RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。

(1 )21、主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。

( 1 )22、由两个TTL 或非门构成的基本RS 触发器,当R=S=0时,触发器的状态为不定。

( 0 )23、卡诺图方格中1所对应的最小项之和组成原函数。

( 1 )24、当时序逻辑电路存在无效循环时,该电路不能自启动。

( 1 ) 25、双向移位寄存器电路中没有组合逻辑电路。

(0 )26、集电极开路门有高电平、低电平、高阻等状态。

( 0 ) 27、锁存器是克服了空翻的寄存器。

( 0 )28、或非门组成的RS 触发器的约束条件是RS=0。

( 1 )29、单稳态触发器的暂稳态维持时间的长短取决于外界触发脉冲的频率和幅度。

(0 )30、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小。

( 1 )四、计算与分析1、化简下列逻辑函数为最简与或表达式: (1)D C B A C BD B A D B A F ⋅⋅⋅++⋅++=)()(1 (2)∑∑+=),,,(),,,,,,(),,,(753114111096402d m D C B A F2、对下列Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。

相关文档
最新文档