计算机组成原理试题答案3
计算机组成原理试题及答案
计算机组成原理试题及答案一、选择题。
1. 下列哪个是计算机组成原理的基本概念?A. 数据结构。
B. 操作系统。
C. 计算机体系结构。
D. 算法。
答案,C。
2. 计算机组成原理的核心是什么?A. 中央处理器。
B. 内存。
C. 输入输出设备。
D. 总线。
答案,A。
3. 下列哪个不是计算机组成原理中的主要部件?A. 控制单元。
B. 运算器。
C. 存储器。
D. 输入设备。
答案,D。
4. 计算机组成原理中,数据和指令在内存中是以什么形式存储的?B. 十进制。
C. 八进制。
D. 十六进制。
答案,A。
5. 计算机组成原理中,控制单元的主要功能是什么?A. 控制数据传输。
B. 进行运算。
C. 存储数据。
D. 输入输出。
答案,A。
1. 计算机组成原理中,CPU的作用是进行数据处理和______。
答案,控制。
2. 内存是计算机中的______存储器。
答案,临时。
3. 计算机组成原理中,总线是连接各个部件的______。
答案,通信线路。
4. 控制单元的主要功能是______。
答案,控制数据传输和处理。
5. 计算机组成原理中,运算器负责进行______运算。
答案,算术和逻辑。
1. 简述计算机组成原理中的冯·诺依曼结构。
答,冯·诺依曼结构是一种计算机体系结构,主要包括存储器、运算器、控制器、输入设备和输出设备等五大部分。
其中存储器用于存储数据和指令,运算器用于进行算术和逻辑运算,控制器用于控制数据传输和处理,输入设备用于接收数据输入,输出设备用于显示处理结果。
2. 什么是指令周期?它与时钟周期有什么关系?答,指令周期是指计算机执行一条指令所需的时间,它包括取指令周期、执行周期和访存周期。
时钟周期是CPU中时钟脉冲的时间间隔,它决定了CPU的工作速度。
指令周期与时钟周期的关系在于,时钟周期是指令周期的基本单位,指令周期是由若干个时钟周期组成的。
四、综合题。
1. 简述计算机组成原理中的存储器层次结构。
答,计算机存储器层次结构包括寄存器、高速缓存、内存和外存等多个层次。
计算机组成原理 单元测试 参考答案
《计算机组成原理》单元测试3 试题参考答案一、单项选择题(每题1分,共45分)1、CPU响应中断的时间是______。
A.中断源提出请求 B.取指周期结束C.执行周期结束 D.间址周期结束。
2、下列说法中______是正确的。
A.加法指令的执行周期一定要访存;B.加法指令的执行周期一定不访存;C.指令的地址码给出存储器地址的加法指令,在执行周期一定访存;D.指令的地址码给出存储器地址的加法指令,在执行周期不一定访存。
3、DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作______。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA4、总线通信中的同步控制是______。
A.只适合于CPU控制的方式;B.由统一时序控制的方式;C.只适合于外围设备控制的方式;D.只适合于主存5、以下______是错误的。
A.中断服务程序可以是操作系统模块;B.中断向量就是中断服务程序的入口地址;C.中断向量法可以提高识别中断源的速度;D.软件查询法和硬件法都能找到中断服务程序的入口地址。
6、在中断周期中,将允许中断触发器置“0”的操作由______完成。
A.硬件;B.关中断指令;C.开中断指令;D.软件。
7、水平型微指令的特点是______。
A.一次可以完成多个操作;B.微指令的操作控制字段不进行编码;C.微指令的格式简短;D.微指令的格式较长。
8、以下叙述______是正确的。
A.外部设备一旦发出中断请求,便立即得到CPU的响应;B.外部设备一旦发出中断请求,CPU应立即响应;C.中断方式一般用于处理随机出现的服务请求;D.程序查询用于键盘中断9、DMA接口电路中有程序中断部件,其作用是______。
A.实现数据传送;B.向CPU提出总线使用权;C.向CPU提出传输结束;D.发中断请求。
10、CPU中的译码器主要用于______ 。
A.地址译码;B.指令译码;C.选择多路数据至ALU;D.数据译码。
计算机组成原理考试试题及参考答案
计算机组成原理考试试题及参考答案计算机组成原理考试试题及参考答案一、选择题1、下列哪个部件不属于计算机的存储器?() A. 硬盘 B. 寄存器C. RAMD. U盘答案:B2、在计算机内部,所有数据和指令采用何种进制编码?() A. 二进制 B. 八进制 C. 十进制 D. 十六进制答案:A3、下面哪种情况下会发生CPU的分支预测错误?() A. 顺序预测B. 跳转预测C. 高速缓存D. 直接预测答案:B4、在计算机的存储器中,容量最大的部分是:() A. Cache B. RAMC. ROMD.硬盘答案:D5、下列哪种情况可能会导致计算机的内存出现故障?() A. 电源故障 B. 软件故障 C. 硬件故障 D. 网络故障答案:C二、填空题6、在计算机中,CPU主要由 ________ 、________ 、________ 三部分组成。
答案:运算器、控制器、存储器61、在计算机的存储器中,________ 存取速度最快,________ 容量最大。
答案:Cache,RAM611、CPU执行的指令最终由 ________ 输出。
答案:显示器6111、在计算机内部,数据和指令都是以二进制形式进行处理和存储的,这一原理是由 ________ 提出的。
答案:香农61111、在计算机中,________ 是用来存储运行时数据的核心部件。
答案:内存三、简答题11、请简述计算机CPU的工作流程。
答案:计算机CPU的工作流程包括取指令、解码、执行指令和写回结果四个步骤。
具体来说,CPU 从内存中获取指令,然后解码指令并执行,最后将结果写回到内存中。
这个过程会不断重复,使得计算机能够连续执行各种任务。
111、请说明指令和数据在计算机内部有何区别。
答案:在计算机内部,指令和数据没有本质区别,它们都是二进制形式存在的。
但是,为了区分它们,通常将那些访问内存、运算等产生效果的二进制称之为指令,而那些被运算的二进制则称之为数据。
网络教育期末考试计算机组成原理 3答案
计算机组成原理-0003 (题目数量:45 总分:100.0)1.单选题(题目数量:15 总分:30.0)1. 获取操作数最快的寻址方式称为()。
A.直接寻址B.立即寻址C.间接寻址D.寄存器间接寻址答案: A2. 为了缩短指令中某个地址码的位数,而指令的执行时间又相对短,则有效的寻址方式是()。
A.立即寻址B.寄存器寻址C.直接寻址D.寄存器间接寻址答案:B3. 若浮点数用补码表示,判断运算结果是否是规格化数的方法是A.阶符与数符相同B.阶符与数符相异C.数符与尾数最高有效数位相同D.数符与尾数最高有效数位相异答案:C4. 在主存和CPU之间增加高速缓冲存储器的目的是()。
A.解决CPU和主存之间的速度匹配问题B.扩大主存容量C.扩大CPU 通用寄存器的数目D.既扩大主存容量又扩大CPU中通用寄存器的数量答案:A5. 存储器容量为64K×16,则有()。
A.地址线为16根,数据线为16根B.地址线为32根,数据线为16根C.地址线为64根,数据线为16根D.地址线为16根,数据线为32根答案:A6. 浮点数的表示范围和精度取决于()。
A.阶码的位数和尾数的位数B.阶码采用的编码和尾数的位数C.阶码采用的编码和尾数采用的编码D.阶码的位数和尾数采用的编码答案: 阶码的位数和尾数的位数7. 隐指令是指()。
A.操作数隐含在操作码中的指令B.在一个机器周期里完成全部操作的指令C.隐含地址码的指令D.指令系统中没有的指令答案:C8. 下列类型的存储器中速度最快的是()。
A.DRAMB.ROMC.EPROMD.SRAM9. 存储器的容量为32MB,则有地址线()。
A.32根B.30根C.25根D.16根答案:C10. 磁盘读写信息的最小单位是()。
A.位B.字节C.扇区D.磁道答案:C11. 在中断响应过程中,保护程序计数器PC的作用是()。
A.使CPU和外设能够并行工作B.为了实现中断嵌套C.使CPU能找到中断服务程序入口地址D.使中断返回时,CPU能回到原程序的断点处继续往下执行答案:C12. 两个浮点数相加,一个数的阶码值为7,另一个数的阶码值为9,则需要将阶码值较小的浮点数的尾数()。
(完整版)计算机组成原理练习(3)答案
计算机组成原理练习3一、单项选择题1. 设寄存器内容为80H,若它对应的真值是– 127,则该机器数是。
A. 原码B. 补码C. 反码D. 移码2. 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是______。
A. 阶符与数符相同为规格化数;B. 阶符与数符相异为规格化数;C. 数符与尾数小数点后第一位数字相异为规格化数;D. 数符与尾数小数点后第一位数字相同为规格化数。
3. 设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是。
A. 224B. 223C. 222D. 2214. 在中断接口电路中,向量地址可通过送至CPU。
A. 地址线B. 数据线C. 控制线D. 状态线5. 在程序的执行过程中,Cache与主存的地址映象是由。
A. 程序员调度的;B. 操作系统管理的;C. 由程序员和操作系统共同协调完成的;D. 硬件自动完成的。
6. 总线复用方式可以______。
A. 提高总线的传输带宽;B. 增加总线的功能;C. 减少总线中信号线的数量;D. 提高CUP利用率。
7. 下列说法中正确的是。
A. Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分;B. 主存储器只由易失性的随机读写存储器构成;C. 单体多字存储器主要解决访存速度的问题;D. Cache不与主存统一编址,Cache的地址空间不是主存地址空间的一部分。
8. 在采用增量计数器法的微指令中,下一条微指令的地址______。
A. 在当前的微指令中;B. 在微指令地址计数器中;C. 在程序计数器;D. 在CPU中。
9. 由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由______来确定。
A. 指令周期;B. 存取周期;C. 间址周期;D. 执行周期。
10. RISC机器______。
A. 不一定采用流水技术;B. 一定采用流水技术;C. CPU配备很少的通用寄存器;D. CPU配备很多的通用寄存器。
(完整版)计算机组成原理第3章习题参考答案
第3章习题参考答案1、设有一个具有20位地址和32位字长的存储器,问(1) 该存储器能存储多少字节的信息?(2) 如果存储器由512K ×8位SRAM 芯片组成,需要多少片?(3) 需要多少位地址作芯片选择?解:(1) 该存储器能存储:字节4M 832220=⨯(2) 需要片8823228512322192020=⨯⨯=⨯⨯K (3) 用512K ⨯8位的芯片构成字长为32位的存储器,则需要每4片为一组进行字长的位数扩展,然后再由2组进行存储器容量的扩展。
所以只需一位最高位地址进行芯片选择。
2、已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位的DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问;(1) 若每个内存条为16M ×64位,共需几个内存条?(2) 每个内存条内共有多少DRAM 芯片?(3) 主存共需多少DRAM 芯片? CPU 如何选择各内存条?解:(1) 共需内存条条4641664226=⨯⨯M (2) 每个内存条内共有个芯片32846416=⨯⨯M M (3) 主存共需多少个RAM 芯片, 共有4个内存条,1288464648464226=⨯⨯=⨯⨯M M M 故CPU 选择内存条用最高两位地址A 24和A 25通过2:4译码器实现;其余的24根地址线用于内存条内部单元的选择。
3、用16K ×8位的DRAM 芯片构成64K ×32位存储器,要求:(1) 画出该存储器的组成逻辑框图。
(2) 设存储器读/写周期为0.5μS ,CPU 在1μS 内至少要访问一次。
试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少?解:(1) 用16K ×8位的DRAM 芯片构成64K ×32位存储器,需要用个芯片,其中每4片为一组构成16K ×32位——进行字长位16448163264=⨯=⨯⨯K K数扩展(一组内的4个芯片只有数据信号线不互连——分别接D0~D 7、D 8~D 15、D 16~D 23和D 24~D 31,其余同名引脚互连),需要低14位地址(A 0~A 13)作为模块内各个芯片的内部单元地址——分成行、列地址两次由A 0~A 6引脚输入;然后再由4组进行存储器容量扩展,用高两位地址A 14、A 15通过2:4译码器实现4组中选择一组。
计算机组成原理第3章习题参考答案
第3章习题参考答案1、设有一个具有20位地址和32位字长的存储器,问 (1) 该存储器能存储多少字节的信息?(2) 如果存储器由512KX8位SRAM 芯片组成,需要多少片? (3) 需要多少位地址作芯片选择? 解:(1) 该存储器能存储:220 x —= 4M 字节8(3)用512Kx8位的芯片构成字长为32位的存储器,则需要每4片为一组进行字 长的位数扩展,然后再由2组进行存储器容量的扩展。
所以只需一位最高位地址 进行芯片选择。
2、已知某64位机主存采用半导体存储器,其地址码为26位,若使用4MX8位 的DRAM 芯片组成该机所允许的最大主存空间,并选用存条结构形式,问; (1) 若每个存条为16MX64位,共需几个存条? (2) 每个存条共有多少DRAM 芯片?(3) 主存共需多少DRAM 芯片? CPU 如何选择各存条? 解:226x64(1) 共需4条存条16M x64(2) 每个存条共有16;V/- 64 =32个芯片4Mx8⑶ 主存共需多少=128个RAM 芯片,共有4个存条,故CPU 4M x 8 4M x 8 选择存条用最高两位地址临和他5通过2: 4译码器实现;其余的24根地址线用 于存条部单元的选择。
3、用16KX8位的DRAM 芯片构成64KX32位存储器,要求: (1)画出该存储器的组成逻辑框图。
⑵ 设存储器读/写周期为0.5uS, CPL •在luS 至少要访问一次。
试问采用哪种 刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍 所需的实际刷新时间是多少? 解:(1)用16KX8位的DRAM 芯片构成64KX32位存储器,需要用64/Cx32 = 4x4 = 16 16K x8 个芯片,其中每4片为一组构成16KX32位一一进行字长位数扩展(一组的4个芯片 只有数据信号线不互连——分别接D 。
〜DM 叭D®〜仏和加〜皿其余同名引脚220 x 32 需要冷22O X 322I9X 8=8片互连),需要低14位地址(A°〜AQ 作为模块各个芯片的部单元地址一一分成行、列 地址两次由A 。
《计算机组成原理》第3章习题答案
第3章习题解答1 1..指令长度和机器字长有什么关系指令长度和机器字长有什么关系??半字长指令、单字长指令、双字长指令分别表示什么意思么意思? ?解:解:指令长度与机器字长没有固定的关系,指令长度与机器字长没有固定的关系,指令长度可以等于机器字长,指令长度可以等于机器字长,指令长度可以等于机器字长,也可以大于或也可以大于或小于机器字长。
通常,把指令长度等于机器字长的指令称为单字长指令;把指令长度等于机器字长的指令称为单字长指令;指令长度等于半个指令长度等于半个机器字长的指令称为半字长指令;指令长度等于两个机器字长的指令称为双字长指令。
机器字长的指令称为半字长指令;指令长度等于两个机器字长的指令称为双字长指令。
2 2..零地址指令的操作数来自哪里零地址指令的操作数来自哪里??一地址指令中,另一个操作数的地址通常可采用什么寻址方式获得寻址方式获得??各举一例说明。
各举一例说明。
解:解:双操作数的零地址指令的操作数来自堆栈的栈顶和次栈顶。
双操作数的一地址指令的另一个操作数通常可采用隐含寻址方式获得,即将另一操作数预先存放在累加器中。
例如,前述零地址和一地址的加法指令。
前述零地址和一地址的加法指令。
3 3.某机为定长指令字结构,.某机为定长指令字结构,.某机为定长指令字结构,指令长度指令长度16位;每个操作数的地址码长6位,指令分为无操作数、单操作数和双操作数三类。
操作数、单操作数和双操作数三类。
若双操作数指令已有若双操作数指令已有K 种,无操作数指令已有L 种,问单操作数指令最多可能有多少种单操作数指令最多可能有多少种??上述三类指令各自允许的最大指令条数是多少上述三类指令各自允许的最大指令条数是多少? ? 解:解:解:X= (2X= (24一K)×26一[L/26]双操作数指令的最大指令数:双操作数指令的最大指令数:双操作数指令的最大指令数:224一1。
单操作数指令的最大指令数:15×2单操作数指令的最大指令数:15×26一l(l(假设双操作数指令仅假设双操作数指令仅1条,为无操作数指令留出1个扩展窗口个扩展窗口))。
计算机组成原理考试试题及答案
计算机组成原理考试试题及答案一、选择题 (每题5分,共50分)1. 下列哪种设备不属于输入设备?A. 鼠标B. 键盘C. 打印机D. 扫描仪【答案】C2. 下列哪种存储器访问速度最快?A. 硬盘B. 缓存C. 内存D. 光盘【答案】B3. 下列哪种指令能够实现两个数相加?A. ADDB. SUBC. MULD. DIV【答案】A4. 下列哪种总线用于连接处理器和内存?A. ISA总线B. PCI总线C. EISA总线D. CPU总线【答案】D5. 下列哪种寄存器用于存储指令?A. 数据寄存器B. 地址寄存器C. 指令寄存器D. 状态寄存器【答案】C6. 下列哪种缓存方式是CPU缓存采用的?A. 直接映射缓存B. 全相连缓存C. 组相连缓存D. 以上都对【答案】D7. 下列哪种技术能够提高存储器的访问速度?A. 并行存储B. 串行存储C. 缓存D. 分页存储【答案】C8. 下列哪种指令能够实现两个数相乘?A. ADDB. SUBC. MULD. DIV【答案】C9. 下列哪种设备属于输出设备?A. 鼠标B. 键盘C. 打印机D. 扫描仪【答案】C10. 下列哪种总线用于连接处理器和外部设备?A. ISA总线B. PCI总线C. EISA总线D. CPU总线【答案】B二、填空题 (每题5分,共30分)11. 计算机的中央处理器简称为________。
【答案】CPU12. 计算机中用于存储程序和数据的设备称为________。
【答案】存储器13. 计算机中的数据是以________的形式进行存储和传输的。
【答案】二进制14. 计算机中的内存分为________和________两种类型。
【答案】RAM, ROM15. 在计算机中,数据的传输是通过________实现的。
【答案】总线三、简答题 (每题10分,共30分)16. 请简述CPU的主要功能。
【答案】CPU的主要功能是执行程序中的指令,进行数据的运算和控制计算机的运行。
计算机组成原理试题及答案
计算机组成原理试题及答案一、选择题1. 在计算机中,字长是指()A. 计算机的内存容量B. CPU一次能处理的数据的位数C. 计算机的硬盘容量D. 计算机的显示器分辨率答案:B2. 冯·诺伊曼计算机体系结构的主要特点是()A. 程序存储B. 程序控制C. 程序存储和程序控制D. 程序执行答案:C3. 在计算机中,浮点数的表示方式是()A. 定点小数B. 科学记数法C. 指数形式D. 十进制数答案:C4. 计算机的指令周期包括()A. 指令取值和指令执行B. 数据取值和数据执行C. 指令取值、数据取值和指令执行D. 指令执行和数据执行答案:A5. 在计算机系统中,主存储器的主要作用是()A. 长期存储数据和程序B. 临时存储数据和程序C. 长期存储操作系统D. 临时存储操作系统答案:B二、填空题1. 计算机的中央处理器(CPU)主要由________和________组成。
答案:算术逻辑单元(ALU);控制单元(CU)2. 在计算机系统中,________是用于暂时存储指令和数据的存储器。
答案:寄存器3. 计算机的存储系统通常包括主存储器和________。
答案:辅助存储器4. 计算机的输入设备包括键盘、鼠标等,而输出设备包括显示器、打印机等。
其中,________是计算机最基本的输入设备。
答案:键盘5. 在计算机中,指令的执行通常分为取指、分析和________三个阶段。
答案:执行三、简答题1. 简述计算机的五大基本组成部件。
答案:计算机的五大基本组成部件包括:输入设备、输出设备、存储器、中央处理器(CPU)和总线。
2. 解释什么是指令流水线,并简述其优缺点。
答案:指令流水线是一种在计算机中用于提高指令执行效率的技术,它将指令的执行过程分解为多个阶段,每个阶段可以并行处理不同的指令。
优点包括提高指令执行速度和CPU利用率;缺点包括资源冲突、流水线冒险等。
四、计算题1. 假设一个计算机的字长为32位,计算其最大正整数的值。
计算机组成原理第3章习题参考答案
第3章习题参考答案1、设有一个具有20位地址和32位字长的存储器,问 (1) 该存储器能存储多少字节的信息?(2) 如果存储器由512K ×8位SRAM 芯片组成,需要多少片? (3) 需要多少位地址作芯片选择? 解:(1) 该存储器能存储:字节4M 832220=⨯(2) 需要片8823228512322192020=⨯⨯=⨯⨯K (3) 用512K ⨯8位的芯片构成字长为32位的存储器,则需要每4片为一组进行字长的位数扩展,然后再由2组进行存储器容量的扩展。
所以只需一位最高位地址进行芯片选择。
2、已知某64位机主存采用半导体存储器,其地址码为26位,若使用4M ×8位的DRAM 芯片组成该机所允许的最大主存空间,并选用内存条结构形式,问; (1) 若每个内存条为16M ×64位,共需几个内存条? (2) 每个内存条内共有多少DRAM 芯片?(3) 主存共需多少DRAM 芯片? CPU 如何选择各内存条? 解:(1) 共需条4641664226=⨯⨯M 内存条 (2) 每个内存条内共有32846416=⨯⨯M M 个芯片(3) 主存共需多少1288464648464226=⨯⨯=⨯⨯M M M 个RAM 芯片, 共有4个内存条,故CPU 选择内存条用最高两位地址A 24和A 25通过2:4译码器实现;其余的24根地址线用于内存条内部单元的选择。
3、用16K ×8位的DRAM 芯片构成64K ×32位存储器,要求: (1) 画出该存储器的组成逻辑框图。
(2) 设存储器读/写周期为0.5μS ,CPU 在1μS 内至少要访问一次。
试问采用哪种刷新方式比较合理?两次刷新的最大时间间隔是多少?对全部存储单元刷新一遍所需的实际刷新时间是多少? 解:(1) 用16K ×8位的DRAM 芯片构成64K ×32位存储器,需要用16448163264=⨯=⨯⨯K K 个芯片,其中每4片为一组构成16K ×32位——进行字长位数扩展(一组内的4个芯片只有数据信号线不互连——分别接D 0~D 7、D 8~D 15、D 16~D 23和D 24~D 31,其余同名引脚互连),需要低14位地址(A 0~A 13)作为模块内各个芯片的内部单元地址——分成行、列地址两次由A 0~A 6引脚输入;然后再由4组进行存储器容量扩展,用高两位地址A 14、A 15通过2:4译码器实现4组中选择一组。
计算机组成原理试题解析3
计算机组成原理试题解析3一,判断题1.在数字计算机中所以采用二进制是因为二进制的运算最简单.答:正确.2.在所有的进位计数制中,整数部分最低位的权都是1.答:正确.3.某R进位计数制,其左边一位的权是其相邻的右边一位的权的R 倍.答:正确.4.计算机表示的数发生溢出的根本原因是计算机的字长有限.答:错误.5.表示定点数时,若要求数值0在计算机中唯一地表示为全0,应采用补码.答:正确.6.浮点数的取值范围由阶码的位数决定,而精度由尾数的位数决定.答:正确.7.CRC校验码的生成和检验大多采用软件实现.答:正确.8.若浮点数的尾数用补码表示,那么规格化的浮点数是指尾数数值位的最高位是0(正数)或是1(负数).答:正确.9.在实际应用中,奇偶校验多采用奇校验,这是因为奇校验中不存在全"0"代码,在某些场合下更便于判别.答:正确.10.显示图形时要经过复杂的数学计算,因此占用的时间要比位图图像的时间长.答:正确.二,选择题1.下列各种数制的数中最小的数是.A.(101001)2B.(101001)BCDC.(52)8D.(233)H解:答案为B.2.下列各种数制的数中最大的数是.A.(1001011)2B.75C.(112)8D.(4F)H解:答案为D.3.1010AH是.A.表示一个二进制数B.表示一个十六进制数C.表示一个十进制数D.表示一个错误的数解:答案为B.4.二进制数215转换成二进制数是(1) ,转换成八进制数是(2) ,转换成十六进制数是(3) .将二进制数01100100转换成十进制数是(4) ,转换成八进制数是(5) ,转换成十六进制数是(6) .(1)A.11101011B B.11101010B C.10100001B D.11010111B(2)A.327 B.268.75 C.252 D.326(3)A.137H B.C6H C.D7H D.EAH(4)A.101 B.100 C.110 D.99(5)A.123 B.144 C.80 D.800(6)A.64 B.63 C.100 D.0AD解:答案依次为⑴D ⑵A ⑶B ⑷B ⑸B ⑹A.5.ASCII码是对(1) 进行编码的一种方案,它是(2) 的缩写.(1)A.字符B.汉字C.图形符号D.声音(2)A.余3码B.十进制数的二进制编码C.格雷码D.美国标准信息交换代码解:答案依次为⑴A ⑵D.6.在一个8位二进制数的机器中,补码表示数的范围从(1) (小)到(2) (大),这两个数在机器中的补码表示分别为(3)和(4) ,而数0的补码表示为(5) .(1),(2):A.-256B.-255C.-128D.-127E.0F.+127G.+128H.+255I.+256(3),(4),(5):A.00000000B.10000000C.01111111D.11111111E.00000000或10000000F.01111111或11111111G.00000000或11111111 H.10000000或01111111解:答案依次为C,F,B,C,A.7.将十进制数15/2表示成二进制浮点规格化数(阶符1位,阶码2位,数符1位,尾数4位)是.A.01101111B.01101110C.01111111D.11111111解:答案为A.8.十进制数5的单精度浮点数IEEE754代码为.A.01000000101000000000000000000000B.11000000101000000000000000000000C.01100000101000000000000000000000D.11000000101000000000000000000000解:答案为A.三,填空题2.在用表示的机器数中,零的编码是唯一的.答:补码.3.信息的数字化编码是指.答:是指用"0"或"1"的二进制编码,并选用一定的组合规则来表示信息.4.一个定点数由和两部分组成.根据小数点位置不同,定点数据有和两种表示方法.答:符号位,数值域,纯小数,纯整数(顺序可变).5.BCD码中,每一位十进制数字由位二进制数码组成,用ASCII码表示一个字符通常需要位二进制数码.答:4,7.6.移码常用来表示浮点数的部分,移码和补码比较,它们除外,其他各位都.答:阶码,符号位,相同.7.码距的定义是.答:编码系统中任两个合法码之间的最少二进制位数的差异.8.8421码用二进制求和时,当和超过时,需要做修正.答:9,加6调整.9.有二进制数D4D3D2D1,奇偶校验值用p表示,则奇校验为,偶校验为,奇偶校验只能检测,无法检测.答:P=D4⊕D3⊕D2⊕D1 , P=D4⊕D3⊕D2⊕D1 ,奇数个错,偶数个错.10.在浮点加减法运算中,当运算结果的尾数的绝对值大于1时,需要对结果进行,其操作是. 答:向右规格化,尾数右移一位,右边补一个0,阶码减1,直到尾数绝对值≥0.5.四,计算题1.用二进制数表示一个四位十进制的整数最少需要几位(不含符号位).解:2X=104,N=4×1/㏒2=14位.2.某机器字长32位,定点表示,其中31位表示尾数,1位是符号位,问:⑴定点原码整数表示时,最大正数是多少最小负数是多少⑵定点原码小数表示时,最大正数是多少最小负数是多少.解:⑴定点原码整数表示时,最大正数=(231-1);最小负数=-(231-1)⑵定点原码小数表示时,最大正数=(1-2-31);最小负数=-(1-2-31)3.写出下列二进制数的原码,反码,补码和移码.(1)±1011 (2)±0.1101 (3)±0解:①(+1011)原=01011 (-1011)原=11011(+1011)反=01011 (-1011)反=10100(+1011)补=01011 (-1011)补=10101(+1011)移=11011 (-1011)移=00100②(+0.1101)原=0.1101 (-0.1101)原=1.1101(+0.1101)反=0.1101 (-0.1101)瓜=1.0010(+0.1101)补=0.1101 (-0.1101)补=1.0011(+0.1101)移=0.1101 (-0.1101)移=0.0011③(+0.0000)原=00000 (-00000)原=10000(+0.0000)反=00000 (-00000)反=11111(+0.0000)补=00000 (-00000)原=00000(+0.0000)移=10000 (-00000)原=100004.某机器字长16位,浮点表示时,其中含1位阶符,5位阶码,1位尾符,9位尾数,请写出它能表示的最大浮点数和最小浮点数.解:最大浮点数=2+21×(1-2-9)最小浮点数=-2+31×(1-2-9).5.字符"F"的ASCII码为46H,请写出它的奇校验码和偶校验码(假定校验位加在最高位).解:字符"F"的ASCII码为46H,奇校验码为10110110(B6H),偶校验码为00110110(36H).8.将二进制数1011010转换成8421码.解:先把二进制数转换成十进制数,(1011011)2=91=(10010001)8421.五,简答题1.试比较定点带符号数在计算机内的四种表示方法.答:带符号数在计算机内部的表示方法有原码,反码,补码和移码.原码表示方法简单易懂,实现乘,除运算简单,但用它实现加,减运算比较复杂.补码的特点是加,减法运算规则简单,正负数的处理方法一致.反码通常只用来计算补码,由于用反码运算不方便,在计算机中没得到实际应用.移码由于保持了数据原有的大小顺序,便于进行比较操作,常用于浮点数中的阶码,使用比较方便.2.试述浮点数规格化的目的和方法.答:浮点的规格化是为了使浮点数尾数的最高数值位为有效数位.当尾数用补码表示时,若符号位与小数点后的第一位不相等,则被定义为已规格化的数,否则便是非规格化数.通过规格化,可以保证运算数据的精度.通常,采用向左规格化(简称左规),即尾数每左移一位,阶码减1,直至规格化完成.3.在检错码中,奇偶校验法能否定位发生错误的信息位是否具有纠错功能答:⑴在检错码中,奇偶校验法不能定位发生错误的信息位.⑵奇偶校验没有纠错能力.4.简述循环冗余码(CRC)的纠错原理.。
计算机组成原理试卷(3)
试卷58一、单4选1(题下选项可能多个正确,只能选择其中最佳的一项)1、以下四种类型指令中,执行时间最长的是。
A:RR型B:RS型C:SS型D:程序控制指令答案:C2、寄存器间接寻址方式中,操作数处在______。
A:通用寄存器B: 主存单元C: 程序计数器D:堆栈答案:B3、单地址指令( )A:无处理双操作数的功能B:既能对单操作数进行加工处理,也能对双操作数进行运算C:只能对双操作数进行加工处理D:只能对单操作数进行加工处理答案:B4、计算机的存储器采用分级方式是为了______。
A:减少主机箱的体积B:解决容量、价格、速度三者之间的矛盾C:保存大量数据方便D:操作方便答案:B5、在多级中断方式下,CPU在处理中断时()A:可响应更高级别的中断请求B:可响应更低级别的中断请求C:禁止其它的中断请求D:可响应同级别的中断请求答案:A6、二进制数01101011对应的十进制数为()A:107B:127C:117D:100答案:A7、先计算后再访问内存的寻址方式是______。
A:变址寻址B:间接寻址C:直接寻址D:立即寻址答案:A8、目前我们所说的个人台式商用机属于。
A:巨型机B:中型机C:小型机D:微型机答案:D9、采用虚拟存贮器的主要目的是( )。
A:提高主存贮器的存取速度B:扩大主存贮器的存贮空间,并能进行自动管理和调度C:提高外存贮器的存取速度D:扩大外存贮器的存贮空间10、定点原码一位乘法是______。
A:先取操作数绝对值相乘,符号位单独处理B:用原码表示操作数,然后直接相乘C:被乘数用原码表示,乘数取绝对值,然后相乘D:乘数用原码表示,被乘数取绝对值,然后相乘答案:A11、下列存储器中存取速度最快的存储器是( )A:磁带B:磁盘C:辅存D:主存12、浮点数的表示范围和精度取决于______。
A:阶码的位数和尾数的位数B:阶码采用的编码和尾数采用的编码C:阶码采用的编码和尾数的位数D:阶码的位数和尾数采用的编码答案:A13、常用的虚拟存储系统由______两级存储器组成,其中辅存是大容量的磁表面存储器。
计算机组成原理试题集含答案(3)
计算机(微机)组成原理试题集含答案一、选择题1、完整的计算机系统应包括运算器、存储器、控制器。
一个完整的计算系统应该是:硬件系统和软件系统,硬件系统应该包括运算器,控制器,存储器,输入设备和输出设备,软件系统包括系统软件和应用软件.而你给的答案中B和D是可以排除的,也就是不能选,A和C两个中A的可能性最大,答案只能选A.3、冯. 诺依曼计算机工作方式的基本特点是按地址访问并顺序执行指令。
4、移码表示法主要用于表示浮点数中的阶码。
5、动态RAM的刷新是以行为单位的。
8、在定点运算器中产生溢出的原因是运算的结果的超出了机器的表示范围。
10、在指令的地址字段中,直接指出操作数本身的寻址方式,称为立即寻址。
11、目前的计算机,从原理上讲指令和数据都以二进制形式存放。
13、计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是冯. 诺依曼。
16、在CPU中,跟踪后继指令地址的寄存器是程序计数器。
20、系统总线中地址总线的作用是用于选择指定的存储单元或外设。
21、计算机中的主机包含运算器、控制器、存储器。
23、原码一位乘运算,乘积的符号位由两个操作数的符号进行异或运算。
24、对于真值“0”表示形式唯一的机器数是移码和补码。
25、若[X]补=0.0100110,则[X]反= 0.0100110。
--x为正数26、在CPU中,存放当前执行指令的寄存器是指令寄存器。
保存当前正在执行的指令的寄存器称为(指令寄存器)。
指示当前正在执行的指令地址的寄存器称为(程序计数器或指令计数器)。
27、下列编码中通常用作字符编码的是ASCII码。
ASCIIASCII(American Standard Code for Information Interchange,美国信息互换标准代码)是基于拉丁字母的一套电脑编码系统。
它主要用于显示现代英语和其他西欧语言。
它是现今最通用的单字节编码系统,并等同于国际标准ISO/IEC 646。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
期末试卷三答案
这时计算机组成原理的期末试卷三的答案!
一.选择题
1 B
2 B
3 D
4 C
5 A
6 C
7 C
8 C
9 B 10 B
二.填空题
1. A.CPU B.CPU C.主机
2. A.原码 B.补码 C.反码
3. A.SRAM B.DRAM C.集程度
4. A.指令寻址 B.顺序 C.跳跃
5. A.存储器 B.指令周期 C.不相同的
6. A.ISA B.EISA C.VISA
7. A.VGA B.1280×1024 C.24位
8.A.嵌套 B.优先级高 C.优先级地
三.应用题
1.解:[ x ]原= 1.01111 [ x ]补= 1.10001 所以:[ -x ]补= 0.01111
[ y ]原= 0.11001 [ y ]补= 0.11001 所以:[ -y ]补= 1.00111
[ x ]补11.10001 [ x ]补11.10001
+ [ y ]补00.11001 + [ -y ]补11.00111
[ x + y ]补00.01010 [ x - y ]补10.11000
所以: x + y = +0.01010 因为符号位相异,结果发生溢出
2.解:由已知条件,机器字长16位,主存容量128KB / 2 = 64KB字,因此MAR = 18位,
共128条指令,故OP字段占7位。
采用单字长和双字长两种指令格式,其中单字长指令用于算术逻辑和I / O类指令,双字长用于访问主存的指令。
15 9 5 4 3 2 0
OP R1R2
15 9 8 6 5 3 2 0
OP X R2
D
寻址方式由寻址模式X定义如下:
X = 000 直接寻址 E = D(64K)
X = 001 立即数 D = 操作数
X = 010 相对寻址 E = PC + D PC = 16位
X = 011 基值寻址 E = R b + D ,R b =16 位
X = 100 间接寻址 E = (D)
X = 101 变址寻址 E = R X + D ,R X = 10位
3.解:可采用多体交叉存取方案,即将主存分成8个相互独立、容量相同的模块M0,M1,
M2,…M7,每个模块32M×32位。
它各自具备一套地址寄存器、数据缓冲寄存器,各自以同等的方式与CPU传递信息,其组成结构如图B3.3:
图B3.3
CPU访问8个存贮模块,可采用两种方式:一种是在一个存取周期内,同时访问8个存贮模块,由存贮器控制它们分时使用总线进行信息传递。
另一种方式是:在存取周期内分时访问每个体,即经过1 / 8存取周期就访问一个模块。
这样,对每个模块而言,从CPU给出访存操作命令直到读出信息,仍然是一个存取周期时间。
而对CPU来说,它可以在一个存取周期内连续访问8个存贮体,各体的读写过程将重叠进行。
4.解:加法指令“ADD X(R i)”是一条隐含指令,其中一个操作数来自AC0,另一个操
作数在数据存贮器中,地址由通用寄存器的内容(R i)加上指令格式中的X量值决定,可认为这是一种变址寻址。
因此,指令周期的操作流程图如图B3.4:相应的微操作控制信号列在框图外。
图B3.4
5.解:分五个阶段:请求总线,总线仲裁,寻址(目的地址),信息传送,状态返回(错
误报告)。
如图B3.5
图B3.5
6.解:该中断系统可以实行5重中断,中断优先级的顺序是,优先权1最高,主程序
运行于最低优先权(优先权为6)。
图B3.2中出现了4重中断。
图B3.2中中断过程如下:主程序运行到T1时刻,响应优先权4的中断源的中断请求并进行中断服务;到T3时刻,优先权4的中断服务还未结束,但又出现了优先权3的中断源的中断请求;暂停优先权4的中断服务,而响应优先权3的中断。
到T4时刻,又被优先权2的中断源所中断,直到T6时刻,返回优先权3的服务程序,到T7时刻,又被优先权1的中断源所中断,到T8时刻,优先权1的中断服务完毕,返回优先权3的服务程序,直到T10优先权3的中断服务结束,返回优先权4的服务程序,优先权4的服务程序到T11结束,最后返回主程序。
图B3.2中,优先权3的服务程序被中断2次,而优先权5的中断又产生。