电子科技15秋《数字逻辑设计及应用》在线作业2

合集下载

福师《数字逻辑》在线作业二答案

福师《数字逻辑》在线作业二答案

福师《数字逻辑》在线作业二一、单选题:1. 一个无符号4位权电阻DAC,最低位处的电阻为40KΩ,则最高位处电阻为( ) (满分:2)A. 4KΩB. 5KΩC. 10KΩD. 20KΩ正确答案:B2. 74LS160十进制计数器它含有的触发器的个数是( ) (满分:2)A. 1B. 2C. 4D. 6正确答案:C3. CMOS数字集成电路与TTL数字集成电路相比不具备的优点是( ). (满分:2)A. 微功耗B. 高速度C. 高抗干扰能力D. 电源范围宽正确答案:B4. A+BC= ( ). (满分:2)A. A+BB. A+CC. (A+B )(A+C )D. B+C正确答案:C5. 以下代码中为无权码的为( ). (满分:2)A. 8421BCD码B. 5421BCD码C. 余三码D. 2421码正确答案:C6. 下列逻辑电路中为时序逻辑电路的是( ) (满分:2)A. 变量译码器B. 加法器C. 数码寄存器D. 数据选择器正确答案:C7. 不属于矩形脉冲信号的参数有( ). (满分:2)A. 周期B. 占空比C. 脉宽D. 扫描期正确答案:D8. 在何种输入情况下,“或非”运算的结果是逻辑1( ). (满分:2)A. 全部输入是0B. 全部输入是1C. 任一输入为0,其他输入为1D. 任一输入为1正确答案:A9. 一片四位二进制译码器,它的输出函数有( ) (满分:2)A. 1B. 8C. 10D. 16正确答案:D10. 欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用( )级触发器(满分:2)A. 2B. 3C. 4D. 8正确答案:B11. 和二进制数(1100110111.001)等值的十六进制数学是( )。

(满分:2)A. 337.2B. 637.2C. 1467.1D. c37.4正确答案:A12. 多谐振荡器可产生( ) (满分:2)A. 正弦波B. 矩形脉冲C. 三角波D. 锯齿波正确答案:B13. 在何种输入情况下,“与非”运算的结果是逻辑0( ). (满分:2)A. 全部输入是0B. 任一输入是0C. 仅一输入是0D. 全部输入是1正确答案:D14. 8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中(满分:2)A. 1B. 2C. 4D. 8正确答案:D15. 当逻辑函数有n个变量时,共有( )个变量取值组合?(满分:2)A. nB. 2nC. n的平方D. 2的n次方正确答案:D16. 74LS160十进制计数器它含有的触发器的个数是( ) (满分:2)A. 1B. 2C. 4D. 6正确答案:C17. 以下代码中为恒权码的为( ). (满分:2)A. 循环码B. 5421BCD码C. 余三码D. 格雷码正确答案:B18. 与模拟电路相比,数字电路主要的优点不包括( ). (满分:2)A. 容易设计B. 通用性强C. 保密性好D. 抗干扰能力强正确答案:A19. 逻辑表达式Y=AB可以用( )实现(满分:2)A. 正或门B. 正非门C. 正与门D. 或非门正确答案:C20. 一个8选一数据选择器的数据输入端有( )个(满分:2)A. 1B. 2C. 3D. 8正确答案:D21. 若干个具有三态输出的电路输出端接到一点工作时,必须保证() (满分:2)A. (A) 任何时候最多只能有一个电路处于三态,其余应处于工作态。

数字逻辑设计及应用 本科2 答案

数字逻辑设计及应用 本科2 答案

电子科技大学网络教育考卷(B 卷)(20 年至20 学年度第 学期)考试时间 年 月 日(120分钟) 课程 数字逻辑设计及实践(本科) 教师签名_____一、填空题(每空1分,共20分) 1、请完成如下的进制转换:10110.112= 26.6 8= 22.75 10= 16.C 16; 2、28.510= 11100.1 2= 34.4 8= 1C.8 16= 00101000.0101 8421BCD3、某带符号的二进制数的反码是1010101,则该数对应的原码是 1101010 ,补码是 1101011 ;4、A ⊕B= AB /+A /B ;(A ⊕B)/= AB+A /B / ;5、正逻辑和负逻辑之间的关系是 对偶 ;6、请问图1-6的逻辑为:Y= A / ;7、已知某集成门电路输出和输入的高电平的最小值分别为min IH min OH V V 、;输出和输入的低电平最大值分别为:max IL max OL V V 、;请问该门电路高电平的直流噪声容限NH V = min OH min IH V V - ;低电平的直流噪声容限NL V =m a x IL max OL V V - ;8、某状态机的状态数为129,请问至少需要 8 位编码才能完成;9、如果要从多路输入数据中,选出一路作为输出,应采用 数字选择 器来实现; 10、如果要比较两个二进制数的大小,应采用 比较器 器来实现;11、如果待实现的时序状态机中存在状态循环圈,应采用 计数器 器来实现; 12、同时具备置0、置1、保持和反转的触发器是 JK 触发器;二、选择题(每题1分,共10分)1、 将十进制运算(-125-3)转换成带符号的8位(包括符号位)二进制补码运算,其结果为: ①. 00000000 ②. 10000000 ③. 11111111 ④. 100000112、请问下列逻辑中,与(A ·B)/相同的逻辑是 ;①. A /+B / ②. A+B ③. A ·B ④. A /·B /3、已知逻辑F(ABC)=Σm (1,3,5,7),则下面的描述为正确的是:①. F(ABC)=ПM (0,2,4,6) ②. F=C③. F D =Σm (0,2,4,6) ④. F=A+B4、要实现8选1的数据选择器,则地址输入(选择输入)和多路数据端得个数分别为:①. 8、3 ②. 3 、8 ③. 8、8 ④. 3、35、如果实现5-32的译码器电路,需要 个74138(3-8译码器)来实现:①. 2 ②. 3 ③. 4 ④. 86、要实现256进制(模为256)的二进制计数器,需要 个74163(4位二进制加计数器)来实现①. 2 ②. 3 ③. 8 ④. 167、要实现有效状态数为8的环形计数器,则所需移位寄存器中的触发器个数为:①. 8 ②. 4 ③. 3 ④. 28、如果用触发器和门电路来实现12进制的计数器,则至少需要 个触发器:①. 2个 ②. 3个 ③. 4个 ④. 5个9、一个JK 触发器的驱动方程为X K J ==,则其逻辑功能与以下哪种触发器相同:①. JK 触发器 ②. SR 触发器 ③. D 触发器 ④. T 触发器10、555时基电路外界阻容元件构成自激多谐振荡器,当检小组容元件的数值时,将使: ①. 振荡周期减小 ②. 振荡幅度减小③. 振荡频率降低 ④. 振荡周期增大三、判断题(每题1分,共10分)1、存储单元是时序状态机不可缺少的组成部分;( √ )2、7485为4位二进制比较器。

电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案卷2

电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案卷2

电子科技大学智慧树知到“计算机科学与技术”《数字逻辑设计及应用》网课测试题答案(图片大小可自由调整)第1卷一.综合考核(共10题)1.逻辑式A+AB+ABC+ABCD=()。

A.AB.ABC.ABCD.ABCD2.n级触发器构成的环形计数器,计数模是()A、nB、2nC、2n-1D、2n+13.移位寄存器可以用作数据的串/并变换。

()A.错误B.正确4.单稳态触发器输出脉冲的宽度,取决于触发信号幅度的大小。

()A.错误B.正确5.CMOS电路的电源电压只能使用+5V。

()A、错误B、正确6.属于组合逻辑电路的部件是()A、编码器B、寄存器C、触发器D、计数器7.数据选择器是一种时序电路。

()A.错误B.正确8.下列电路中,是组合电路的是()A、串行数据检测器B、数据选择器C、环形计数器D、移位寄存器9.一个多输入与非门,输出为0的条件是()A、只要有一个输入为1,其余输入无关B、只要有一个输入为0,其余输入无关C、全部输入均为1D、全部输入均为010.若AB=AC,一定是B=C。

()A、错误B、正确第1卷参考答案一.综合考核1.参考答案:A2.参考答案:A3.参考答案:B4.参考答案:A5.参考答案:A6.参考答案:A7.参考答案:A8.参考答案:B9.参考答案:C10.参考答案:A。

15春华师《数字逻辑》在线作业答案

15春华师《数字逻辑》在线作业答案

15春华师《数字逻辑》在线作业答案一、单选题(共40道试题,共40分。

)1.题面见图片:A。

AB。

BC。

CD。

D正确答案:C2.题面见图片:A。

AB。

BC。

CD。

D正确答案:C3.欲对全班53个同学以二进制代码编码表示,最少需要二进制的位数是( )A。

5B。

6C。

10D。

53正确答案:B4.EPROM是指()A.随机读写存储器B.只读存储器C.可擦可编程只读存储器D.电可擦可编程只读存储器正确答案:C5.电平异步时序逻辑电路不允许两个或两个以上输入信号()A.同时为B.同时为1C.同时改变D.同时出现精确答案:C6.题面见图片:A。

AB。

BC。

CD。

D正确答案:C7.题面见图片:A。

AB。

BC。

CD。

D正确答案:A8.是8421BCD码的是()A。

1010B。

0101C。

1100D。

1111精确答案:B9.PROM、PLA、和PAL三种可编程器件中,()是不能编程的A。

PROM的或门阵列B。

PAL的与门阵列C。

PLA的与门阵列和或门阵列D。

PROM的与门阵列精确答案:D10.用PLA进行逻辑设计时,应将逻辑函数表达式变换成()A.异或表达式B.与非表达式C.最简“与—或”表达式D.标准“或—与”表达式正确答案:C11.题面见图片:A。

AB。

BC。

CD。

D正确答案:D12.以下哪一条不是消除竟争冒险的措施()A.接入滤波电路B.利用触发器C.插手选通脉冲D.点窜逻辑设想正确答案:B13.主从触发器的触发方式是()A。

CP=1B。

CP上升沿C。

CP下降沿D.分两次处理正确答案:D14.TTL与非门的多余脚悬空等效于( )。

A.1B.0C.VccD。

XXX正确答案:A15.题面见图片:A.AB。

BC。

C正确答案:C16.一块数据选择器有三个地址输入端,则它的数据输入端应有()。

A。

3B。

6C。

8D。

1正确答案:C17.一片四位二进制译码器,它的输出函数有()A。

1个B。

8个C。

10个D。

16个正确答案:D18.和二进制码1100对应的格雷码是()A。

《数字逻辑》在线作业二

《数字逻辑》在线作业二
A.正确
B.错误
11.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态。
A.正确
B.错误
12.在同步时序电路的设计中,若最简状态表中的状态数为2^N,而又是用N级触发器来实现其电路,则不需检查电路的自启动性。
A.正确
B.错误
36.在同步计数器中,各触发器的CP输入端应接统一的时钟脉冲
A.正确
B.错误
37.用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器
A.2
B.6
C.7
D.8
38.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使用同步二进制计数器
A.正确
D.数据选择器
27.某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要()时间。
A.10us
B.80us
C.100us
D.800ms
28.用二进制异步计数器从0做加法,计到十进制数178,则最少需要()个触发器
A.2
B.6
C.7
D.8
《数字逻辑》在线作业二-0002
试卷总分:100 得分:0
一、 单选题 (共 40 道试题,共 100 分)
1.N进制计数器可以实现N分频
A.正确
B.错误
2.计数器的模是指对输入的计数脉冲的个数。
A.正确
B.错误
3.N个触发器可以构成能寄存()位二进制数码的寄存器。
A.触发器
B.晶体管
C.MOS管
D.电容

《数字逻辑-应用与设计》部分习题参考答案

《数字逻辑-应用与设计》部分习题参考答案
or=A’B+A’C=(A+B’)’+(A+C’)’=[(A+B’)(A+C’)]’ f. (A’B’)’(CD’)’=(A’B’+CD’)’=(A+B)’+(C’+D)’ g. W+Q=(W’Q’)’ h. (A+B+C)D=(AD+BD+CD)=(A’+D’)’+(B’+D’)’+(C’+D’)’ i. (AB’+C’D+EF)’=[(A’+B)’+(C+D’)’+(E’+F’)’]’=(A’+B)(C+D’)(E’+F’) j. [(A+B)’+C’]’=(A’B’+C’)’=(A’B’)’C=(A+B)C
b,c 略(参见第 6 章例 6-8) d. S3=F2F1x R3=F2’F2x’ R2=F2F1x S2=F2’F1x S1=F1’x R1=F1x
Made by HeYuchu&QinPiqi
26. 1) AB’+CD
2) (AB’+CD)’’=[(AB’)’(CD)’]’ 3) (AB’+CD)=[(A’+B)’+(C’+D’)’]’’
Made by HeYuchu&QinPiqi
The Answer Book of<<Digital Logic Applications and Design>>
0
0
A
0
1
B
1
0
C
现态
次态 x/z
0

《数字逻辑设计及应用》试题2答案

《数字逻辑设计及应用》试题2答案

n 1
2
1
0
0
0
0
0
0
1
0
0
1
0
1
0
Q2Q1Q0
0
1
0
1
0
0
0
1
1
1
1
0
101
011
1
0
0
0
0
0
1
0
1
0
1
0ቤተ መጻሕፍቲ ባይዱ
000
001
010
100
110
1
1
0
1
0
0
1
1
1
1
1
0
111
可见,该电路是一个可自启动的四进制计数器。 (2 分)
命题人签名:
年月日
CLK
O
J
t
O
K
t
O
Q
t
O
Q
t
O
t
六、(14 分) 解:实现方法一:
实现方法二:
七、(14 分) 解:(1)列驱动方程
(4 分)
J 0 Q0Q1Q2 ,K 0 Q0Q1Q2 J1 Q0 ,K1 Q0 J 2 Q1 ,K 2 Q1 (2)求状态方程 (3 分)
Q n1 0

电子科技大学中山学院试题标准答案及评分标准
课程名称 命题人
基 本 要 求
(2009-2010 学年第一学期)
数字逻辑设计及应用 考试班级
石建国
送题时间
试题套数 考试形式
A 闭卷
对填空题、选择题、判断题等客观类题目的答案须做到答题标准唯
一,简述题、论述题、分析题等主观类题目的答案,须提供"答题要点

电子技术及数字逻辑网上作业题参考答案

电子技术及数字逻辑网上作业题参考答案

电子技术及数字逻辑网上作业题作业题(一)一、填空(共15题)1、N型半导体是在本征半导体中掺入价元素,其多数载流子是,少数载流子是。

2、稳压管的稳压区是其工作在。

3、数字系统使用的物理元件,与此相对应,采用的记数制和编码制也都以数为基础。

4、使用布尔代数定律时,利用规则、规则、规则可得到更多的公式。

5、放大电路必须加上合适的才能正常工作。

6、运放的共模抑制比定义为。

7、直接写出函数F=[(AB+C)D+E]B的反演函数为。

8、三极管工作在饱和区时,发射结应为偏置,集电结应为偏置。

9、为提高放大电路的输入电阻,应引入反馈;为降低放大电路输出电阻,应引入反馈。

10、集成运放应用于信号运算时工作在区域。

11、直流电源通常由、、和四部分组成。

12、已知输入信号的频率为10kH Z ~12 kH Z,为了防止干扰信号的混入,应选用滤波电路。

13、触发器有个稳态,存储8位二进制信息要个触发器。

14、消除竞争冒险的方法有、、等。

15、时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和时序电路。

二、选择题(共15题)1、当温度升高时,二极管的反向饱和电流将。

A.增大 B.减小 C.不变2、互补输出级采用共集形式是为了使。

A.电压放大倍数大B.不失真输出电压大C.带负载能力强3、测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是。

A.输入电压幅值不变,改变频率B. B.输入电压频率不变,改变幅值C.输入电压的幅值与频率同时变化4、交流负反馈是指。

A.阻容耦合放大电路中所引入的负反馈B.只有放大交流信号时才有的负反馈C.在交流通路中的负反馈5、功率放大电路的最大输出功率是在输入电压为正弦波时,输出基本不失真情况下,负载上可能获得的最大。

A.交流功率B.直流功率C.平均功率6、滤波电路应选用。

A.高通滤波电路 B. 低通滤波电路 C. 带通滤波电路7、放大电路中,测得某三极管三个电极电位U1、U2、U3分别为U1=3.3V ,U2=2.6V ,U3=15V。

电子科技大学数字逻辑设计及应用作业

电子科技大学数字逻辑设计及应用作业

作业提交 21. 现有个 50 个逻辑变量进行异或运算,已知当前输入 50 个逻辑输入中有 27 个为逻辑 1, 其他的为逻辑 0,请问当前输出为 。

(A) 1(B) 0 (C 无法判 )定 [参考答案:A] 分值:5得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分2.已知 74148 为 8 线-3 线二进制编码器,请问,当输入,且时,输出(A 11) (B 10 )0 (C 11 )1 [参考答案:C] 分值:5得分: 分。

系统自动批改于 2019 年 11 月 17 日 20 点 46 分3. 已知 74153 是一个双四选一数据选择器,请写出逻辑 Y 的函数表达式:Y=(A)(B) (C ) [参考答案:A] 分值:5 得分: 分。

系统自动批改于 2019 年 11 月 17 日 20 点 46 分4. 下面有关低电平有效输出的二进制译码器在使能输入有效的前提下,对输出端描述不正 确的是: 。

(A) 每个输出端等价为输入组合所对应的最小项 (B) 每个输出端等价为输入组合所对应的最大项每个输出端等价为输入组合所对应的最小项的 (C) 非 [参考答案:A] 分值:5得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分5.已知 74148 为 8 线-3 线二进制编码器,请问,当输入,且时,输出(A 1) (B 1 )0 (C 1 )1 [参考答案:B] 分值:5得分: 分。

系统自动批改于 2019 年 11 月 17 日 20 点 46 分6. 已知 74153 是一个双四选一数据选择器,请写出下图中逻辑输出的表达式 F= 。

(A)(B)(C ) [参考答案:B] 分值:5 得分: 分系统自动批改于 2019 年 11 月 17 日 20 点 46 分7. 已知 7485 为四位的数值比较器,由它所购建的逻辑电路如下所示,请问,在当前的输入下,输出。

2014-2015年(二)《数字逻辑设计与应用》期中试卷参考解答

2014-2015年(二)《数字逻辑设计与应用》期中试卷参考解答

电子科技大学2014 - 2015 学年第 二 学期期 中 考试卷课程名称:数字逻辑设计及应用 考试形式:闭卷 考试日期:2015年5月10日 考试时长:120分钟课程成绩构成:平时 30/20 %, 期中 30/20 %, 小班讨论 0/20 %, 期末 40 % 本试卷试题由__VII___部分构成,共__6___页。

I. Please fill out the correct an swers in the brackets “( )” . ( 2’ X 20 = 40’ )1. [510.5] 10 = ( 111111110.1 )2 = ( 1FE.8 ) 162. (2015)10 =( 0010000000010101 )8421BCD =( 0101001101001000 ) Excess-33. If X’s signed -magnitude representation X SM is 000110102, then (2X)’s 8-bit two’scomplement representation is ( 00110100 ), and (-X/2)’s 8-bit two’s complement representation is ( 11110011 ). 4. If a logic function is, its complement expression is(0,4,5,7),anditsdualexpressionis.(0,2,3,7)5. For CMOS inverters, can different outputs of common CMOS inverters be connected together?[Yes or No] ( No ); Three-state inverters have three-state outputs, which are HIGH 、LOW and ( Hi-Z ). Can different outputs of three-state inverters be connected together? [Yes or No] ( Yes ). 6. Given a binary number X=101101012, its corresponding Gray code is ( 11101111 ).7. If [X] two’s -complement =0111 00112, [Y] two’s -complement =1001 11002, then [X-Y] two’s -complement =( 10101001 ),whether overflow occurs? [Yes or No] ( Yes ). 8. Given 126 different states, it requires at least (7 ) binary bits to represent them.9. For CMOS NOR gates, their unused inputs should connect to ( 0 ) state.10. From Table 1 below, if 74HC devices drive 74LS devices,in HIGH state , DC noise margin V NH is ( 1.84 ), Fan-out NH is ( 200 ); in LOW state , DC noise margin V NL is ( 0.47 ), Fan-out NL is ( 10 ).Table 1Family DescriptionSymbol 74LS 74HC LOW-level input voltage (V) V ILmax 0.8 1.35 LOW-level output voltage (V) V OLmax 0.5 0.33 HIGH-level input voltage (V) V IHmin 2.0 3.85 HIGH-level output voltage (V) V OHmin 2.7 3.84 LOW-level input current (uA) I ILmax -400 1 LOW-level output current (mA) I OLmax 8 4 HIGH-level input current (uA) I IHmax 20 -1 HIGH-level output current (mA)I OHmax-0.4-4II. Choose the correct answer and fill the item number in the brackets. (Singleselection for question 1~8, Multi-selection for 9~10, 2’ X 10=20 ) 1. For logic function, its minimal sum is( C ) A. B.C.D.2. Given a circuit design, its output expression with positive logic is,then its output expression with negative logic is ( C)A.B.C. D.3. For the priority encoder 74X148, its inputs are: I 0-L , I 1-L , I 2-L , I 3-L , I 4-L , I 5-L , I 6-L , I 7-L ,outputsare Y 2-L ,Y 1-L ,Y 0-L . The inputs and outputs are all active-low. When active-low enable input EN _L =0, I 1-L = I 5-L = I 4-L =0, and any other inputs are all 1, then Y 2-L , Y 1-L , Y 0-L is ( B ).A. 110B. 010C. 001D. 101 4. Except enable lines, an 8-1 multiplexer should have ( C ) control/select lines. A. 1 B. 2 C. 3 D. 4 5. The truth table of a circuit is shown in Table 2, the logic expression of this circuit is ( D ).A. F=A+BB. F=S+A+BC.D.6. In one number system is correct, its radix is (B ) A. 5B. 6C. 7D. 8 7. In figure 1, the output logic function is (B )A) B)C)D)8. If the minimal sum of a logic function is same as canonical sum, it may have ( D ).A. static-0 hazardB. static-1 hazardC. both static-0 hazard and static-1 hazardD. neither static-0 hazard nor static-1 hazardC YFigure 19. In two-level AND-OR circuit design, our minimization is aimed to ( B C )A. minimize the inputs of OR gatesB. minimize the number of AND gatesC. minimize the inputs of AND gatesD. shorten the signal path from input to output10. Methods that are ( A B C D ) can be used to describe combinational circuitsA. sum-of-productsB. product-of-sumsC. truth tableD. timing diagramIII. Combinational Circuit Analysis And Design: [40’]1.Given F(W,X,Y,Z)=W/Y/Z/+W/X/Z+WXY/Z+YZ, there are also don’t-cares defined as d(9,12,14). Simplify the logic function F(A,B,C,D) into the minimal-product using Karnaugh map, and write out NOR-NOR logic expression of the minimal-product. (8’)参考评分标准:1.填写F的卡诺图正确4分2.化简的表达式正确2分F minimal-product (W,X,Y,Z)=(Y/+Z)(W/+Z)(W+X/+Y+Z/)3.“或非-或非“表达式正确2分F NOR-NOR(W,X,Y,Z) = [(Y/+Z)/+(W/+Z)/+(W+X/+Y+Z/)/]/2. A combinational circuit is shown as below. (8’)(1) Write out the product-of-sum expression of output F(W,X,Y,Z) for the circuit.(2) Analysis all conditions that the static hazard may exit for the circuit, and indicate types of static hazard.(3)Write out the minimal-product of output F(W,X,Y,Z) for the hazard-free.参考评分标准:1. 原始的和之积表达式正确2分F(W,X,Y,Z)=(W+X/)(Y+Z/)(W/+X/+Y/+Z/)2.指出所有静态冒险存在的条件2分,指出静态冒险类型2分。

电子科大15春《数字逻辑设计及应用》在线作业2答案

电子科大15春《数字逻辑设计及应用》在线作业2答案
A. 0.1Vm
B. 0.2Vm
C. 0.8Vm
D. 0.9Vm
正确答案:AD
2.逻辑代数的三种基本运算是
A.与
B.或
C.非
D.相除
正确答案:ABC
15春《数字逻辑设计及应用》在线作业2
三、判断题(共8道试题,共40分。)
1.扭环形计数器都是不能自启动的。
A.错误
B.正确
正确答案:A
2.欲将JK触发器作成翻转触发器,最简单的方法是令J=1,K=1。
A. RAM
B. ROM
C. PROM
D. EPROM
正确答案:B
4.逻辑式A+AB+ABC+ABCD=
A. A
B. AB
C. ABC#ABCD
正确答案:A
5.逻辑式A+B(C+D)的对偶式是
A. AB+CD
B. A(B+CD)
C. ABCD
D. A+B+C+D
正确答案:B
6.属于组合逻辑电路的部件是()
A.错误
B.正确
正确答案:A
7.若AB+AC=1,则一定是A=1。
A.错误
B.正确
正确答案:B
8.双极型晶体三极管,只要发射结反偏,则一定处于截止状态。
A.错误
正确
正确答案:B
A.错误
B.正确
正确答案:B
3.相同计数模的脉冲同步计数器和异步计数器相比,前者工作速度快。
A.错误
B.正确
正确答案:B
4.相同逻辑功能的TTL电路和CMOS电路相比,前者功耗大。
A.错误
B.正确
正确答案:B

《数字逻辑设计及应用》试题2

《数字逻辑设计及应用》试题2

一、填空题:(每空2分,共24分)1、十进制数-2的8位二进制补码为_________________B 。

2、与十进制数13.75等值的二进制数为__________________B 。

3、当控制端无效时,三态门输出端表现为_________。

4、n 变量任意两个最小项的乘积为__________________________。

5、使1A B C ⊕⊕=的ABC 组合包括001、010、100和________。

6、根据逻辑代数中的加法分配律,_____________A B C +=。

7、74HC151为_____选1数据选择器。

8、以高电平和低电平分别对应逻辑0和逻辑1,这种表示方法称为_____逻辑。

9、具有15根地址线的SRAM 内含________个存储单元。

10、时序电路的特点是________________________________________________________。

11、n 位扭环形计数器包含______个有效状态。

12、用触发器实现六十进制计数器,所需触发器的数量最少为_______个。

二、逻辑函数化简:(每小题6分,共12分) 1、1()Y AB A B C A B =++++电子科技大学中山学院考试试卷课程名称: 数字逻辑设计及应用 试卷类型: A 卷20 09 —20 10 学年度第 一 学期 考试方式: 闭卷 拟题人: 石建国 日期: 2009.12.16 审题人: 日期:系别: 电子工程系 班 级:学号: 姓 名:2、2(,,)(0,6)(2,4,5,7)Y A B C m d=+∑三、针对以下逻辑电路,写出其输出端函数表达式并列出函数真值表:(12分)四、试用4选1数据选择器实现一个三变量表决器,A、B、C三个输入变量中有2个或2个以上为1时,输出L为1,否则L为0。

(12分)五、有一下降沿触发的边沿JK触发器,其时钟CLK及输入J、K的信号波形如下图所示,试画出其Q及Q端的输出波形(假定触发器初始状态为0)。

数字逻辑设计及应用

数字逻辑设计及应用

(单选题) 1: 下列电路中,是时序电路的是A: 二进制译码器B: 移位寄存器C: 数值比较器D: 编码器正确答案:(单选题) 2: 只能按地址读出信息,而不能写入信息的存储器为A: RAMB: ROMC: PROMD: EPROM正确答案:(单选题) 3: 一个多输入与非门,输出为0的条件是A: 只要有一个输入为1,其余输入无关B: 只要有一个输入为0,其余输入无关C: 全部输入均为1D: 全部输入均为0正确答案:(单选题) 4: 只能按地址读出信息,而不能写入信息的存储器为A: RAMB: ROMC: PROMD: EPROM正确答案:(单选题) 5: 和二进制数110101.01等值的十六进制数是A: 35.4B: 35.1C: D1.4D: 65.2正确答案:(单选题) 6: 属于组合逻辑电路的部件是()A: 编码器B: 寄存器C: 触发器D: 计数器正确答案:(单选题) 7: T触发器中,当T=1时,触发器实现()功能A: 置1B: 置0C: 计数D: 保持正确答案:(多选题) 1: 表达式A+A+A和B×B×B的值分别是A: 0B: 1C: AD: B正确答案:(多选题) 2: 欲从多路输入数据中选取一路输出时,应采用();欲比较两个二进制数数值大小关系时,应采用()。

A: 数据选择器B: 数值比较器C: 加法器D: 触发器正确答案:(判断题) 1: 施密特触发器是一种双稳态电路。

A: 错误B: 正确正确答案:(判断题) 2: 1+A+B=A+BA: 错误B: 正确正确答案:(判断题) 3: 施密特触发器可以用来鉴别脉冲幅度。

A: 错误B: 正确正确答案:(判断题) 4: 某门电路对正逻辑而言是与非门,对负逻辑而言则是或非门。

A: 错误B: 正确正确答案:(判断题) 5: 一个十进制计数器,可以作为十分频器使用。

A: 错误B: 正确正确答案:(判断题) 6: 数据选择器是一种时序电路。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

15秋《数字逻辑设计及应用》在线作业2
单选题多选题判断题
一、单选题(共 7 道试题,共 42 分。


1. 一块八选一的数据选择器,其地址(选择输入)码有. 1位
. 3位
. 4位
. 8位
-----------------选择:
2. TTL电路使用的电源电压V=
. 0.2V
. 0.8V
. 3.6V
. 5V
-----------------选择:
3. 和8421码1000等值的余3码是
.
. 0001
. 1011
. 1000
E. 1010
-----------------选择:
4. 逻辑式+++=
.
.
. #
-----------------选择:
5. 一个多输入与非门,输出为0的条件是
. 只要有一个输入为1,其余输入无关
. 只要有一个输入为0,其余输入无关
. 全部输入均为1
. 全部输入均为0
-----------------选择:
6. 只能按地址读出信息,而不能写入信息的存储器为. RM
. ROM
. PROM
. EPROM
-----------------选择:
7. 下列电路中,是组合电路的是
. 串行数据检测器
. 数据选择器
. 环形计数器
. 移位寄存器
-----------------选择:
15秋《数字逻辑设计及应用》在线作业2
单选题多选题判断题
二、多选题(共 2 道试题,共 18 分。


1. 表达式++和××的值分别是
. 0
. 1
.
.
-----------------选择:
2. 逻辑代数的三种基本运算是
. 与
. 或
. 非
. 相除
-----------------选择:
15秋《数字逻辑设计及应用》在线作业2
单选题多选题判断题
三、判断题(共 8 道试题,共 40 分。


1. (1000)8421表示十进制数10。

. 错误
. 正确
-----------------选择:
2. 相同计数模的脉冲同步计数器,使用的触发器个数比脉冲异步计数器多。

. 错误
. 正确
-----------------选择:
3. 若=,一定是=。

. 错误
. 正确
-----------------选择:
4. 相同逻辑功能的TTL电路和MOS电路相比,前者功耗大。

. 错误
. 正确
-----------------选择:
5. 单稳态触发器输出脉冲的宽度,取决于触发信号幅度的大小。

. 错误
. 正确
-----------------选择:
6. 移位寄存器可以用作数据的串/并变换。

. 错误
. 正确
-----------------选择:
7. 欲将JK触发器作成翻转触发器,最简单的方法是令J=1,K=1。

. 错误
. 正确
-----------------选择:
8. n级触发器构成的计数器最多可计2n个数。

. 错误
. 正确
-----------------选择:。

相关文档
最新文档