组成原理自测试题 (2)
组成原理 试题及答案
1. 用ASCII码(七位)表示字符5和7是(1) ;按对应的ASCII码值来比较(2) ;二进制的十进制编码是(3) 。
(1) A. 1100101和1100111 B. 10100011和01110111C. 1000101和1100011D. 0110101和0110111(2) A.“a”比“b”大 B.“f”比“Q”大C. 空格比逗号大D.“H”比“R”大(3) A. BCD码 B. ASCII码C. 机内码D. 二进制编码2. 运算器由许多部件组成,但核心部件应该是________。
A. 数据总线B. 数据选择器C. 算术逻辑运算单元 D 累加寄存器。
3. 对用户来说,CPU 内部有3个最重要的寄存器,它们是。
A. IR,A,BB. IP,A,FC. IR,IP,BD. IP,ALU,BUS4. 存储器是计算机系统中的记忆设备,它主要用来。
A. 存放程序B. 存放数据C. 存放微程序D. 存放程序和数据5. 完整的计算机系统由组成。
A. 主机和外部设备B. 运算器、存储器和控制器C. 硬件系统和软件系统D. 系统程序和应用程序6.计算机操作系统是一种(1) ,用于(2) ,是(3) 的接口。
(1) A. 系统程序 B. 应用程序C. 用户程序D. 中间程序(2) A.编码转换 B. 操作计算机C. 控制和管理计算机系统的资源D. 把高级语言程序翻译成机器语言程序(3) A. 软件和硬件 B. 主机和外设C. 用户和计算机D. 高级语言和机器语言机7.磁盘上的磁道是 (1) ,在磁盘存储器中查找时间是 (2) ,活动头磁盘存储器的平均存取时间是指 (3) ,磁道长短不同,其所存储的数据量 (4) 。
(1) A. 记录密度不同的同心圆 B. 记录密度相同的同心圆C. 阿基米德螺线D. 随机同心圆(2) A. 磁头移动到要找的磁道时间 B. 在磁道上找到扇区的时间C. 在扇区中找到数据块的时间D. 以上都不对(3) A. 平均找道时间 B. 平均找道时间+平均等待时间C. 平均等待时间D. 以上都不对(4) A. 相同 B.长的容量大 C. 短的容量大 D.计算机随机决定8. 中断向量地址是。
计算机组成原理试题集含答案(2)
计算机(微机)组成原理试题集含答案111、设某一个单元的物理地址是54321H,则正确的逻辑地址表示为( C )A、4321H:50000HB、54320H:1HC、5430H:0021HD、5432H:00001H112、如果一个程序在执行前CS=1000H,IP=2000H,该程序的起始地址是( B )A、3000HB、12000HC、21000HD、1000H113、如果一个堆栈从地址1250H:0100H开始,SP=0050,则SS的段地址是( B )A、12600HB、1260HC、1265HD、125BH114、若已知[X]补=11101011B,[Y]补=01001010B,则[X – Y ]补=( A )A、10100001BB、11011111BC、10100000BD、溢出115、下列描述正确的是( B )。
A、汇编语言仅由指令性语句组成B、汇编语言包括指令性语句和伪指令语句C、指令性语句和伪指令语句的格式是完全相同的D、指令性语句和伪指令语句需经汇编程序翻译成机器代码后才能执行116、下列指令中不属于逻辑运算指令的是( B)。
A、XORB、CWDC、NOTD、OR117、假定DX=10111001B,CL=3,CF=1,则执行指令SHL DX,CL后,DX的值为( D)。
A、005CHB、0017HC、1700HD、05C8H118、下列指令中不会改变指令指针寄存器内容的是( A)。
A、MOVB、JMPC、CALLD、RET119、伪指令ENDP告诉汇编程序( B)。
A、宏定义结束B、过程定义结束C、段定义结束D、过程运行结束120、利用DOS系统功能调用的9号(AH=9)功能,显示一个字符串,其入口参数应为( A)。
A、DS:DX=字符串首地址B、DS:DX=字符串末地址C、CS:DX=字符串首地址D、CS:DX=字符串末地址121、PC机中,确定硬中断的服务程序入口地址的是( C )。
组成原理试卷与答案
试卷一一、选择题(每小题2分,共20分):1. 寄存器间接寻址方式中,操作数处在____。
A.通用寄存器B.主存单元C.程序计数器D.堆栈2. 存储器是计算机系统中的记忆设备,它主要用来___。
A.存放数据B.存放程序C.存放数据和程序D.存放微程序3. 某计算机字长32位,其存储容量是1MB,若按字编址,它的寻址范围是___。
A.0—1MB.0—512KBC.0—256KD.0—256KB4. 堆栈寻址方式中,设A为累加器,SP为堆栈指示器,Msp为SP指示器的栈顶单元,如果进栈操作的动作是:(A)→Msp,(SP)-1→SP,那么出栈操作的动作应为___。
A.(Msp)→A, (SP)+1→SP B.(SP)+1→SP, (Msp)→AC. (SP)-1→SP, (Msp)→AD.(Msp)→A, (SP)-1→SP5. 流水CPU是由一系列叫做“段”的处理线路所组成,和具有m个并行部件的CPU相比,一个m段流水CPU___ 。
A.具备同等水平的吞吐能力B.不具备同等水平的吞吐能力C.吞吐能力大于前者的吞吐能力D.吞吐能力小于前者的吞吐能力6. 同步控制是___。
A.只适用于CPU控制的方式B. 只适用于外设控制的方式C.由统一时序信号控制的方式D. 所有指令执行时间都相同的方式7.相联存贮器是按______进行寻址的存贮器。
A. 地址方式B. 堆栈方式C. 内容指定方式D. 地址方式与堆栈方式8.交叉存贮器实质上是一种_____存贮器,它能_____执行______独立的读写操作。
A. 模块式,并行,多个 B .模块式串行,多个C. 整体式,并行,一个 D .整体式,串行,多个9.采用串行接口进行七位ASCII码的传送,带有一位奇校验位、一位起始位和一位停止位,当波特率为9600波特时,字符传送速率为___。
A.960 B. 873 C. 1371 D. 48010. 计算机的外围设备是指___。
计算机组成原理---第二章测试题
计算机组成原理第二章测试题1.计算机系统中的I/O设备通过I/O端口与各自的控制器连接,然后由控制器与总线相连,常用的I/O端口有_D_。
A、并行口B、串行口C、视频口,USB口D、以上全部2.下列关于I/O控制器的叙述正确的是_A_。
A、I/O设备通过I/O控制器接收CPU的输入输出命令B、所有I/O设备都使用统一的I/O控制器C、I/O设备的驱动程序都存放在I/O控制器上的ROM中D、随着芯片组电路集成度的提高,越来越多的I/O控制器都从主板的芯片组中独立出来, 制作成专用的扩充卡B接口是由Compag,IBM,Intel,Microsoft和NEC等公司共同开发的一种I/O接口。
在下列有关USB接口的叙述中,错误的是_C_。
A、USB接口是一种串行接口,USB对应的中文为"通用串行总线"B、USB2.0的数据传输速度比USB1.1快得多C、利用"USB集线器",一个USB接口最多只能连接63个设备D、USB既可以连接硬盘,闪存等快速设备,也可以连接鼠标,打印机等慢速设备4.在目前的技术条件下,计算机使用的CRT显示器与LCD显示器相比具有_D_的优点。
A、没有辐射危害B、功耗小C、体积轻薄D、价格较低5.PC计算机中RAM的功能是_A_。
A、存放可读写的程序和数据B、用于永久存放专用程序和数据C、存放要求容量大速度慢的程序文件D、存放要求容量大速度慢的数据文件6.一台PC机上总有多种不同的I/O接口,如串行口,并行口,USB接口等。
在下列I/O接口中,不能作为扫描仪和主机接口的是_A_。
A、PS/2接口B、USBC、1394(FireWire)D、并行口7.下列说法中是正确的_B_。
A、半导体ROM信息可读可写,且断电后仍能保持记忆B、半导体ROM是非易失性的,断电后仍然能保持记忆C、半导体RAM是非易失性的,断电后不能保持记忆D、EPROM是可改写的,因而也是随机存储器的一种8.下面关于CPU性能的说法中,错误的是_D_。
计算机专业基础综合计算机组成原理(中央处理器)模拟试卷2
计算机专业基础综合计算机组成原理(中央处理器)模拟试卷2(总分:46.00,做题时间:90分钟)一、单项选择题(总题数:9,分数:18.00)1.在CPU中跟踪指令后继地址的寄存器是( )。
A.主存地址寄存器B.程序计数器√C.指令寄存器D.状态条件寄存器2.指令周期是指( )。
A.CPU从主存取出一条指令的时间B.CPU执行一条指令的时间C.CPU从主存取出一条指令加上执行这条指令的时间√D.时钟周期时间3.同步控制是( )。
A.只适用于CPU控制的方式B.只适用于外围设备控制的方式C.由统一时序信号控制的方式√D.所有指令执行时间都相同的方式4.微程序控制器中,机器指令与微指令的关系是( )。
A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段用微指令编成的微程序来解释执行√C.一段机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成5.假设微操作控制信号用C n表示,指令操作码译码器输出用I m表示,节拍电位信号用M k表示,节拍脉冲信号用T i表示,状态反馈信息用B i表示,则硬联线控制器的基本原理可描述为( ),它可用门电路和触发器组成的树型网络来实现。
A.C n =f(I m,T i )B.C n =f(I m,B i )C.C n =f(M k,T i,B i )D.C n =f(I m,M k,T i,B i ) √6.下面描述的RISC机器基本概念中正确的句子是( )。
A.RISC机器不一定是流水CPUB.RISC机器一定是流水CPU √C.RISC机器有复杂的指令系统D.CPU配备很少的通用寄存器7.下列部件中不属于控制器的部件是( )。
A.指令寄存器B.操作控制器C.程序计数器D.状态条件寄存器√8.计算机操作的最小时间单位是( )。
A.时钟周期√B.指令周期C.CPU周期D.微指令周期9.下列说法中正确的是( )。
A.微程序控制方式和硬联线控制方式相比较,前者可以使指令的执行速度更快B.若采用微程序控制方式,则可用μPC取代PCC.控制存储器可以用掩模ROM、E 2 PROM或闪速存储器实现√D.指令周期也称为CPU周期二、设计题(总题数:6,分数:12.00)10.CPU的数据通路如图5.14所示。
组成原理十套卷 答案(有详细步骤)分析
本科生期末试卷(一)一、选择题(每小题1分,共15分)1从器件角度看,计算机经历了五代变化。
但从系统结构看,至今绝大多数计算机仍属于( B )计算机。
A 并行B 冯·诺依曼C 智能D 串行考查:常识2某机字长32位,其中1位表示符号位。
若用定点整数表示,则最小负整数为( A )。
A -(231-1)B -(230-1)C -(231+1)D -(230+1)考查:32位定点整数表示范围3以下有关运算器的描述,( C )是正确的。
A 只做加法运算B 只做算术运算C 算术运算与逻辑运算D 只做逻辑运算考查:运算器的功能4 EEPROM是指( D )。
A 读写存储器B 只读存储器C 闪速存储器D 电擦除可编程只读存储器考查:EEPROM5常用的虚拟存储系统由( B )两级存储器组成,其中辅存是大容量的磁表面存储器。
A cache-主存B 主存-辅存C cache-辅存 D 通用寄存器-cache考查:虚拟存储系统两级结构6 RISC访内指令中,操作数的物理位置一般安排在( D )。
A 栈顶和次栈顶B 两个主存单元C 一个主存单元和一个通用寄存器D 两个通用寄存器考查:RISC指令和CISC指令7当前的CPU由( B )组成。
A 控制器B 控制器、运算器、cacheC 运算器、主存D 控制器、ALU、主存考查:CPU组成8流水CPU是由一系列叫做“段”的处理部件组成。
和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是( A )。
A 具备同等水平B 不具备同等水平C 小于前者D 大于前者考查:流水CPU9在集中式总线仲裁中,( A )方式响应时间最快。
A 独立请求B 计数器定时查询C 菊花链考查:集中式总线仲裁10 CPU中跟踪指令后继地址的寄存器是( C )。
A 地址寄存器B 指令计数器C 程序计数器D 指令寄存器考查:程序计数器11从信息流的传输速度来看,( A )系统工作效率最低。
计算机组成原理试题库(含答案解析)
计算机组成原理试题一、单项选择题(从下列各题四个备选答案中选出一个正确答案,并将其代号写在题干前面的括号内。
)1.为了缩短指令中某个地址段的位数,有效的方法是采取(C)。
A、立即寻址B、变址寻址C、间接寻址D、寄存器寻址2.某计算机字长是16位它的存储容量是64KB,按字编址,它们寻址范围是(C )。
A.64K B.32KB C.32K D.16KB3.某一RAM芯片其容量为512*8位,除电源和接地端外该芯片引线的最少数目是(C )。
A. 21B. 17C. 19D.204.指令系统中采用不同寻址方式的目的主要是( C )。
A.实现存储程序和程序控制B.可以直接访问外存C.缩短指令长度,扩大寻址空间,提高编程灵活性D.提供扩展操作码的可能并降低指令译码难度5.寄存器间接寻址方式中,操作数处在( B )。
A.通用寄存器B.贮存单元C.程序计数器D.堆栈6.RISC是( A )的简称。
A.精简指令系统计算机B.大规模集成电路C.复杂指令计算机D.超大规模集成电路7.CPU响应中断的时间是_ C _____。
A.中断源提出请求;B.取指周期结束;C.执行周期结束;D.间址周期结束。
8.常用的虚拟存储器寻址系统由____A__两级存储器组成。
A.主存-辅存;B.Cache-主存;C.Cache-辅存;D.主存—硬盘。
9.DMA访问主存时,让CPU处于等待状态,等DMA的一批数据访问结束后,CPU再恢复工作,这种情况称作__A____。
A.停止CPU访问主存;B.周期挪用;C.DMA与CPU交替访问;D.DMA。
10.浮点数的表示范围和精度取决于__C____ 。
A.阶码的位数和尾数的机器数形式;B.阶码的机器数形式和尾数的位数;C.阶码的位数和尾数的位数;D.阶码的机器数形式和尾数的机器数形式。
11.中断向量可提供___C___。
A.被选中设备的地址; B.传送数据的起始地址;C.中断服务程序入口地址;D.主程序的断点地址。
计算机组成原理自测练习题
《计算机组成原理》自测题一.填空1.十进制数132.75对应的十六进制数是___80.c__。
2.用1位奇偶校验能检测出一位主存错误的百分比是_100%_。
3.微机的发展以_微处理器__技术为标志。
4.[X]补=X0X1X2…X n(n为整数),它的模是__2n+1_。
5.n+1位的定点小数,其补码表示的是___-1<=X<=-2n__。
6.间接寻址第一次访问内存所得到的是操作数的有效地址,该地址经系统总线的___数据总线_传送到CPU。
7.为了缩短指令中某个地址段的位数,有效的方法是采取_立即寻址__。
8.与本指令的地址有关的寻址方式是__相对寻址___。
9.补码定点整数0101 0101左移2位后的值是___01010100______。
10.采用原码一位乘法计算X×Y时,当乘数Y i为1时,_被乘 1*1.5原部分积*相加后右移一位___。
11.在浮点数中,当数的绝对值太大,以至于超过机器所能表示的数据时,称为浮点数__上溢或正溢__。
12.设某浮点数共12位。
其中阶码含1位阶符共4位,以2为底,补码表示;尾数含1位数符共8位,补码表示。
规格化,则该浮点数所能表示的最大正数是__27-1____________。
13.计算机的存储系统是指_Cache,主存,外存,三级存储结构__。
14.单地址指令是指_既能对但操作数进行加工处理,也能在隐含约定一个操作数,对操作数进行运算_。
15.某DRAM芯片的存储容量为512K×8位,该芯片的地址线和数据线数目分别为__19,8__。
16.EPROM是_可以改写的,但不能做随机存储器_的存储设备。
17.使用存储容量为16K×1位的存储器芯片来组成一个64K×8位的存储器,则在字方向扩大了_4_倍,在位方向上扩展了_8_倍。
18.Cache一般采取__随机存取_存取方式。
19.执行一条一地址的加法指令共需__2__次访问主存(含取指令)。
计算机组成原理试题及答案
《计算机组成原理》期末自测试卷A一、填空题:(每空1分,共15分)1、原码一位乘法中,符号位与数值位(分开计算),运算结果的符号位等于(相乘两位符号位的异或值)。
2、码值80H:若表示真值0,则为(移)码;若表示真值―128,则为(补)码。
3、微指令格式分为(垂直)型微指令和(水平)型微指令,其中,前者的并行操作能力比后者强。
4、在多级存储体系中,Cache存储器的主要功能是(解决CPU与主存之间的速度匹配问题)。
5、在下列常用术语后面,写出相应的中文名称:VLSI( 超大规模集成电路), RISC( 精简指令系统计算机), DMA( 直接存储器存储), DRAM( 动态随机读写存储器)。
6、为了实现CPU对主存储器的读写访问,它们之间的连线按功能划分应当包括(地址线),(数据线)(控制线)。
7、从计算机系统结构的发展和演变看,近代计算机是以(存储器)为中心的系统结构。
二、单项选择题:(每题2分,共40分)1、寄存器间接寻址方式中,操作数处于( B )中。
A、通用寄存器B、主存C、程序计数器D、堆栈2、CPU是指( D )。
A、运算器B、控制器C、运算器和控制器D、运算器、控制器和主存3、若一台计算机的字长为2个字节,则表明该机器( C )。
A、能处理的数值最大为2位十进制数。
B、能处理的数值最多由2位二进制数组成。
C、在CPU中能够作为一个整体加以处理的二进制代码为16位。
D、在CPU中运算的结果最大为2的16次方4、在浮点数编码表示中,( A )在机器数中不出现,是隐含的。
A、基数B、尾数C、符号D、阶码5、控制器的功能是( D )。
A、产生时序信号B、从主存取出一条指令C、完成指令操作码译码D、从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令。
6、虚拟存储器可以实现( B )。
A、提高主存储器的存取速度B、扩大主存储器的存储空间,并能进行自动管理和调度C、提高外存储器的存取周期D、扩大外存储器的存储空间7、32个汉字的机内码需要( B )。
计算机专业基础综合计算机组成原理(多层次的存储器)模拟试卷2
计算机专业基础综合计算机组成原理(多层次的存储器)模拟试卷2(总分:68.00,做题时间:90分钟)一、单项选择题(总题数:12,分数:24.00)1.存储周期是指( )。
A.存储器的读出时间B.存储器的写入时间C.存储器进行连续读和写操作所允许的最短时间间隔√D.存储器进行连续写操作所允许的最短时间间隔2.某单片机字长16位,它的存储容量64KB,若按字编址,那么它的寻址范围是( )。
A.64KB.32K √C.64KBD.32KB3.某DRAM芯片,其存储容量为512K×8位,该芯片的地址线和数据线数目为( )。
A.8,512B.512,8C.18,8D.19,8 √4.某计算机字长32位,其存储容量为4GB,若按字编址,它的寻址范围是( )。
A.1G √B.4GBC.4GD.1GB5.主存储器和CPU之间增加cache的目的是( )。
A.解决CPU和主存之间的速度匹配问题√B.扩大主存储器的容量C.扩大CPU中通用寄存器的数量D.既扩大主存容量又扩大CPU通用寄存器数量6.双端口存储器( )情况下会发生读/写冲突:A.左端口与右端口的地址码不同B.左端口与右端口的地址码相同√C.左端口与右端口的数据码相同D.左端口与右端口的数据码不相同7.下列说法中正确的是( )。
A.SRAM存储器技术提高了计算机的速度B.若主存由ROM和RAM组成,容量分别为2 n和2 m,则主存地址共需n+m位C.闪速存储器是一种高密度、非易失性的读/写半导体存储器√D.存取时间是指连续两次读操作所需间隔的最小时间8.在cache的地址映射中,若主存中的任意一块均可映射到cache内的任意一块的位置上,则这种方法称为( )。
A.全相联映射√B.直接映射C.组相联映射D.混合映射9.下列关于存储系统的描述中正确的是( )。
A.虚拟存储器技术提高了计算机的速度B.若主存由两部分组成,容量分别为2 n和2 m,则主存地址共需要n+m位C.闪速存储器是一种高密度、非易失性的只读半导体存储器√D.存取时间是指连续两次读操作所需间隔的最小时间10.下述有关存储器的描述中,正确的是( )。
计算机组成原理模拟题及答案
计算机组成原理试题(一)一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自___C___。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.___C___可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指_____B_。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是__B____。
A.128K;B.64K;C.64KB;5.主机与设备传送数据时,采用______,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第__B____种说法是正确的。
A.原码和反码不能表示 -1,补码可以表示 -1;B.三种机器数均可表示 -1;C.三种机器数均可表示 -1,且三种机器数的表示范围相同;D.三种机器数均不可表示 -1。
7.变址寻址方式中,操作数的有效地址是__C____。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。
8.向量中断是__C____。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指__C____。
A.指令周期;B.机器周期;D.存储周期。
10.将微程序存储在EPROM中的控制器是___静态微程序___控制器。
A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。
11.隐指令是指___D___。
A.操作数隐含在操作码中的指令;B.在一个机器周期里完成全部操作的指令;C.指令系统中已有的指令;D.指令系统中没有的指令。
计算机组成原理试题二及答案
计算机组成原理试题二及答案一、单项选择题(每题1分,共20分)1. 目前的计算机中,代码形式是______。
A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放2. 完整的计算机系统应包括______。
A.运算器存储器控制器 B.外部设备和主机C.主机和应用程序 D.配套的硬件设备和软件系统3. 下列数中最大的是______。
A.(10010101)2 B.(227)8 C.(96)16 D.(143)104. 设寄存器位数为8位,机器数采用补码形式(一位符号位),对应于十进制数-27,寄存器内为______。
A.(27)16 B.(9B)16 C.(E5)16 D.(5A)165. 计算机的存储器系统是指______。
A.RAM存储器 B.ROM存储器 C.主存储器 D.主存储器和外存储器6. 算术/逻辑运算单元74181ALU可完成______。
A.16种算术运算功能 B.16种逻辑运算功能C.16种算术运算功能和16种逻辑运算功能 D.4位乘法运算功能和除法运算功能7. 某机字长32位,存储容量1MB,若按字编址,它的寻址范围是______。
A.0─1MB B.0─512KB C.0─256K D.0─256KB8. 常用的虚拟存储系统由______两级存储器组成。
A.主存—辅存 B.快存—主存 C.快存—辅存 D.通用寄存器—主存9. 变址寻址方式中,操作数的有效地址等于______。
A.基值寄存器内容加上形式地址 B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址 D.程序计数器内容加上形式地址10. 在虚拟存储器中,当程序正在执行时,由______完成地址映射。
A.程序员 B.编译器 C.装入程序 D.操作系统11. 由于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周期通常用______来规定。
组成原理试题(附部分参考答案)
组成原理试题(附部分参考答案)一、填空题(共20空,每空1分,共20分)1.存储_程序_并按地址顺序顺序执行,这是冯.诺依曼型计算机的工作原理。
2.RISC的中文含义是___精简指令集计算机___,CISC的中文含义是__ 复杂指令系统计算机____。
3.微程序设计技术是利用软件技术方法设计__硬件__的一门技术。
4.八进制数37.4Q转换成二进制数为_11111.1。
5.指令通常由_操作码字段____和地址码字段两部分组成。
6.指令操作码字段表征指令的操作特性和功能,而地址码字段指示参与操作的操作数地址。
7.根据目前常用的存储介质可以将存储器分为半导体存储器、磁表面存储器和光存储器三种。
8.汉字用键盘录入时使用数字. 编码,汉字在计算机内部存储、传输和检索的代码称为汉字_内码__ __,汉字输出到打印机/显示器须有字模码信息来完成。
9.寻址方式按操作数的物理位置不同,多使用RR___型和RS___型,前者比后者执行速度快。
10.把A和B两个寄存器的内容进行异或运算,若运算结果是_false,那么A、B寄存器的内容必定相同。
11.控制器有两种控制方式。
异步控制方式的特点是:系统中没有统一的时间标准,各部件按自己的时钟信号操作,各个微操作采用应答方式工作。
二、名词解释(共5个,每个2分,共10分)定点机器数约定机器中所有数据的小数点位置是固定不变的ALU计算机中执行各种算术和逻辑运算操作的部件。
不仅具有多种算术运算和逻辑运算的功能,而且具有先行进位逻辑,从而能实现高速运算多模块交叉存取是一种并行存取结构,由存储器控制部件控制模块之间分时使用数据总线进行信息传递。
间接寻址在指令格式的地址字段中不直接指出操作数在内存的地址,而是操作数地址的地址器。
指令周期取出一条指令并执行这条指令的时间存储器位扩展由于给定芯片位长较短,不满足设计要求,则通过公用地址线和控制线分用数据线连接多个给定芯片的方法。
给定的芯片字长位数较短,不满足设计要求的存储器字长,磁石需要多片给定芯片扩展字长位数三、简答题(4小题,每题 5分,共20分)1. 比较DRAM和SRAM在使用场合上有哪些不同?SRAM为静态读写存储器,所有的SRAM的特征是用一个锁存器和(触发器)作为存储元,只要直流供电电源一直加载这个记忆电路上,它就无限期也保持记忆的1状态或者0状态,如果电源断电,那么存储的数据(1或者0)就会丢失。
计算机组成原理测试题二
计算机组成原理测试题二一、选择题:1.若真值X=-1011,则X补()2.设十六进制数为,则相应的十进制数为()3. 补码加减运算是指()A.操作数用补码表示,符号位单独处理。
B.操作数用补码表示,连同符号位一起相加。
C.操作数用补码表示,将加数变补,然后相加。
D.操作数用补码表示,将被加数变补,然后相加。
4.定点小数的补码表示范围是()A.-1<X<1 <X≤1 ≤X<1 ≤X≤1.5.中央处理器包含()A.运算器和主存储器B.控制器和主存储器C.运算器和控制器D.运算器和输入输出接口6.要访问容量为32KB的主存储器,至少需要二进制数地址()位位位位7.动态RAM的特点是()A.工作中存储内容会产生变化。
B.工作中需要动态地改变访存地址。
C.每次读出后,需根据原存内容重写一遍。
D.每隔一定时间,需要根据原存内容重写一遍。
8.下列存储器中可在线改写的只读存储器是()9.在计算机的层次化存储器结构中,虚拟存储器是指()A.将主存储器当作调整缓存使用B.将高速缓存当作主存储器使用C.将辅助存储器当作主存储器使用D.将主存储器当作辅助存储器使用10.单地址指令()A.只能对单操作数进行加工处理。
B.只能对双操作数进行加工处理。
C.既能对单操作数进行加工处理,也能对双操作数加工处理。
D.无处理双操作数的功能。
11.堆栈指针SP的内容是()A.栈顶地址B.栈顶内容C.栈底地址D.栈底内容12.在同步控制方式中()A.各指令的执行时间相同B.各指令占用的机器周期数相同C.由统一的时序信号进行定时控制必须采用微处理控制方式13.CPU响应DMA请求的时间是()A.必须在一条指令执行完毕B.必须在一个总线周期结束C.可在任一时钟周期结束D.在判明设有中断请求之后14.在微程序控制中,机器指令和微指令的关系是()A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微程序来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成15.微程序存放在()A.主存中B.堆栈中中 D.磁盘中16.下列设备中,适合通过DMA方式与主机进行信息交换的是()A.键盘B.电传输入机C.针式打印机D.磁盘17.串行接口是指()A.接口与系统总线之间采取串行传送B.接口与外围设备之间采取串行传送C.接口的两侧采取串行传送D.接口内部只能串行传送18.向量中断的向量地址是()A.通过软件查询产生B.由中断服务程序统一产生C.由中断源硬件提供D.由处理程序直接查表获得19.中断屏蔽字的作用是()A.暂停外设对主存的访问 B 暂停对某些中断的响应C.暂停对一切中断的响应D.暂停CPU对主存的访问20.CPU可直接访问的存储器是()A.硬盘 B 软盘 C.高速缓存 D.光盘二.填空题:1.外部设备接口是指2.在CPU中,指令寄存器IR用来存放3.中断屏蔽字的作用是4.采用异步控制的目的是5.采用直接寻址的方式,则操作在中。
计算机组成原理 试卷含答案
湖南师范大学2012—2013学年第一学期信息与计算科学专业2011年级期末/补考/重修课程计算机组成原理考核试题出卷人:毛禄广课程代码:考核方式: 考试时量:分钟试卷类型:A/B/C/D一、单选题(30分,每题2分)1. 算术逻辑单元的简称为()BA、CPU。
B、ALU。
C、CU。
D、MAR。
2. EPROM是指()DA.读写存储器B.只读存储器C.闪速存储器D.可擦除可编程只读存储器3. 异步通信的应答方式不包括()DA、不互锁B、半互锁C、全互锁D、以上都不包括4. 三种集中式总线仲裁中,______方式对电路故障最敏感。
AA、链式查询 B. 计数器定时查询 C. 独立请求D、以上都不正确5. 下面说法正确的是:()BA、存储系统层次结构主要体现在缓存-主存层次上;B、缓存-主存层次主要解决CPU和主存速度不匹配的问题;C、主存和缓存之间的数据调动对程序员也是不透明的;D、主存和辅存之间的数据调动由硬件单独完成。
6. 动态RAM的刷新不包括( ) DA、集中刷新B、分散刷新C、异步刷新D、同步刷新7. 关于程序查询方式、中断方式、DMA方式说法错误的是()DA、程序查询方式使CPU和I/O设备处于串行工作状态,CPU工作效率不高;B、中断方式进一步提高了CPU的工作效率;C、三者中DMA方式中CPU的工作效率最高;D、以上都不正确。
第 1 页共5 页8. 发生中断请求的条件不包括()DA.一条指令执行结束B.一次I/O操作结束C.机器内部发生故障D.一次DMA操作结束9. DMA的数据传送过程不包括()AA、初始化B、预处理C、数据传送D、后处理10. 下列数中最大的数为()BA.(10010101)2B.(227)8C.(96)8D.(143)511. 设32位浮点数中,符号位为1位,阶码为8位,尾数位为23位,则它所能表示的最大规.格化正数为()BA +(2 – 2-23)×2+127B.[1+(1 – 2-23)]×2+127C.+(2 – 223)×2+255D.2+127 -22312. 定点运算中,现代计算机都采用_______做加减法运算。
计算机组成原理试卷2
计算机组成原理试题2一、选择题(共20分,每题1分)1.冯·诺伊曼机工作方式的基本特点是______。
A.多指令流单数据流;B.按地址访问并顺序执行指令;C.堆栈操作;D.存储器按内容选择地址。
2.程序控制类指令的功能是______。
A.进行主存和CPU之间的数据传送;B.进行CPU和设备之间的数据传送;C.改变程序执行的顺序;D.一定是自动加+1。
3.水平型微指令的特点是____ A __。
A.一次可以完成多个操作;B.微指令的操作控制字段不进行编码;C.微指令的格式简短;D.微指令的格式较长。
4.存储字长是指______。
A.存放在一个存储单元中的二进制代码组合;B.存放在一个存储单元中的二进制代码位数;C.存储单元的个数;D.机器指令的位数。
5.CPU通过__ B ____启动通道。
A.执行通道命令;B.执行I/O指令;C.发出中断请求;D.程序查询。
6.对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。
A.数值计算;B.辅助设计;C.数据处理;D.实时控制。
7.总线中地址线的作用是______。
A.只用于选择存储器单元;B.由设备向主机提供地址;C.用于选择指定存储器单元和I/O设备接口电路的地址;D.即传送地址又传送数据。
8.总线的异步通信方式______。
A.不采用时钟信号,只采用握手信号;B.既采用时钟信号,又采用握手信号;C.既不采用时钟信号,又不采用握手信号;D.既采用时钟信号,又采用握手信号。
9.存储周期是指______。
A.存储器的写入时间;B.存储器进行连续写操作允许的最短间隔时间;C.存储器进行连续读或写操作所允许的最短间隔时间;D.指令执行时间。
10.在程序的执行过程中,Cache与主存的地址映射是由______。
A.操作系统来管理的;B.程序员调度的;C.由硬件自动完成的;D.用户软件完成。
11.以下叙述______是正确的。
A.外部设备一旦发出中断请求,便立即得到CPU的响应;B.外部设备一旦发出中断请求,CPU应立即响应;C.中断方式一般用于处理随机出现的服务请求;D.程序查询用于键盘中断。
组成原理试卷题库(2)
组成原理试卷题库(2)得分评卷人一、选择题(本大题共20道小题,每小题1分,共20分)1.将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为__C____。
A.数值计算B.辅助设计C.数据处理D.实时控制2.目前的计算机,从原理上讲__B____。
A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放3.根据国标规定,每个汉字在计算机内占用__B____存储。
A.一个字节B.二个字节C.三个字节D.四个字节4.下列数中最小的数为__D____。
A.(101001)2B.(52)8C.(2B)16D.(44)105.存储器是计算机系统的记忆设备,主要用于_D_____。
A.存放程序B.存放软件C.存放微程序D.存放程序和数据6.设某=—0.1011,则[某]补为__C____。
A.1.1011B.1.0100C.1.0101D.1.10017.下列数中最大的数是______。
A.(10010101)2B.(227)8C.(96)16D.(143)108.计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是__B____。
A.巴贝奇B.冯.诺依曼C.帕斯卡D.贝尔9.在CPU中,跟踪后继指令地指的寄存器是_B_____。
A.指令寄存器B.程序计数器C.地址寄存器D.状态条件寄存器10.Pentium-3是一种__B____。
A.64位处理器B.16位处理器C.准16位处理器D.32位处理器11.三种集中式总线控制中,__A____方式对电路故障最敏感。
A.链式查询B.计数器定时查询C.独立请求12.外存储器与内存储器相比,外存储器__B____。
A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高13.一个256K某8的存储器,其地址线和数据线总和为___C___。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
三、计算题
设存储器容量为 128M 字,字长 64 位,模块数 m=8,分别用顺序方式和交叉 方式进行组织。 存储周期 T=200ns, 数据总线宽度为 64 位, 总线传送周期 50ns 。 问顺序存储器和交叉存储器的带宽各是多少?
研究生入学试卷(六)
பைடு நூலகம்一、填空题
1 IEEE754 标准,一个浮点数由( ) 、阶码 E、尾数 M 三个域组成。其中 ) 。 ) ,
阶码 E 的值等于指数的( 2
)加上一个固定(
相联存储器不按地址而是按 ( ) 。
) 访问的存储器, 在 cache 中用来存放 (
在虚拟存储器中用来存放( 3
双端口存储器和多模块交叉存储器属于( )技术。
四、分析题
请在下表中第二列,第三列填写简要文字对 CISC 和 RISC 的主要特征进行对比: 比较内容 (1) 指令系统 (2) 指令数目 (3) 指令格式 (4) 寻址方式 (5) 指令字长 (6) 可访存指令 (7) 各种指令使用频率 (8) 各种指令执行时间 CISC RISC
五、设计题
如图所示为双总线结构机器的数据通路,IR 为指令寄存器,PC 为程序计数 器(具有自增功能) ,DM 为数据存储器(受 R / W 信号控制) ,AR 为地址寄存器, DR 为数据缓冲寄存器,ALU 由加、减控制信号决定完成何种操作,控制信号 G 控制的是一个门电路。另外,线上标注有小圈表示有控制信号,例中 yi 表示 y 寄存器的输入控制信号, R1o 为寄存器 R1 的输出控制信号,未标字符的线为直通 线,不受控制。
存储器设计时写入时间和读出时间相等,但事实上写入时间( 8 ( 9 机器 10 为了解决多个( )同时竞争总线( ) ,必须具有( 形成操作数地址的方式,称为( )寄存器、内存和指令中。 RISC 机器一定是( )CPU,奔腾 CPU 是(
)方式,操作数可放在(
)CPU,但奔腾机是(
)
)部件。
二、证明题
IMi
PCi
IR i
AR i
R/W
DR i
R 0i R1i R 2i R 3i
R 0 R1 R 2 R 3
IM o
+1
IR o
DR o
R 0 o R 1 o R 2 o R 3o
ALU o
图1
“SUB R3,R0”指令完成 ( R0 ) ( R3 ) R0 的功能操作,画出其指令周期流 程图, 并列出相应的微操作控制信号序列, 假设该指令的地址已放入 PC 中。 ② 若将“取指周期”缩短为一个 CPU 周期,请在图上先画出改进的数据通路, 然后在画出指令周期流程图。此时 SUB 指令的指令周期是几个 CPU 周期? 与第①种情况相比,减法指令速度提高几倍?
高 优先权 低 高
中断 优先 级排 队电 路与 中断 控制 逻辑
0
IM 21 0 IR 21
2级IR 设备A 设备B 设备C 优 1级IR 设备D 设备E 设备F 先 权
0
IM11
0
IR11
0
IM 01 0 IR 01
0级IR 设备G 设备 H 设备 I
CPU 低 一维、二维多级中断结构
)存储器结构,前者采用(
)
技术,后者采用( 4 5 ( 6
根据地址格式不同,虚拟存储器分为(
) 、 (
) 、 (
) 。 ) ,它通常用若干
CPU 从主存取出一条指令并执行该指令的时间叫做( )来表示,而后者有包含有若干个( 内部总线是指( ) 。
)内部连接各逻辑部件的一组(
) 。它用( )或(
)
来实现。 7 存储器的读出时间通常称为( ) ,它定义为( ) ,为便于读出写控制, )读出时间。 )寄存器、
①
六、 分析题
如下图所示,这是一个二维中断系统,请问: ⑴在中断情况下,CPU 和设备的优先级如何考虑?请按降序排列各设备的 中断优先级。 ⑵若 CPU 现执行设备 C 的中断服务程序,IM2、IM1、IM0 的状态是什么? 如果 CPU 执行设备 H 的中断服务程序, IM2、 IM1、 IM0 的状态又是什么? ⑶每一级的 IM 能否对某个优先级的个别设备单独进行屏蔽?如果不能,采 取什么方法可达到目的? ⑷若设备 C 一提出中断请求,CPU 立即进行响应,如何调整才能满足此要 求?