CMOS数控振荡器设计

合集下载

基于标准CMOS工艺压控振荡器(VCO)设计

基于标准CMOS工艺压控振荡器(VCO)设计

基于标准CMOS工艺压控振荡器(VCO)设计
基于标准CMOS工艺压控振荡器(VCO)设计
摘要:近年来随着无线通信系统的迅猛发展和CMOS工艺的不断进步,对CMOS 无线射频收发机要求越来越高。

低成本、小型化、宽频带、低噪声、更高的工作频段是未来射频收发机设计所要努力的方向。

压控振荡器(voltage-controlled oscillator, VCO)作为频率综合器的关键组成部分,对频率综合器的频率覆盖范围、相位噪声、功耗等重要性能都有直接影响,文章经过对VCO性能参数的分析,介绍了一些压控振荡器性能优化方法。

关键词:振荡器、施密特触发器、环形振荡器、CSA
一、引言
压控振荡器(voltage-controlled oscillator, VCO)是一种以电压输入来控制振荡频率的电子振荡电路,是现代无线电通信系统的重要组成部分。

在当今集成电路向尺寸更小、频率更高、功耗更少、价格更低发展的趋势下,应用标准工艺设计生产高性能的压控振荡器已是射频集成电路中的一个重要课题。

尤其在通信系统电路中,压控振荡器(VCO)是其关键部件,可以毫不夸张地说在电子通信技术领域,VCO 几乎与电流源和运放具有同等重要地位。

二、压控振荡器(VCO)原理。

模拟CMOS集成电路设计:震荡器

模拟CMOS集成电路设计:震荡器
H ( j0 ) 1 則電路會在 ω0 振盪。H ( j0 ) 1800
為了在溫度和製程變化下能確保振盪出現,一般來說我 們選擇迴路增益至少為所需值的二或三倍。
類比CMOS積體電路設計 第十四章 振盪器
682
振盪回授系統
振盪回授系統的不同觀點。

類比CMOS積體電路設計 第十四章 振盪器
683
例題 14.1
益可被導出為
A0
1
1
OSC 0
2
那就是說A0=√2。如預期地,此數值比三級環形振盪器還小。
類比CMOS積體電路設計 第十四章 振盪器
695
例題 14.3〈續〉
答: 利用每級 45o 相位偏移,振盪器提供了四個相位及其互補組態。如圖 14.16所示。
類比CMOS積體電路設計 第十四章 振盪器
696
例題 14.4
維持於飽和區時,我們得到 ISSRP≦VTH,也就是在每個汲極之峰對峰振
幅不可超過 VTH。
如何決定最小供應電壓呢?如果 VDD 被降低時,在每個差動對之共 源極節點電壓會下降,如圖14.17(a)之 VP,且最後會驅使繼承電晶體進 入三極管區。因此我們必須計算最差情況之 VP 值,注意 VP 的確隨時間 變化,因為當輸入差變大時,M1 和 M2 所攜帶之電流不同。
答:
如果每級電路增益比 2 大,則振幅會成長直到每個差動對遇到完全的切 換,那就是說直到 ISS 在每半個週期中完全被導入其中一邊。所以在每 個節點之振幅為 ISSR1,從圖14.12之波形來看,我們也觀察到每級電路 都在一部份週期中位於其高增益區中(舉例來說當 |VX-VY| 很小時)。
類比CMOS積體電路設計 第十四章 振盪器
691

一种基于CMOS工艺的高稳定片内振荡器的设计

一种基于CMOS工艺的高稳定片内振荡器的设计

Ab t a t A k n fo - h p o cl tr w t i l tu tr n s e s o i t g ae wa e in d u i g o s n s r c : i d o n c i s i ao i smp e s cu e a d i a y t n e r t sd sg e s c n t t l h r n a c re ts u c h r e d s h r e a d t mp r t r o e s t n tc n lge . h e lme to h ic i i a u r n o r e c a g - ic ag n e e au e c mp n a i e h oo is T e k y ee n f t e cr u t s o t mp r t r d p n e t a d a u r n o r e g n r td fo t e s p r o i o f T T a d NT u e t A e e au e i e e d n n g p c re t u c e e ae m u e p st n o A— n AT c r n s. n b s r h i P c p c tn e wa h r e d d s h g d a c r tl y t e c re ts u c h l e t e d f r n e b t e h g a a i c s c a g d a ic a e c u a ey b h u n o r e w i h i e e c ewe n t e Hi h a n r - f
t a n sa d d s u t n t i d u e o e s A 6 3 1 h ti t a i a i h s mo - l f r . 2 MHz co k s a . a d i’ e e au e c e ce ti o l n r t o lc i 1 n g n t S tmp r t r o f in s n y i 4 p r/C f m - 0 ̄ O  ̄ 2 pn ̄ o r 2 2 t I 0 C. o

CMOS正弦振荡器设计

CMOS正弦振荡器设计

CMOS正弦振荡器设计摘要振荡器是用来产生重复电子讯号(通常是正弦波或方波)的电子元件。

其构成的电路叫振荡电路。

能将直流电转换为具有一定频率交流电信号输出的电子电路或装置。

种类很多,按电路结构可分为阻容振荡器、电感电容振荡器、晶体振荡器、音叉振荡器等;按输出波形可分为正弦波、方波、锯齿波等振荡器。

广泛用于电子工业、医疗、科学研究等方面。

本文旨在设计一种CMOS正弦波发生电路,并分析产生正弦波的条件和具体的振荡电路产生条件和原理以及关键部分的电路参数设计,并给出实验结果。

本课题的主要研究内容是设计了正弦波发生电路并对其进行了模拟仿真,最后经过模拟仿真的性能参数:开环增益80dB,单位增益带宽10MHz以上,相位裕度60度;共模抑制比80dB;输出范围-2V-2V;转换速率10V/us以上,建立时间800n以下。

满足以上性能参数的运放在振荡电路的应用中获得了良好的仿真效果。

此设计的驱动电压频率为120kHz和230kHz,输出正弦波幅度2V左右。

设计的电路基本满足本课题要求。

关键词振荡器;反馈网络;选频网络;运放电路;电路仿真AbstractOscillator are used to produce electronic signals repeat (usually is a sine wave or square wave) of electronic components. It consists of the circuit called oscillating circuit. Can convert dc frequency signal output has certain exchange of electronic circuit or device. Many species, according to the circuit structure can be divided into resistance and capacitance and inductance and capacitance oscillator oscillator crystal oscillator, tuning fork oscillator, etc.; The output waveform can be divided into sine wave, square wave, sawtooth wave oscillator, etc. Widely used in the electronics industry, medical, scientific research, etc.This paper aims to design a CMOS circuit happened sine wave, and the analysis of the specific conditions and the sine wave oscillator circuit produce conditions and principle and key parts of the circuit design parameters, and the experiment results are given.This topic is the main research contents design the circuit and its happened sine wave simulation, finally after simulation of performance parameters: open-loop gain 80 dB, units gain bandwidth 10 MHz above, the margin of the phase 60 degrees; Common mode rejection ratio 80 dB; Output-2 V-2 V; Conversion rate 10 V/us above, build time 800 n the following. Meet the performance parameters above the on the application of the oscillating circuit won the good simulation result. This design of driving voltage frequency for 120 kHz and 230 kHz, output sine wave amplitude around 2V. The circuit design basic meet this topic requirements.Key wordsOscillator; The feedback network; Frequency selective network; Amplifier; Circuit simulation目录摘要 .......................................................................................................................................... II Abstract .................................................................................................................................. III第一章绪论 (1)1.1 振荡器的发展 (1)1.2课题研究的意义 (2)1.3课题研究的内容 (3)第二章振荡器简介 (4)2.1振荡器 (4)2.1.1 振荡器分类 (4)2.1.2 振荡器构成 (4)2.1.3 振荡器的应用 (4)2.2 正弦波振荡器 (5)2.2.1 正弦振荡器分类 (5)2.2.2 正弦振荡器的电路组成 (5)2.2.3 正弦振荡器的工作原理 (6)2.3 RC正弦波振荡器 (7)2.3.1 RC选频网络及其特性 (7)2.3.2 RC文氏电桥振荡电路 (9)2.4 LC正弦波振荡器 (10)2.4.1 LC并联电路的频率特性 (10)2.4.2 变压器反馈式振荡电路 (11)2.4.3三点式振荡电路 (12)2.5 本章小结 (13)第三章振荡运放设计 (14)3.1 运放简介 (14)3.1.1 运放的基本结构 (14)3.1.2 运放主要参数 (15)3.1.3理想运算放大器 (16)3.2本设计运放结构 (17)3.3尺寸设计 (18)3.4 运放仿真结果 (20)3.5本章小结 (24)第四章正弦振荡器设计 (25)4.1 电路设计 (25)4.1.1电路图 (25)4.1.2参数确定 (26)4.2 仿真结果 (28)4.3 版图 (29)4.3.1版图设计的目标 (29)4.3.2版图设计的内容 (29)4.3.3版图设计 (29)4.4 本章小结 (31)结论 (32)参考文献 (33)附录一 (34)致谢 (38)第一章绪论1.1 振荡器的发展“摆”可以说是人类历史上的第一代振荡器,这个时候的振荡器主要是用来记录时间,所以也有人把振荡器叫做时钟,第一代振荡器的出现,给人类的生活带来了质的飞跃,从此,人类有了统一的计时工具。

两种高频CMOS压控振荡器的设计与研究

两种高频CMOS压控振荡器的设计与研究

两种高频CMOS压控振荡器的设计与研究锁相环在通讯技术中具有重要的地位,在调制、解调、时钟恢复、频率合成中都扮演着不可替代的角色。

可控振荡器是锁相环的核心部分。

最近,鉴于对集成电路低功耗和高集成度的追求,越来越多的研究人员投人到基于CMOS工艺的压控振荡器的设计。

环形压控振荡器因为具有宽的调谐范围和小的芯片面积,在电路的精心设计下也可以具有不错的相位噪声性能,从而在数字通信系统中得到广泛的应用。

而随着CMOS工艺特征尺寸的不断减小,根据CMOS工艺按比例缩小理论,电源电压也要同比例降低。

与采用1.8 V电源电压的0.18 μm CMOS工艺相比,传统全差分延时单元结构的输出信号的摆幅被限制在非常小的区域内,不但降低了输出信号的信噪比(SNR),而且必须经过放大等一系列处理后才能送给下一级电路。

文中分析了影响压控振荡器性能的重要参数,同时设计实现了两种多谐压控振荡器,给出了相应的实验结果。

1 VCO的工作原理与性能指标VCO是一个电压/频率转换电路,在环路中作为被控振荡器,它的输出频率应随控制电压线性地变化。

一个理想的VCO其输出频率和输入频率的关系ωout=ω0+KVCOVcont (1)式中,ω0是控制电压Vcont为零时的振荡器的固定频率,KVCO为VCO的增益或灵敏度(单位为rad/s·V-1)。

由式(1)可以推导出VCO的传输函数由式(2)可以得出,当VCO被放在锁相环中时,其输出经分频器后接到鉴相器的输入,对鉴相器输出起作用的不是其频率,而是相位。

所以在锁相环中VCO通常被看作输入为控制电压,输出为相位的系统。

所以VCO在锁相环系统中就像一个理想的积分器,其传输函数可以表示为在实际应用中,VCO的线性范围有限,超出这个范围之后,环路的参数就会变化较大,不利于环路设计。

通常,评价VCO的好坏主要有以下特征:(1)低抖动或低相位噪声:由于电路结构、电源噪声、地噪声等因素的影响,VCO的输出信号并不是理想的方波或正弦波,其输出信号存在一定的抖动,转换成频域后可看出信号中心频率附近也会有较大的能量分布,即相位噪声。

CMOS数控振荡器设计

CMOS数控振荡器设计

CMOS数控振荡器设计
周国飞;龚敏;邬齐荣
【期刊名称】《电子与封装》
【年(卷),期】2010(10)8
【摘要】设计并讨论了一种新颖的完全基于CMOS静态逻辑反相器设计的数字控制振荡器DCO结构(Digitally-Controlled Oscillator),这种数字控制振荡器采用全数字电路构成,较之LC振荡器更加易于设计和制造,适合于高频高性能数字锁相环的应用.电路结构的仿真采用Spectre仿真器,基于STMicroelectronics CMOS 90nm工艺,在1.2V电源电压下实现了1GHz~6GHz的数控振荡频率变化范围,功耗为0.1mW~3mW,10MHz的频率偏移处的相位噪音约为-114dBc/Hz.
【总页数】4页(P27-30)
【作者】周国飞;龚敏;邬齐荣
【作者单位】四川大学物理科学与技术学院微电子技术四川省重点实验室,成都,610064;四川大学物理科学与技术学院微电子技术四川省重点实验室,成
都,610064;四川大学物理科学与技术学院微电子技术四川省重点实验室,成
都,610064
【正文语种】中文
【中图分类】TN43
【相关文献】
1.2.6GHz高速CMOS环形振荡器设计 [J], 肖乃稼;何晓雄;崔华锐
2.高功率CMOS太赫兹压控振荡器设计 [J], 高明杰;高海军;郑原野
3.一种基于CMOS工艺的91.6~93.2 GHz压控振荡器设计 [J], 李嵬;刘杰;吕金杰;刘军;苏国东
4.一种高性能带有幅度测量的CMOS电压控制振荡器的设计 [J], 蒋行舟;张国琴;闫树斌;吴秀山
5.新型 CMOS 数控振荡器 [J], 龙沪强;陈昌发;蔡潮盛
因版权原因,仅展示原文概要,查看原文内容请购买。

数控高频振荡器的设计

数控高频振荡器的设计

第4期李建成等:数控高频振荡器的没计557图9可控N管部分电路Fig.9ControlcircuitofN-transistorportion总结本文介绍了常用数控延迟单元的电路结构,对其中的典型电路进行了性能分析,指出了它们的优缺点。

在此基础上,对其中一款延迟单元电路进行了详细的理论分析和计算,并且通过电路模拟印证了理论分析的正确性;给出了电路设计的详细步骤。

以此延迟单元为核心,在SMIC0.13Fm数字CMOS工艺下,设计实现了一款数控高频振荡器。

该振荡器的频率范围高达700MHz,最高稳定输出频率可达到1GHz。

由于采用全数字实现方式,功耗只有0.7mW,版图面积仅为26弘m×36pm。

该数控振荡器已成功应用于一款PLL电路的设计。

N管氅量奠:、.、。

蚪.2。

;。

,。

h。

.。

川。

参考文献:图10为设计的数控振荡器(DCO)的电路版’7……图。

该DCO电路采用0.13弘m全数字CMOS工艺EliVONKAENELVRAhigh-speed,low-powerclock实现,版图面积非常,I、.日右26-・m×36btm。

该g。

n。

8‘orfor8删。

ropro。

88sor8PPll。

a‘10nkJ"4ix14--vr**"J・1匕比JDco中控制电路与振荡环路是完全分离工作的。

E2]SoYoluStNaGCilrcw,,19G9R8E,篇N1)J:K16,34w-1(6)N39G.KL.APLL所以,在设计时,可以最大限度地缩小控制部分中电。

lockg。

n。

rato,with5to110MH。

oflockrang。

fo,流源电路的晶体管尺寸,这大大降低了整个电路的mi。

mpro。

ors[J3.IEEEJSolStaCirc,1992,34功耗。

通过SPICE模拟,得到整个电路在1.2V工(11):1599—1607.作电压下,输出频率为1GHz时的功耗小于0.7[3]ALVAREZJ,SANCHEZH,GEROSAG,etaLAmw。

一种基于CMOS工艺的低相噪压控振荡器的设计

一种基于CMOS工艺的低相噪压控振荡器的设计

一种基于CMOS 工艺的低相噪压控振荡器的设计低相噪压控振荡器是一种常用的电路设计,广泛应用于通信系统、天线、微波技术、遥感、雷达等领域。

本文将介绍一种基于CMOS 工艺的低相噪压控振荡器的设计原理、结构、性能分析及优化方法。

一、设计原理低相噪压控振荡器是指在实现正弦波振荡的同时,尽可能地减小振荡信号的相邻频率噪声(即相噪)。

控制振荡信号频率和相位的变化是可调电容器(varactor diode)和可调电感器(varactor-tuned LC oscillator)两种主要方式。

为了使振荡器得到优化的性能,在设计时需要考虑实际的运用环境,如输入信号的频率、输出信号的功率、振荡器所处的环境温度和状态等。

本文着重介绍基于CMOS 工艺的压控振荡器,其采用VCO 架构,在正弦波产生器和频率鉴别器之间加入限幅放大器(limiter amplifier)和相位调节器,以便实现更好的振荡稳定性和降低相噪。

同时,加入环路滤波器以消除高频干扰信号,提高振荡器的抗干扰能力。

二、结构设计本文提出的结构设计共包括五个部分,具体如下:1、正弦波产生器:采用双互补对(complementary pair)构成的差动放大器,其输出端和输入端的RC 网络可以滤除高频噪声。

2、限幅放大器:由MOS 管、差动电路和反馈电路构成,能够对弱信号(如噪声)进行放大并限制振荡器输出电压幅度。

3、相位调节器:采用一个差分放大器及一个电阻负反馈网络,能够对振荡信号进行实时的相位调整,以使输出信号与输入信号同相或反相。

4、频率鉴别器:由相位频率检测电路、限制放大器和反馈电路构成,能够对输入频率进行检测并反馈到正弦波产生器,实现稳定的频率输出。

5、环路滤波器:一般采用有源滤波器,可去除输入信号、供电噪声等在环路内的干扰信号,提高振荡器的抗干扰能力。

三、性能分析1、相噪:相噪是振荡器一个重要的性能参数,以dBc/Hz 为单位,表示单位频率范围内振荡器输出正弦波的相位偏差幅度。

CMOS模拟集成电路—振荡器(课堂PPT)

CMOS模拟集成电路—振荡器(课堂PPT)

A1反馈固定VDS,M3和M4跟随M5的
30.05.2020导通电阻。
13
• 4.1 环形振荡器调节(续)
▪正反馈引起的延时变化 半边电路等效: I1↑→|-1/gm3,4|↓ →( -1/gm3,4)||R1,2=R/(1-gm3,4R)↑ →fosc ↓
缺点:R1R2上的电流在控制过程中会发 生变化,输出摆幅在调节范围内变化
谐振时, Avgm1RP
接成反馈形式,谐振时,总相移等于180, 所以不能振荡
30.05.2020
10
• 3.3 交叉耦合振荡器
起振条件: 谐振时,总相移为0
gm 1RP1gm 2RP21
30.05.2020
11
• 定义
4、压控振荡器
▪中心频率 ▪调节范围ω2- ω1
▪调节线性度
▪输出摆幅
▪功耗 ▪电源与共模抑制
15
• 4.1 环形振荡器调节(续)
▪正反馈引起的延时变化(续)
为了避免消耗了额外的电压余度, 采用电流折叠结构
30.05.2020
16
• 4.1 环形振荡器调节(续)
▪插值法改变延迟
快路径导通,慢路径关断,产生最大振荡频率; 快路径关断,慢路径导通,产生最小振荡频率; Vcont落在两极中间时,产生中间振荡频率。
LC
实际(有损)并联LC回路含电阻成份
品质因数
Q L1 RS
阻抗
30.05.2020
8
• 3.1 LC振荡回路(续)
串联→并联 在较窄的频率范围内ZS=ZP
得到
LP
L11L1R2S22
L1
RP
L122
RS
Q2RS
谐振频率

CMOS 数控振荡器设计

CMOS 数控振荡器设计

CMOS 数控振荡器设计1 引言随着数字信号处理数字信号处理越来越广泛的应用,数字锁相环DPLL(Digital Phase Lock Loop)在现代集成电路设计中也越来越普遍,特别是在数字信号处理器DSP 和微处理器这类高性能数字电路应用中,数字锁相环更是一种必不可少的电路。

与传统的模拟锁相环(Analog Phase-Locked Loop)相比,由于数字锁相环较少采用高阻值电阻、电容以及电感等非线性器件,可以采用与高速数字逻辑电路相兼容的制造工艺来设计和制造,也更加容易在数字系统中应用。

一个典型的数字锁相环结构,数控数控振荡器振荡器DCO(Digital-Controlled Oscillator)是其中最关键和核心的部分。

数控振荡器DCO 输出了可变频率的振荡波形,决定了整个锁相环的噪声性能和功耗。

数字时间转换器(Time - to - DigitalConverter)输出了参考时钟和反馈来的输出时钟之间的相位差,一个数字环形滤波器(Digital LoopFilter)代替了模拟环形滤波器来控制DCO,由与参考时钟的相位差来控制DCO 输出或高或低的振荡频率,输出振荡信号由负反馈送到数字时间转换器,使相位差减小,最终让输出信号频率与参考时钟频率一致,即达到相位锁定。

整个DCO 因此不再需要含有电容或电感,同时也减少漏电流和电源噪音的问题。

图1 数字锁相环的基本结构2 电路结构和原理数控振荡器有多种实现结构,本文设计了一种完全采用静态CMOSCMOS 逻辑电路的DCO 结构,该DCO基于由CMOS 反相器构成的环形振荡器,其电路结构。

图2 电路结构图,每一级环形振荡器均是5 个CMOS反相器串联,并构成闭环负反馈回路,每个反相器的输出也与下一级环形振荡器对应的反相器输出相连。

根据巴克豪森准则:振荡器要产生振荡,那么环路增益必须大于等于一且总相移有360°。

因此环路中进行反相的次数必须是奇数,三个以上的奇数个CMOS 反相器串联闭环回路,在一个微小的激励下都能够产生振荡。

低压低功耗CMOS振荡器的研究与设计

低压低功耗CMOS振荡器的研究与设计

摘要21世纪被称为信息时代,信息和通信技术革命从上世纪开始方兴未艾,以电子技术为基础的无线电通信技术和信息技术已经逐步走向成熟,电子工业的进步给人类生活方式带来了天翻地覆的变化。

新一代的通信技术需要更大带宽的基带芯片,大数据时代处理更多的数据需要更强运算能力的处理芯片,这对集成电路的发展提出了新的要求。

作为电子设备中时钟源信号产生的重要模块,低压低功耗的高精度振荡器一直是国内外学者研究的重点之一。

本论文对工艺、电源电压和温度波动如何影响振荡器输出频率展开研究并提出提高时钟精度的方法,提出了两种不同结构的低功耗的张弛振荡器,在-40-80℃的温度范围内产生32.768kHz目标频率,两种振荡器输出时钟具有较小的温漂和较高的电源线性。

振荡器的性能如下:(1)基于反相器方案的张弛振荡器提出了一种全MOS(Metal Oxide Semiconductor)管PTAT(Proportional to Absolute Temperature)电流源,利用多级反相器和RC延迟单元构成反馈回路作为振荡器核心电路,通过局部电压调整电路为振荡器核心电路供电,实现电源与振荡器核心电路隔离,降低了电源电压波动对振荡器输出频率的影响,此外偏置电路中使用MOS管阈值电压的温度特性对反相器延迟时间的温度波动进行补偿,降低了温度对振荡器温漂特性的影响。

室温下,振荡器输出频率33.769kHz,相对频率变化在-0.049%-0.353%之间,在-40-40℃温度范围内,相对频率变化不超过±0.62‰;(2)基于比较器方案的张弛振荡器使用14nA低功耗PTAT电流源提供偏置,为提高时钟信号精度,对核心电路中电阻进行微调,并进行正负温度系数电阻匹配以降低电阻温漂,同时采用温度系数较小的MOM电容。

为了改善振荡器输出波形,比较器输出级后加入数字逻辑单元,对振荡器波形进行整形和分频,产生我们需要的目标频率。

室温下,PTAT偏置电流源输出14nA,振荡器在1V电源电压下功耗约130nW,产生32.768kHz稳定的时钟信号输出,在-40-80℃范围内温漂为0.14%/℃;电源电压在0.9-1.5V电压范围内稳定输出。

基于cmos工艺的压控振荡器设计与实现

基于cmos工艺的压控振荡器设计与实现

基于CMOS工艺的压控振荡器(VCO)设计与实现涉及多个关键步骤。

以下是一种基本的实现方法:1. **确定规格和性能参数**:首先,要明确VCO的应用场景和性能参数要求,例如工作频率范围、调谐范围、相位噪声等。

这些参数将影响电路的具体设计。

2. **选择合适的工艺和器件模型**:CMOS工艺有多种类型,如NMOS、PMOS、CMOS等,每种工艺都有其特点和适用范围。

同时,需要选择合适的器件模型,以实现所需的电路性能。

3. **设计电路结构**:基于确定的规格和性能参数,开始设计VCO 的电路结构。

一种常见的VCO结构是LC振荡器,它由一个电感和一个电容组成,通过交叉耦合晶体管实现电压控制振荡。

4. **仿真与优化**:使用电路仿真工具对设计进行仿真,验证电路性能是否满足要求。

根据仿真结果,对电路设计进行优化,以改善性能参数。

5. **版图绘制与制作**:将优化后的电路设计转换为物理版图。

这一步需要使用专业的版图绘制工具,确保电路元件的尺寸、布局和布线满足工艺要求。

6. **芯片制造与测试**:将版图交付给半导体制造工厂进行生产,得到实际的芯片。

在制造过程中,需要进行质量控制和可靠性测试,以确保生产的芯片符合设计要求。

7. **测试与验证**:将制造好的芯片安装到电路板上,与外部测试设备连接,对VCO进行实际测试。

测试内容包括工作频率、调谐范围、相位噪声等,以确保其性能满足规格要求。

8. **反馈与改进**:根据测试结果,对设计进行反馈和改进,调整电路参数或优化工艺流程,以提高VCO的性能和可靠性。

基于CMOS工艺的压控振荡器设计与实现是一个迭代的过程,需要不断调整和优化设计以满足实际应用需求。

同时,还要关注制造过程中的质量控制和可靠性问题,以确保生产的芯片能够可靠地工作。

一种CMOS数字校准片上RC振荡器的设计

一种CMOS数字校准片上RC振荡器的设计

一种CMOS数字校准片上RC振荡器的设计摘要:振荡器是现代集成电路中常用的基础电路元件。

本文介绍了一种基于CMOS技术的数字校准片上RC振荡器的设计方法。

该设计接受了数字校准技术,通过自动校准电路对电荷泵电流进行校准,使振荡器的频率稳定性得到保证。

试验结果表明,该设计具有较高的频率稳定性和可靠性。

引言:振荡器是现代集成电路中常见的电路结构,广泛应用于时钟发生器、通信系统、传感器等各个领域。

以RC振荡器为例,其简易结构和低成本的特点使其成为浩繁应用场景的首选。

但同时,RC振荡器也存在着频率漂移和温度变化等问题,限制了其稳定性和可靠性。

为解决这些问题,本文提出了一种基于CMOS技术的数字校准片上RC振荡器设计方案。

设计原理:该设计方案主要包括振荡器电路和数字校准电路两部分。

其中,振荡器电路接受了标准的RC振荡器结构,包括一个RC网络和一个放大器。

通过调整RC时间常数、电荷泵电流和放大器增益等参数,可以实现所需的振荡频率。

然而,由于加工工艺和环境温度的影响,振荡频率可能会漂移,导致系统性能下降。

为解决这一问题,设计中引入了数字校准电路。

数字校准电路通过对电荷泵电流进行自动校准,使振荡器频率稳定性得到了提高。

详尽而言,校准电路依据振荡器输出频率和参考时钟信号进行比较,调整电荷泵电流直至两者相等,从而实现频率校准。

设计流程:起首,依据设计要求确定目标振荡频率,并选择合适的RC网络和放大器。

接下来,通过电路仿真工具进行振荡器电路的性能分析和参数优化。

然后,设计和实现校准电路,包括比较器、控制逻辑和数字控制电路等。

最后,将振荡器电路和校准电路结合在一起,并进行系统级的仿真和验证。

试验结果:通过对所设计的数字校准片上RC振荡器进行试验,得到了如下结果:振荡频率在正常工作条件下具有较高的稳定性和可靠性,频率漂移量小于1%;温度变化在一定范围内,振荡频率波动较小,为100ppm/℃。

试验结果表明,该设计方案具有良好的性能和好用性。

一种CMOS电流控制振荡器的分析与设计_袁涛

一种CMOS电流控制振荡器的分析与设计_袁涛

收稿日期:2005-03-01; 定稿日期:2005-05-13文章编号:1004-3365(2005)06-0662-03一种C MOS 电流控制振荡器的分析与设计袁 涛,王 华,方 健,李肇基(电子科技大学IC 设计中心,四川成都 610054)摘 要: 提出了一种结构简单的C MOS 电流控制模式振荡器。

该电路充分利用系统内部基准电流源产生的电流信号对电容进行充放电,在5V 电源电压下,经过控制电路作用后,上升时间和下降时间非常小,使产生的输出振荡波形更接近理想矩形波;通过调节基准源电流信号或者电路中电容值的大小,可以调节振荡输出波形的频率和占空比。

关键词: C MOS ;电流控制;振荡器;基准电流源中图分类号: TN752文献标识码: AAnalysis and D esign of a C MO S Current -Controlled O scillatorYUAN Tao ,WANG H ua ,FANG Jian ,L I Zhao -ji(IC D esi g n Cen t er,Un i v e rsit y of E l ec t ronic S cie n ce and Tec hn ology o f Ch i na,C he ngdu,S ichuan 610054,P.R.China )Abst ract : A C M OS current -controlled osc illator i s presented ,i n wh ich re ference current sources are used to charge andd i scharge capacito rs .T his oscillator has a very idea l output t hrough control c ircuit under 5V reference vo ltage ,and its fre -quency and duty -cyc l e could be adj usted by chang i ng the curren t si gna l fro m t he reference source or the capac itance va l ue in the c ircu it .K ey w ords : C M OS ;Current con tro ;l O scillator ;R e ference current source EEACC : 2570D1 引 言电流控制振荡器(Curren-t contro lled O sc illato r)用于信号产生和信号处理系统,同时也广泛用于锁相环电路(PLL)和电荷泵(Charge Pum p)电路。

低噪声CMOS振荡器的设计

低噪声CMOS振荡器的设计

低噪声CMOS振荡器的设计低噪声CMOS 振荡器的设计丁虹(安庆师范学院物理与电⽓⼯程学院安徽安庆246011)指导⽼师:徐晓峰摘要:本论⽂是基于振荡器单⽚集成的问题,系统论述了单⽚射频电感电容压控振荡器的原理和实现⽅法,并且综合分析了在压控振荡器设计中影响其关键指标的因素,如相位噪声、调谐范围以及功耗等。

⾸先对线性时不变模型和线性相位时变相位噪声模型进⾏分析和总结的基础上,讨论电感电容压控振荡器的内在振荡机制,总结了振荡器设计和优化的⼀般步骤。

关键词:相噪声,CMOS 管,压控振荡器1、引⾔压控振荡器(VCO )[8]在⽆线通信和时钟恢复电路中得到了⼴泛的应⽤,随着CMOS ⼯艺的不断进步,对VCO 性能的要求不断提⾼。

其中LC 振荡器具有较好的相噪性能和较低的耗能。

在同等功耗下,其相噪特性⼀般会优于CMOS 环形振荡器[3]20dB 左右,但⼀般较窄的频率调节范围容易导致输出频率不能落在预定的范围,同时由于⽚上电感占⽤⾯积⼤,不易集成等不⾜限制了它的应⽤。

相反,CMOS 环形振荡器在集成度、频率调节范围⽅⾯优势显著。

⽽且今年来随着CMOS ⼯艺技术的发展,通过仔细地设计也可以使CMOS 环形振荡器获得可以和LC 振荡器相⽐拟的噪声性能。

压控振荡器在锁相环电路[2]中是不可缺少的重要部分,也是锁相环内部最易受噪声影响的模块。

为了提供更⾼的计算能⼒和更宽的通信带宽,许多⾼性能⽚上系统的⼯作频率已经达到⼏GHZ ⾄⼏⼗GHZ 。

⼤量的数字逻辑门单元在同⼀个时钟沿进⾏打开和关断,这使得电源和衬底上的噪声⾮常⼤,是VCO 相位噪声的主要来源之⼀。

为了获得好的相位噪声性能,⽬前的很多研究都集中在⾼电源噪声抑制的压控振荡器设计上。

2、振荡器的基本原理2.1 振荡器理论及结构振荡器是许多电⼦系统的主要部分,应⽤范围从微处理器中的时钟产⽣到蓝⽛芯⽚中的载波合成。

由于各⾃的应⽤不同,导致它们的结构和性能参数有很⼤的差别,进⽽使得利⽤CMOS ⼯艺设计稳定、⾼性能的振荡器[1]就变得更加具有挑战性。

一种基于标准CMOS工艺的低成本振荡器的设计

一种基于标准CMOS工艺的低成本振荡器的设计

一种基于标准CMOS工艺的低成本振荡器的设计李俊宏,李 平,胥 锐(电子科技大学电子薄膜与集成器件国家重点实验室,成都 610054) 摘 要: 提出了一种基于标准CMOS工艺的低成本环形补偿振荡器。

由于采用了误差反馈补偿技术,该振荡器无需精准的电流源和电压源;利用电阻温度补偿和电源电压稳压,使振荡周期对温度、电压,以及工艺偏差均有较强的容忍能力,且周期大小易于调整。

在输入电压范围为4.5~6 V,温度范围240~125℃,以及五个MOSFET工艺偏差的情况下,进行了Hspice仿真。

结果表明,在最坏情况下,振荡器周期的最大偏差为7.5%,而在不考虑温度的情况下,由电压和MOSFET工艺变化所引入的振荡周期偏差为0.9%。

该振荡器满足电源管理芯片要求,适合低成本DC/DC转换器、充电器等电源管理芯片的应用。

关键词: 环形振荡器;标准CMOS;电源管理芯片中图分类号: TN432 文献标识码: A 文章编号:100423365(2007)0420543205 Design of Low Cost Ring Oscillator B ased on Standard CMOS ProcessL I J un2hong,L I Ping,XU Rui(S tate Key L ab.of Elec.T hin Fil ms and I ntegr.Dev.,Univ.of Elec.S ci.&Technol.of China,Cheng du610054,P.R.China) Abstract: A low cost ring oscillator with compensation is proposed based on standard CMOS process.Error feedback compensation technology were used in the circuit,which eliminates the need for precise current and voltage references.And the tolerance of oscillation cycle to variations in temperature,voltage and process was significantly improved by using resistor temperature compensation and supply voltage regulation.Furthermore,the oscillation cycle was ready to tune.The circuit was simulated with Hspice under all MOS corners within the voltage and tem2 perature range f rom4.5V to6V and-40℃to~125℃,respectively.Results indicated that the maximum com2 bined cycle variation was7.5%under the worst case,and the variation was only0.9%without considering tempera2 ture variations.The oscillator is suitable for application in low cost power management IC’s,such as DC/DC con2 verter and charger.K ey w ords: Ring oscillator;Compensation;Standard CMOS;Power managementEEACC: 1222;2570D1 引 言近年来,由于个人数码产品的普及,市场对DC/DC及充电器IC等电源管理系列芯片的需求迅速增大,电源管理芯片已成为当前市场上的一个热点。

一种宽频低功耗低相位噪声的CMOS压控振荡器设计

一种宽频低功耗低相位噪声的CMOS压控振荡器设计

一种宽频低功耗低相位噪声的CMOS压控振荡器设计CMOS压控振荡器(VCO)是一种重要的射频集成电路,广泛应用于通信系统中的频率合成、时钟生成和调制解调等方面。

在设计CMOSVCO时,需要考虑的关键因素包括宽频带、低功耗和低相位噪声。

本文将重点介绍一种宽频低功耗低相位噪声的CMOSVCO设计。

在CMOSVCO中,关键的设计参数包括电感和电容。

为了实现宽频带和低相位噪声,可以采用串联电感和并联电容的结构。

通过选择合适的电感和电容值,可以实现较大的频率范围和较低的相位噪声。

此外,为了降低功耗,采用互补对称CMOS结构可以有效减少静态功耗。

为了实现宽频带,可以采用多段LC谐振器结构。

每个LC谐振器由并联的电感和电容组成。

增加谐振器的段数可以扩展振荡器的频率范围,但也会增加功耗和相位噪声。

因此,在设计时需要权衡谐振器段数和性能指标的要求。

为了降低相位噪声,可以采用差分结构和负反馈控制。

差分结构可以减少共模噪声的引入,提高相位噪声性能。

负反馈控制可以抑制振荡器的非线性,降低相位噪声。

通过设计合适的负反馈回路,可以实现更低的相位噪声。

在CMOSVCO中,非理想因素如温度变化和电源噪声也会影响性能。

为了抵抗温度变化,可以采用温度补偿电路。

温度补偿电路可以根据温度变化自动调整电感和电容的值,保持VCO的稳定性。

同时,采用合适的电源滤波电路可以减少电源噪声的干扰,提高整体性能。

总结起来,设计宽频低功耗低相位噪声的CMOSVCO需要选择合适的电感和电容值,采用多段LC谐振器结构,采用差分结构和负反馈控制,以及增加温度补偿电路和电源滤波电路。

通过综合考虑这些因素,可以实现较大的频率范围、低功耗和低相位噪声的设计目标。

低压CMOS压控振荡器设计

低压CMOS压控振荡器设计
二、电路仿真及分析 基于TSMCl 8r f l 艺库,采用Cadence 的Spec t r e - V具对电路进行仿 真。在VDD=0.6 V下,频率特性如图3 所示。可以看到所设计的压控振 荡器覆盖了2.07 GHz至U2 .7 8GHz ,可调控范围为71 0MHz ,约为29%,满 足了 实际工作 宽频带 的要求 。电路的 总电流 约为3mA, 总功耗约 为 1.8mW,1MHz处相位噪声约为一12 0dB/f I Z。
为了确保相邻的压控频段有一定的重叠区域,必须满足
Ac ..≥Ac .
( 5)
上式中△cv=G—cv,岫,△e=e—e珂。因此,由式( 1ab) 和式( 5) 可得到可变电容e的取值:
G=七々 象 +西 (/’ o面 -1)
( 6)
其中七为频段交叠因子,为确保相邻频段有一定的重叠,其取值
应大于1。将( 6) 式代入(3) 式可以得到Ca的取值
【关键词] 压控振荡器低压宽频带电容阵列 中图分类号:0 46 文献标识码: A 文章编 号:1671- - 7597( 2008) 0620030- - 0 2
压控 振荡器 (VCO) 是现 代无线 电通信系 统的重 要组成 部分。 在 当今集 成电路向尺 寸更小、频 率更高、 功耗更少、 价格更低发 展的 趋势下 ,应用标准 工艺设计生 产高性能 的压控振荡 器已是射频 集成 电路中 的一个重要课 题[ 1] [ 2] 。环 形振荡器易于 集成,可调频 率范 围大,但相位噪声不如性能不如Lc振荡器。I .c 压控振荡器要求高品 质因素的无源 器件,需要片上电感和变容 管器件才能集成[ 3] 。本文 通过一个电压提升 电路,利用电路的输出产生一个 相对高的电压, 用以控 制开关调谐 电容阵列的 开启,实 现输出频率 在不同频段 中转 换。尽管电源 电压接近MOs管 阈值电压,但仍实现了高频 、低压、宽 调谐 范围 的性能 。

一种宽频低功耗低相位噪声的CMOS压控振荡器设计

一种宽频低功耗低相位噪声的CMOS压控振荡器设计

一种宽频低功耗低相位噪声的CMOS压控振荡器设计
在现代通信系统中,宽带低功耗低相位噪声振荡器是非常重要的组成部分。

在本文中,我们将介绍一种基于CMOS技术的宽带低功耗低相位噪声振荡器设计。

在CMOS技术中,振荡器的核心是集成电路中的反馈环路。

我们采用射频CMOS技术进行设计,以实现低功耗、低相位噪声和高频率运算。

首先,我们选择使用压控振荡器(VCO)作为振荡器的核心。

VCO的输出频率由电压控制器调节,因此可以实现广泛的频率范围。

在设计中,我们采用了Cascode电流源作为VCO的关键元件。

Cascode电流源可以提供更高的输出电流,从而提高振荡器的频率范围。

基于这个设计,我们在VCO的输入端引入一个控制电压,控制电压的改变会影响VCO的输出频率。

为了提高性能,我们使用电荷泵技术来驱动这个控制电压。

在设计中,我们还采用了共模反馈电路来抑制振荡器的噪声。

共模反馈电路可以提高振荡器的稳定性,减少相位噪声。

除了这些关键组件,我们还采用了一些优化技术来进一步提高性能。

例如,我们可以采用共模电容技术来提高共模抑制比;使用电感元件来提高振荡器的Q值;使用镜像电流源来减小功耗等。

最后,我们需要对整个振荡器进行建模和仿真。

通过建立适当的电路模型,我们可以得到振荡器的频率、相位噪声和功耗等性能指标。

通过优化电路参数,我们可以进一步提高振荡器的性能。

总之,我们介绍了一种基于CMOS技术的宽带低功耗低相位噪声振荡器设计。

通过合理选择关键组件和采用优化技术,我们可以实现高性能的振荡器。

这种设计有望在各种通信系统中得到广泛应用。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
振荡器设计
1 引言随着数字信号处理越来越广泛的应用,数字锁相环DPLL(Digital Phase Lock Loop)在现代集成电路设计中也越来越普遍,特别是在数字信号处理器DSP 和微处理器这类高性能数字电路应用中,数字锁相环更是一种必不可少的电路。与传统的模拟锁相环(Analog Phase-Locked Loop)相比,由于数字锁相环较少采用高阻值电阻、电容以及电感等非线性器件,可以采用与高速数字逻辑电路相兼容的制造工艺来设计和制造,也更加容易在数字系统中应用。一个典型的数字锁相环结构,数控振荡器DCO(Digital-Controlled Oscillator)是其中最关键和核心的部分。数控振荡器DCO 输出了可变频率的振荡波形,决定了整个锁相环的噪声性能和功耗。数字时间转换器(Time - to - DigitalConverter)输出了参考时钟和反馈来的输出时钟之间的相位差,一个数字环形滤波器(Digital LoopFilter)代替了模拟环形滤波器来控制DCO,由与参考时钟的相位差来控制DCO 输出或高或低的振荡频率,输出振荡信号由负反馈送到数字时间转换器,使相位差减小,最终让输出信号频率与参考时钟频率一致,即达到相位锁定。整个DCO 因此不再需要含有电容或电感,同时也减少漏电流和电源噪音的问题。图1 数字锁相环的基本结构2 电路结构和原理数控振荡器有多种实现结构,本文设计了一种完全采用静态CMOS 逻辑电路的DCO结构,该DCO基于由CMOS 反相器构成的环形振荡器,其电路结构。图2 电路结构图,每一级环形振荡器均是5 个CMOS反相器串联,并构成闭环负反馈回路,每个反相器的输出也与下一级环形振荡器对应的反相器输出相连。根据巴克豪森准则:振荡器要产生振荡,那么环路增益必须大于等于一且总相移有360°。因此环路中进行反相的次数必须是奇数,三个以上的奇数个CMOS 反相器串联闭环回路,在一个微小的激励下都能够产生振荡。单级环形振荡器的振荡频率由反相器个数和其本征延迟决定,用n 表示反相器个数,tr 表示反相器上升沿延迟,tf 表示反相器下降沿延迟,频率可以用下式表示为:反相器下降延迟t f 和上升延迟t r 根据下列公式定义,式中Rn、Rp 分别为图2(b)中反相器PMOS管M0、M1 和NMOS 管M2、M3 的等效电阻,Cout 为反相器输出电容。设置电路中所有MOSFET的沟道长度都为90nm工艺设计规范的默认值0.1 μ m。因为在常温下N 沟道中的电子迁移率大约是P 沟道中的空穴迁移率的2~3 倍,因此设置PMOS 管的宽度Wp 是NMOS 管宽度Wn 的2 倍,使反相器中NMOS 管和PMOS 管的等效电阻近似相等,即Rn=Rp,也就使tr=tf。下降延迟t r 和上升延迟t f 相等可以让环形振荡器产生对称性比较好的波
形,提高振荡器的抗噪声性能。每一级的5 个CMOS 反相器由一个高电平有效的输入信号控制,同时打开或者关闭,让DCO 中的环形振荡器逐级打开或者逐级关闭。当打开的环形振荡器级数越多,电路中的振荡电流越强,电路输出的振荡频率就越快。反之,当打开的环形振荡器级数越少,电路中的振荡电流减弱,但因为整个DCO中的环形振荡器总级数是一定的,因此整个DCO 中的等效电容并没有减少,所以输出的振荡频率就会下降。因此,该数控振荡器是通过控制打开的环形振荡器级数,数字化地控制振荡频率,在DPLL中需要一个前置的数字环形滤波器提供输入信号,控制各级振荡器的打开或关闭。当所有环形振荡器都打开时,无论该DCO 中总共有多少级环形振荡器,DCO 输出的振荡波形的最大频率fmax 都为式(1)表示的单个环形振荡器振荡频率。输出的最小频率fmin 也就是当只有一级环形振荡器打开时的DCO 输出频率。由此分析,DCO 的增益可以如下式表示,式中N 为电路中总的环形振荡器级数:由上述分析可见,当该DCO 中具有的总的环形振荡器级数越多,可以输出的fmin 越小,KDCO 也越小,也就是每一级环形振荡器开关所控制的频率增减也越小,振荡器线性度也就越好。3 仿真结果本文基于STMicroelectronics的90nm CMOS混合信号工艺,采用Cadence Virtuoso 设计软件,使用Analog Environment 中的Spectre仿真器进行仿真。由于电路完全与数字集成电路工艺兼容,因此也可以采用诸如硬件描述语言来设计电路。由32 级环形振荡器构成的数控振荡器DCO 在Cadence Virtuoso 中的仿真电路,在本文的仿真中,是使用直流电压作为控制DCO 各级环形振荡器打开或者关闭的输入信号。图3 32级的DCO结构仿真电路图电路中电源电压VDD=1.2V,所有MOSFET 均采用9 0 n m 工艺库中的标准电压晶体管S V T(Standard Vol tage Tr ansi st or ),其阈值电压为Vthn=0.3V,|Vthp|=0.3V。当32级环形振荡器逐级打开,数控振荡器输出波形的振荡频率也逐级上升,整个数控振荡器的频率调节范围。图4 DCO输出频率调节曲线当32 级DCO中的18 级环形振荡器打开的时候,DCO 的相位噪声。相位噪声由Spectre 仿真器的pss 分析和pnoi se 分析测得。图5 打开18 级时的DCO相位噪声该32 级数控振荡器的相位噪声和功耗如表1 所示,随着环形振荡器逐级打开,相位噪声和功耗都明显上升,这是获得高频率输出波形所付出的性能代价。先测得单个反相器的平均电流,测得各个打开的反相器平均电流均约为14 μ A,由下式可以得到电路的总功耗,式中N 为打开的环形振荡器级数。为了研究环形振荡器级数对频率调节范围的影响,将数控振荡器的级数减少
至18 级或12 级,再分别测试其频率调节范围。三种不同级数数控振荡器调节范围的对比,不同级数的数控振荡器fmax 相等,但fmin 随着数控振荡器的总级数增加而减小,且KDCO 也变小,调节线性度更好。图6 不同级数数控振荡器的频率调节范围表1 数控振荡器不同级打开时的相位噪声和功耗进一步测试器件尺寸对数控振荡器性能的影响,当器件宽度Wn 和Wp 增加,反相器中的平均电流增加,可以输出更高的频率并减小电路中器件噪声导致的相位噪声,这对高性能电路是有意义的,但电路功耗也随之增加。对于18 级数控振荡器,保持电路中全部MOSFET 的沟道长度不变,同时增大图2(b)中的NMOS 管M2、M3 的Wn和PMOS 管M0、M1 的Wp至原尺寸的1.5 倍后测得的频率调节范围,全部环形振荡器共18 级打开后的DCO 功耗 及相位噪声如表2 所示。表2 器件尺寸不同时测得的功耗及相位噪声图7 器件尺寸不同时测得的频率调节范围对比4 结论该数控振荡器结构采用全静态CMOS 逻辑电路来设计,获得了线性度较好的频率调节范围,在90nm混合信号工艺条件下全DCO电路功耗在3mV左右,10MHz处相位噪声低于-110 dBc/Hz,性能相比传统LC 压控振荡器有过之而无不及,非常适合应用于高性能数字电路中。在用该数控振荡器结构设计DPLL 时,应进一步增加环形振荡器级数以提供线性度更好的可调输出频率范围,并需要前置数字环形滤波器提供相配合的控制信号。
相关文档
最新文档