数字电子技术试题(A卷)答案
陕西科技大学模拟电子技术和数字电子技术期末考试题A
2. 双极型三极管工作在放大区时发射结需
偏置,集电结需要
偏置。
3. 有偶数级共射电路组成的多级放大电路中,输入和输出电压的相位________,
有奇数级组成的多级放大电路中,输入和输出电压的相位__________。
4. 电压负反馈稳定的输出量是__________,使输出电阻__________,电流负反
C. 11110111
D. 11111111
6. 一只四输入端或非门,使其输出为 1 的输入变量取值组合有(
A.15
B.8
C.7
D.1
)种。
7. 随机存取存储器具有(
)功能。
A.读/写 B.无读/写 C.只读
D.只写
8.N 个触发器可以构成最大计数长度(进制数)为(
A.N
B.2N
C.N2
D.2N
9.某计数器的状态转换图如下,
)V,其输出高电平为(
)V,
输出低电平为(
)V, CMOS 电路的电源电压为(
)V。
8.74LS138 是 3 线—8 线译码器,译码为输出低电平有效,若输入为 A2A1A0=110 时,输出
Y7 Y6Y5Y4Y3Y2Y1Y0 应为(
)。
9.将一个包含有 32768 个基本存储单元的存储电路设计 16 位为一个字节的 ROM。该 ROM 有
C. Qn1 AQn BQn
D. Qn+1 = B
11. 有一个 4 位的 D/A 转换器,设它的满刻度输出电压为 10V,当输入数字量为 1101 时,
输出电压为( A. 8.125V
)。 B.4V
C. 6.25V
D.9.375V
12.函数 F=AB+BC,使 F=1 的输入 ABC 组合为(
数字电子技术期末试卷标准答案及评分标准(A卷)
班级:__________ 学号: __________姓名: __________阅卷教师: _____________ 成绩: _______________一、判断题(将答案添入下表,每题1分,共10分。
正确选“√”,错误选“×”) 1 2 3 4 5 6 7 8 9101.在时间和幅度上都断续变化的信号是数字信号,因为说话时语音是断续的,所以是数字信号。
( )2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
( ) 3.N 变量逻辑函数全部2N 个最大项之积恒等于1。
( ) 4.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( )。
5.TTL 集电极开路门输出为1时由外接电源和电阻提供输出电流。
( ) 6.异步时序电路是指的各级触发器类型不同的电路。
( )7.D 触发器的特征方程Q n+1=D ,而与Q n 无关,所以,D 触发器不是时序电路。
( ) 8.D/A 转换器的最大输出电压的绝对值可达到基准电压V REF 。
( )9.施密特触发器可用于将正弦波变换成三角波。
( )10.SRAM 是指静态RAM ,DRAM 是指动态RAM ;对相同容量的SRAM 和DRAM 而言,前者造价高,响应速度也快。
( )二、试将下列函数化为最简与或形式(10分,每题5分,要有解题步骤,否则不给分)(1)D C B A D C B A D B A AD Y +++=(2)化简逻辑函数D C B A BCD A D C B A D C B A F ⋅⋅++⋅⋅=),,,(;给定约束条件:0=+++⋅+⋅++⋅D C B A D ABC ABCD D C B A D C AB D C B A CD B A三、已知电路如图所示,写出F1、F2、F3、F 与输入变量A 、B 、C 、D 之间的逻辑表达式。
(本题10分)阅卷教师: _____________ 成绩: _______________四、设计一个能被2 或3 整除的逻辑电路,其中被除数A、B、C、D是8421BCD编码。
2套 《数字电子技术》期末考卷+答案
第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。
2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。
3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。
4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。
5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。
6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。
7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。
8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。
9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。
二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。
( )2、一个逻辑函数的所有最小项之积为1。
( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。
( )4、TTL 门电路能带同类门的个数称为噪声容限。
( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。
( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。
( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。
(完整版)数电试题及答案
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
最新昆明理工大学数字电子技术a-期末试卷(含答案)
昆 明 理 工 大 学 试 卷 (A )考试科目:数字电子技术A 考试日期: 命题教师:集体一、填空题(每小题4分,共计28分)1.在函数F=AB+CD 的真值表中,F=1的状态有( )个。
2.由4变量组成的逻辑函数D C BC A D C B A F )(),,,(+=,其反函数的表达式为=F ( ), 原函数的最小项之和表达式为∑=m F ( ), 最大项之积表达式为M F ∏=( )。
3.具有8个、12个、16个触发器个数的二进制异步计数器,各有( )、( )、( )个状态。
4.一个十位二进制加法计数器在0.002s 内选通,假定初始状态为0,若计数器脉冲频率为250kHz 。
在选通脉冲终止时,计数器的输出是( )。
5、完成把输入数据分配给2n路输出通道的逻辑器件叫( )。
6、对COMS 或非门电路多余输入端的处理办法有( )和( )等。
7、由555定时器组成的施密特触发器,在5脚接入6V 电压后,其上限阈值电压和下限阈值电压分别为( )和( )。
二、化简下列逻辑函数(方法不限,每题6分,共18分) 1、 Y=C A +ABC+D AC +CD2、 Y(A,B,C,D)=∑m(0,1,2,5,8,9,10,12,14)3、))(()(C B BA D CB B A Y ++++=,给定约束条件为ABC+ABD+ACD+BCD=0三、分析图中电路的逻辑功能,写出输出的逻辑函数式,列出真值表,说明电路逻辑功能的特点。
(7分)四、试画出用3线—8线译码器74LSl38和门电路产生如下多输出逻辑函数的逻辑图。
(9分)A⎪⎩⎪⎨⎧+=++==C AB C B Y BC C B A C B A Y AC Y 321 AA B C YA B C五、已知CMOS边沿触发结构JK触发器各输入端的电压波形如图所示,试画出Q、Q 端对应的电压波形。
(9分)六、用74LS161和74LS153设计一个灯光控制逻辑电路,要求红、绿、黄三种颜色的灯在时钟信号作用下按表规定的顺序转换状态。
脉冲与数字电路模拟试题第1套及答案
数字电子技术(第2版) 第一套 A 卷
一、单选题(每题1分)
1. 回差是( B )电路的特性参数。
A 时序逻辑
B 施密特触发器
C 单稳态触发器
D 多谐振荡器
2. 石英晶体多谐振荡器的主要优点是( B )。
A 电路简单
B 频率稳定度高
C 振荡频率高
D 振荡频率低
3. 对TTL 与非门多余输入端的处理,不能将它们( B )。
A 与有用输入端并联
B 接地
C 接高电平
D 悬空
4. TTL 与非门的关门电平是0.8V ,开门电平是2V ,当其输入低电平为0.4V ,输入高电平
为3.2V 时,其低电平噪声容限为( C )
A 1.2V
B 1.2V
C 0.4V
D 1.5V
5. 逻辑函数ACDEF C AB A Y +++=的最简与或式为( B )
A .C A Y += B.
B A Y += C. AD Y = D. AB Y =
6. 在什么情况下,“与非”运算的结果是逻辑0。
( D )
A .全部输入是0 B. 任一个输入是0 C. 仅一个输入是0 D. 全部输入是1
7. 组合逻辑电路( D )。
A 一定是用逻辑门构成的
B 一定不是用逻辑门构成的
C 一定是用集成逻辑门构成的
D A 与B 均可
8. 已知逻辑函数的真值表如下,其表达式是( C )。
数字电子技术试卷A及答案
1一、单项选择题(每题2分,共20分)1.将二进制数(11011101.1)转换为十进制数是( A )A) 221.5 B) 222.5 C) 223.5 D) 257.52.按以下方法处理CMOS 或非门多余输入端,正确的是( C )A )接电源正极B )悬空C )通过10K Ω电阻接地 D) 以上三种方法都不对3.电路输入为某种BCD 码,要用七段数码显示器显示,为此需用到( A )A )4-7线译码器B )4-5线译码器C )4-2线译码器D )4-1线译码器4.下列各门电路中,输出端可直接直连,实现线与的是( B )A )一般TTL 与非门B )集电极开路TTL 与非门C )一般CMOS 与非门D )一般TTL 或非门5.将一个右移4位移位寄存器的末级触发器3Q 端接至前级触发器0D 输2入端。
设初态为3210Q Q Q Q =1101,以过5个CP 作用后的状态为( B )A )1101B )1110C )1011D )01116.用256×4位的RAM 扩展成2048×12位RAM ,每一条I/O 总线上并联了几条数据线?( C )A )24B )12C )8D )47.如下图中电路的名称是( D )A )单稳态电路B )JK 触发器C )施密特电路D )多谐振荡器8.已知函数D C B A Y ++=)(,则其反函数为( B )A )D CB DC A + B )D C B A ++ C )AC D AB + D )D B C A +9.可实现逻辑函数A Y =的是( D )A ) A A ⋅B ) A A +C )0⊕AD )1⊕A310.在倒T 形电阻网络D /A 转换器中,n n REFo D V V 2-=,设REF V =10V , D ="1000"0123=d d d d 时,则o V 为( B )伏。
A )3210-B ) 210-C ) 3210D ) 210 二、填空题:(24%)1.与十六进制(2D )16对应的二进制数是(101101)2 。
(完整word版)数电试题及答案
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷题号 一 二 三 四 五 六 七 八 九总成绩得分一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1A B C F 0 0 0 0 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 0 1 1 0 01 1 1 19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
数字电子技术试题库及答案解析
数字电子技术习题库一、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7)C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( )个。
A .164. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。
A. 00B. 00C. 11D. 005.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。
A. B. C. D.6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。
A .15B .8C .7D .17. 随机存取存储器具有( )功能。
A.读/写B.无读/写C.只读D.只写8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。
9其计数的容量为A . 八 B. 五 C. 四 D. 三10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。
A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n QB Q A Q +=+ D.Q n+1 = B11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( )。
数字电子技术基础A卷参考答案及评标
铜 陵 学 院2007-2008学年第2学期《数字电子技术基础》考试试卷(A 卷)参考答案与评分细则一、填空题(每空1分,共20分)1、时间,幅值2、 27,1B3、 A ,04、 BCD ,8421BCD5、 加法,减法6、 同步,异步7、 1024,4,8 8、 与阵列,或阵列 9、 与,或,非二、判断题(第小题2分,共12分)1、3、5正确,2、4、6错误三、选择题(每小题3分,共18分)1、③;2、①;3、④;4、④;5、②;6、①。
四、分析题(共50分) 1、(6分)解: C B A B A C A B A C B A B A C B A F +++=+++=)(B A B AC B F F ++==2、(8分)解:由电路图易得逻函为:B A B B A C B A B B A C B A Y +=++=+++++= 由简化逻函可得真值表为:00 01 11 100 1ABCF 1 1110 1姓名 班级 ―――――――――装――――――――――订―――――――――线―――――――――――0100 0101 0110 0111 100010011010101111001101111011110000 0001 0010 0011 A B Y 0 0 1 0 1 1 1 0 1 1 1显然,该电路具有与非逻辑功能。
3、(6分) 解: 4、(6分)解:解:八选一数据选择器的出入关系为:126012501240123012201210120012A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y +++++++=需实现的逻函表达式为:C B A C B A ACZ ++=若令Z Y D D C A B A A A i =====,,,,012,则比较以上两表达式易知:0,164307521========D D D D D D D D 。
数字电子技术春季A卷答案
2、密封线左边请勿答题,密封线外不得有姓名及相关标记。
年级 :
线
封-
密-
学院:
-------------------------------------------------
得分
一、 填空题(每空 0.5 分,共 10 分)
1、逻辑等式 F = AC + BC + D 的对偶式是 F* = ABC + AD + CD ; 反演式是 F = ABC + AD + C D (均化成最简“与或”式)。
姓名 :
学号:
第1页共8页
PDF 文件使用 "pdfFactory Pro" 试用版本创建
6、设计模值为 61 的二进制计数器和十进制计数器分别需要 6 级和 8 级触
发器。一个五位二进制加法计数器,由 00000 状态开始,问经过 109 个输入脉冲后,
此计数器的状态为 1101 。
(D)7
8、在下列器件中,不属于时序逻辑电路的是 (B) 。
(A)移位寄存器
(B)数据选择器
(C)顺序脉冲发生器
(D)序列信号发生器
9、石英晶体多谐振荡器的输出脉冲频率取决于 (C) :
(A)电路 RC 参数大小
(B)组成振荡器的门电路的平均传输时间
(C)晶体的固有频率 f0
(D)晶体的固有频率 f0 和 RC 参数值
专业:
年级 :
得分
六、下图所示为一可变进制计数器。该计数器由 4 个 JK 触发器, 一个 3 线-8 线译码器 T330 和一个 4 选 1 数据选择器 T1153 组成( S
为片选端)。T330 输出表达式为 Y0 = E A2 A1 A0 ;L;Y7 = EA2 A1 A0 ,式中
数字电子技术A离线作业答案
数字电子技术A第1次作业一、单项选择题(只有一个选项正确,共9道小题)1. ()是仓储的基本任务,是仓储产生的根本原因。
(A) 流通调控(B) 存储(C) 质量管理(D) 数量管理正确答案:D2. 在下列逻辑部件中,不属于组合逻辑部件的是(A) 译码器(B) 编码器(C) 全加器(D) 寄存器正确答案:D3.(A)(B)(C)(D)正确答案:C4.逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是。
(A) F3=F1F2(B) F3=F1+F(C) F2=F1F3(D) F2=F1+F3正确答案:B5.八选一数据选择器74151组成的电路如图1-3所示,则输出函数为()(A)(B)(C)(D)正确答案:C6.某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:(A) 与非(B) 同或(C) 异或(D) 或正确答案:B7. 十进制数的二进制数和8421BCD码分别为()(A) 和(B) 和(C) 和(D) 和正确答案:B8. 下列几种说法中错误的是()(A) 任何逻辑函数都可以用卡诺图表示(B) 逻辑函数的卡诺图是唯一的。
(C) 同一个卡诺图化简结果可能不是唯一的(D) 卡诺图中1的个数和0的个数相同。
正确答案:D9. 和TTL电路相比,CMOS电路最突出的优点在于()(A) 可靠性高(B) 抗干扰能力强(C) 速度快(D) 功耗低二、主观题(共25道小题)10.如图3所示,为检测水箱的液位,在A、B、C、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。
试用与非门设计一个水位状态显示电路,要求:当水面在A、B之间的正常状态时,仅绿灯G亮;水面在B、C 间或A以上的异常状态时,仅黄Y灯亮;水面在C以下的危险状态时,仅红灯R亮。
参考答案:11.12.参考答案:13.已知逻辑函数:画出逻辑函数F1、F2 和F的卡诺图;用最少的与非门实现逻辑函数F,画出逻辑图。
数字电子技术考试卷及答案 (5)
七、(本题12分)画出用74161的异步清零功能构成的80进制计数器的连线图。
八、(本题15分)用D触发器设计一个按自然态序进行计数的同步加法计数器。
要求当控制信号M=0时为5进制,M=1时为7进制(要求有设计过程)。
7《数字电子技术基础》期末考试A卷标准答案及评分标准8910北京航空航天大学2004-2005 学年第二学期期末《数字数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2007年1月18日班号学号姓名成绩《数字电路》期末考试A卷注意事项:1、答案写在每个题目下面的空白处,如地方不够可写在上页背面对应位置;2、本卷共5页考卷纸,7道大题;((a)74LS85四、逻辑电路和各输入信号波形如图所示,画出各触发器Q 端的波形。
各触发器的初始状态为0。
(本题12分)五、由移位寄存器74LS194和3—8译码器组成的时序电路如图所示,分析该电路。
(1)画出74LS194的状态转换图;(2)说出Z 的输出序列。
(本题13分)CP CP六、已知某同步时序电路的状态转换图如图所示。
(1)作出该电路的状态转换表;(2)若用D触发器实现该电路时写出该电路的激励方程;(3)写出输出方程。
(本题15分)七、电路由74LS161和PROM组成。
(1)分析74LS161的计数长度;(2)写出W、X、Y、Z的函数表达式;(3)在CP作用下。
分析W、X、Y、Z端顺序输出的8421BCD码的状态(W为最高位,Z为最低位),说明电路的功能。
(本题16分)《数字电子技术基础》期末考试A卷标准答案及评分标准一、1、按照波形酌情给分。
北京航空航天大学2005-2006 学年第二学期期末《数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2006年7月12日班号学号姓名成绩N图712Q Q Y(状态转换、设计过程和步骤对得10分,化简有误扣3-5分)七、MN=00时,是5进制,显示最大数字为4;MN=01时,是6进制。
离线作业3:《数字电子技术A》主观题参考答案
数字电子技术A第1次作业四、主观题(共15道小题)7.如图3所示,为检测水箱的液位,在A、B、C、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。
试用与非门设计一个水位状态显示电路,要求:当水面在A、B之间的正常状态时,仅绿灯G亮;水面在B、C 间或A以上的异常状态时,仅黄Y灯亮;水面在C以下的危险状态时,仅红灯R亮。
参考答案:8.电路如图7所示,图中74HC153为4选1数据选择器。
试问当MN为各种不同输入时,电路分别是那几种不同进制的计数器。
参考答案:MN=00 8进制计数器,MN=01 9进制计数器,MN=10 14进制计数器,MN=11 15进制计数器.9.发由全加器FA、2-4线译码器和门电路组成的逻辑电路如图3 a所示。
试在图b中填写输出逻辑函数L的卡诺图(不用化简)。
(a)(b)参考答案:输出逻辑函数L的卡诺图如图A3所示。
10.用逻辑代数证明下列不等式参考答案:11.将下列各式转换成与–或形式参考答案:12.利用与非门实现下列函数L=AB+AC参考答案:13.利用与非门实现下列函数参考答案:14.利用与非门实现下列函数参考答案:15.用卡诺图法化简下列各式参考答案:16.用卡诺图法化简下列各式参考答案:17.用卡诺图法化简下列各式参考答案:18.用卡诺图法化简下列各式参考答案:19.参考答案:20.参考答案:21.参考答案:数字电子技术A第2次作业四、主观题(共12道小题)4.参考答案:各电路输出端的波形如图A1所示。
5.参考答案:6.已知逻辑函数:画出逻辑函数F1、F2和F的卡诺图;用最少的与非门实现逻辑函数F,画出逻辑图。
参考答案:逻辑函数F1、F2和F的卡诺图如图A2所示。
化简并变换逻辑函数F得逻辑图略7.分析图3所示逻辑电路,写出输出端的逻辑函数表达式,列出真值表,说明电路能实现什么逻辑功能.参考答案:8.用数据选择器组成的多功能组合逻辑电路如图4所示。
给学生的数字A试题A卷[1]
逻辑状态表如下所示,指出能实现该功能的逻辑部件是输 输 出入 B A Y 0 0 0 Y 1 0 1 Y 2 1 0 Y 3 1 1相应的十进制数为逻辑式为=A B C D =ABCD ()()A B C D ⋅⋅脉冲后的新状态为Q 1Q 0Q 0Q 0K 0Q 1Q 1J 1K 1的数据选择器,其地址输入(选择控制输入)端有 个。
C.10 线,输出应有 线。
A.3 的表达式 。
A芯片和与非门设计的电路如图所示,计数长度为 。
(A)卷 10/11学年第一学期班级:姓名:学号:山东理工大学《数字电子技术A》试卷纸(A)卷 10/11学年第一学期班级:姓名:学号:采用同步级联,用CR端设计。
《数字电子技术A 》(A )卷答案及评分标准1) S A B =⊕ 2分 C A B =⋅ 2分四、(10分)S C R R R T 5321104.8)(7.0-⨯=++= 3分KHZ f 9.11≈ 3分C R R C R T )(7.0~7.02111+=%7.91~%3.81211~121~3212132111≈=+++++==R R R R R R R R R T T D 4分五、(12分)100==K J ; 1021==K Q J n; 1212==K Q J n 3分 ↓=+C Q Q n n 010; ↓=+01211Q Q Q Q n n n ; ↓=+C Q Q Q nn n 1212 3分状态表3分101→000→001←100←011←110↑ ↓111←010 3分 六、(8分)(6分)七、(10分)632638421(111111)(01100011)BCDm m ==(5分)(5分)八、(10分)1. 用与非门设计(5分)状态表CB A BC AC AB Y ⋅= 图略2. 用74LS138和与非门设计(5分)7650376530Y Y Y Y Y Y Y Y Y Y Y ⋅⋅⋅⋅=++++=,如ABC 画错扣1分,S1、S2、S3画错扣1分九、(8分)D0=D1=D; D3=1;D2=D4=D5=D6=D7=D ; (7分) G=0; S2=A;S1=B;S0=C;Z=Y 。
(完整版)数字电子技术试题及答案(题库)
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术试卷A答案
第1页共8页
姓名:
学号:
得分
二、选择题(共 10 小题,每小题 2 分,共 20 分)
Q2n Q3n
⎪⎩Q3n+1 = Q2nQ1nQ3n + Q1nQ3n
3) 输出方程 Y: (2 分)
Q1n Q2n Q3n
/0
/0
000 001 011
/1
/0
100 110 111
/0
/1
/1
010
/1
101
Y = Q1n
4) 列状态转换表如下:(令 Q1n Q2n Q3n =000)
Q1n Q2n Q3n
解: W = ∑m (5, 11, 12, 14) X = ∑m (2, 4, 7, 8, 10, 13) Y = ∑m (0, 6, 7, 9, 13, 15) Z = ∑m (0, 1, 3, 4, 5, 8, 9, 10, 12, 13, 14, 15)
在 CP 作用下,由 WXYZ 组成的 8421BCD 码依次输出 3.141592653589793….. 即:是一个π常数存储器。
1、下列说法正确的是 C
。
(A)若 X+Y=X+Z,则 Y=Z
(C)若 X+Y=X+Z,且 XY=XZ,则 Y=Z
(B)若 XY=XZ,则 Y=Z (D)以上说法都不对
2、下列各门电路中 D
的输出端不可以并联使用;
(A)CMOS OD 门
数字电子技术A
数字电子技术A单选题十进制数3.625的二进制数和8421BCD码分别为( )A.11.11 和11.001B.11.101 和0011.011000100101C.11.01 和11.011000100101D.11.101 和11.101正确答案:B下列几种说法中错误的是( )A.任何逻辑函数都可以用卡诺图表示B.逻辑函数的卡诺图是唯一的。
C.同一个卡诺图化简结果可能不是唯一的D.卡诺图中1的个数和0的个数相同。
正确答案:D和TTL电路相比,CMOS电路最突出的优点在于( )A.可靠性高B.抗干扰能力强C.速度快D.功耗低正确答案:D为了把串行输入的数据转换为并行输出的数据,可以使用( )A.寄存器B.移位寄存器C.计数器D.存储器正确答案:B单稳态触发器的输出脉冲的宽度取决于( )A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值正确答案:C为了提高多谐振荡器频率的稳定性,最有效的方法是( )A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器D.保持环境温度不变正确答案:C已知时钟脉冲频率为fcp,欲得到频率为0.2fcp的矩形波应采用( )A.五进制计数器B.五位二进制计数器C.单稳态触发器D.多谐振荡器正确答案:AA.5VB.2VC.4VD.3V正确答案:BA.B.C.D.正确答案:CA.F3=F1F2B.F3=F1+FC.F2=F1F3D.F2=F1+F3 正确答案:BA.B.C.D.正确答案:CA.B.C.D.正确答案:BA.4.5VB.-4.5VC.4.25VD.-8.25V正确答案:B用1K×4位的DRAM设计4K×8位的存储器的系统需要的芯片数和地址线的根数是( )A.16片,10根 B.8片,10根 C.8片,12根 D.16片,12根正确答案:CA.与非B.同或C.异或D.或正确答案:BA.B.C.BC+AD+BDD.正确答案:D在下列逻辑部件中,不属于组合逻辑部件的是____A.译码器B.编码器C.全加器D.寄存器正确答案:D八路数据选择器,其地址输入端(选择控制端)有____个A.8B.2C.3D.4正确答案:CA.或非门B.与非门C.异或门D.同或门正确答案:D一位十进制计数器至少需要____个触发器。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一、填空(15%)
1.与、或、非。
2.线与。
3. 1状态。
4. 阴极。
5.(11.25)10,(27)10 =(11011)2
6.接电源或与有信号输入端相连。
7. 0.17V。
8. 1.1RC。
9.量化和编码10.移位寄存器
二、化简逻辑函数(12%)
1.公式法化简:F1= A+BC F2= A
2. 卡诺图法化简Y1=AB+CD+BC Y2=B+D
三、(15%)1.
Y=M3+M4+M5+M6 +M7=A+BC
138输出端分别配加与非门实现上述功能。
2. (4%)C=1时,P=D; C=0时,P= AB
3. (9%)Y=AB+BC+AC 三变量表决功能
四、(15%)
1.RS,JK,D,T,T'电平触发和边沿触发
2.
3. J=D K=D 电路省略
五、(15%) 该电路是一个模5同步加法计数器。
并且具有自启动功能。
六、1.(8%)CT74LS290转换为8421码六进制加法计数器。
774LS160转换为8421码六进制加法计数器:
(1)Q2Q1经与非门到LD端
(2)Q2Q1经与非门到CR端2.(5%)
3.(2%)555块组成的电路是多谐振荡器。
自动产生矩形波功能。
姓名
班级学号
数字电子技术试题(A卷)答案
A B C Y
0 0 0 0
0 0 1 0
0 1 0 0
0 1 1 1
1 0 0 1
1 0 1 1
1 1 0 1
1 1 1 1
Q Q
1
Q
2
/Y
000001010
011
100
/0/0
/0
/0
/1
/1
101
/1
110
111
/1
密
封
线
CP
A
B
C
数字电子技术A 第1 页共1页。