数字逻辑试卷A答案

合集下载

数字逻辑自测题3

数字逻辑自测题3

1 : 十进制数25用8421BCD码表示为()(2分)A:10 101B: 0010 0101C:100101D:10101您选择的答案: 正确答案: B知识点:用四位二进制数表示一位十进制数,即BCD码---------------------------------------------------------------------------- 2 : 图中为TTL门电路,其输出为()状态(2分)A:高电平B:低电平C:高阻态D:不确定您选择的答案: 正确答案: A知识点:对于TTL门电路,当负载大于690Ω时,输入则从低电平变为高电平---------------------------------------------------------------------------- 3 : 下列说法正确的是()(2分)A:卡诺图中的每一个小方块都代表着一个最小项B:卡诺图中最小项的排列方式是按最小项从小到大数字编号顺序排列C:卡诺图中最小项的排列方式是按最小项从大到小数字编号顺序排列D:卡诺图中最小项的排列方式是随机排列您选择的答案: 正确答案: A知识点:将n变量的全部最小项各用一个小方块表示,并使具有逻辑相邻性的最小项在几何位置上也相邻地排列起来,所得图形称为n变量最小项的卡诺图。

---------------------------------------------------------------------------- 4 : 分析图中所示输入、输出Q的波形。

则该触发器为( ) (5分)A: 上升沿触发的T触发器B:上升沿触发的D触发器C:下降沿触发的T触发器D:下降沿触发的D触发器您选择的答案: 正确答案: B知识点:参考D触发器和T触发器的特性表---------------------------------------------------------------------------- 5 : 具有:置0、置1、保持和翻转功能的触发器是()。

电子技术及数字逻辑试卷A及答案

电子技术及数字逻辑试卷A及答案

绝密★启用前黑龙江外国语学院继续教育学院 2014 年 秋 季学期《电子技术及数字逻辑》试卷( A 卷)一、 填空题(本大题共 9小题,每空 1分,共 15分)1.N 型半导体是在本征半导体中掺入 价元素,其多数载流子是 ,少数载流子是 。

2.稳压管的稳压区是其工作在 。

3.数字系统使用 的物理元件,与此相对应,采用的记数制和编码制也都以 数 为基础。

4.使用布尔代数定律时,利用 规则. 规则. 规则可得到更多的公式。

5.放大电路必须加上合适的 才能正常工作。

6.运放的共模抑制比定义为 。

7.直接写出函数F=[(AB+C)D+E]B 的反演函数为 。

8.三极管工作在饱和区时,发射结应为 偏置,集电结应为 偏置。

9.为提高放大电路的输入电阻,应引入 反馈;为降低放大电路输出电阻。

二、选择题(本大题共15小题,每题2分,共30分)1.当温度升高时,二极管的反向饱和电流将 。

A .增大 B.减小 C.不变2.互补输出级采用共集形式是为了使 。

A.电压放大倍数大B.不失真输出电压大C.带负载能力强3.测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是 。

A. 输入电压幅值不变,改变频率B. B.输入电压频率不变,改变幅值C.输入电压的幅值与频率同时变化 4.交流负反馈是指 。

A .阻容耦合放大电路中所引入的负反馈B .只有放大交流信号时才有的负反馈C .在交流通路中的负反馈5.功率放大电路的最大输出功率是在输入电压为正弦波时,输出基本不失真情况下,负载上可能获得的最大 。

A .交流功率B .直流功率C .平均功率 6.滤波电路应选用 。

A .高通滤波电路 B. 低通滤波电路 C. 带通滤波电路7.放大电路中,测得某三极管三个电极电位U 1.U 2.U 3分别为U 1=3.3V ,U 2=2.6V ,U 3=15V 。

由此可判断该三极管为 。

A .NPN 硅管 B. NPN 锗管 C. PNP 硅管 d.PNP 锗管8.与八进制数(47.3)8等值的数为 。

数字逻辑电路期末考试试卷及答案

数字逻辑电路期末考试试卷及答案

期末考试试题(答案)一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____.A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算.A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误6。

与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。

A . D C B A F +++= B . D C B A F +++=C .D C B A F = D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。

B A F & ∇ F B A &8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。

A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____.A.计数器B.译码器C.加法器D.多路选择器10.下图是共阴极七段LED数码管显示译码器框图,若要显示字符“5”,则译码器输出a~g应为____C______。

A. 0100100 B.1100011 C. 1011011 D.0011011二、填空题(每小题2分,共20分)11.TTL电路的电源是__5__V,高电平1对应的电压范围是__2。

《数字逻辑电路》试题及参考答案

《数字逻辑电路》试题及参考答案

《数字逻辑电路》在线作业参考资料一、单选题1. 一位8421BCD计数器,至少需要(B)个触发器A 3B 4C 5D 102. 在(A)的情况下,函数运算的结果是逻辑“1”A全部输入是“0” B任一输入是“0” C任一输入是“1” D全部输入是“1”3. 表示两个相邻脉冲重复出现的时间间隔的参数叫(A )A.脉冲周期B.脉冲宽度C.脉冲前沿D.脉冲后沿4. 只能读出不能写入,但信息可永久保存的存储器是(A)A.ROMB.RAMC.RPROMD.PROM5. 在(D)的情况下,函数Y=AB运算的结果不是逻辑“0”。

A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”6. 下列哪些信号一定不属于数字信号(A)A.正弦波信号B.时钟脉冲信号C.音频信号D.视频图像信号7. 在(B)的情况下,函数Y=/(AB)运算的结果不是逻辑“0”。

A全部输入是“0”B任一输入是“0”C任一输入是“1”D全部输入是“1”8. 符合六变量m5的相邻最小项,有下列(C )说法成立A. 共有5 个相邻最小项B. m0、m4、m7、m13是它的相邻项C. 共有6 个相邻最小项D. m4、m21、m13、m38是它的相邻项9. 下列器件中,属于时序部件的是(A)A.计数器B.译码器C.加法器D.多路选择器10. 在n变量的逻辑函数F中,有(C )A. 若mi为1,则Mi也为1B. 若F所有mi为0,则F为1C. 若F所有Mi为1,则F为1D. F的任一最小项标记为mni( i = 1~2n )11. 半加器的逻辑功能是(A)A. 两个同位的二进制数相加B. 两个二进制数相加C. 两个同位的二进制数及来自低位的进位三者相加D. 两个二进制数的和的一半12. 1路—4路数据分配器有(A)A.一个数据输入端,两个选择控制端,四个数据输出端B.四个数据输入端,两个选择控制端,一个数据输出端C.一个数据输入端,一个选择控制端,四个数据输出端D.四个数据输入端,一个选择控制端,一个数据输出端13. 全部的最小项之和恒为(B)A.0B.1C.0或1D.非0非114. 对于四变量逻辑函数,最小项有(D)个A.0B.1C.4D.1615. 逻辑表达式A+BC=( C )A. ABB. A+CC. (A+B)(A+C)D. B+C16.在(A)的情况下,函数运算的结果不是逻辑“1”A全部输入是“0” B 任一输入是“0”C任一输入是“1” D全部输入是“1”17. 十进制数25用8421BCD码表示为(B )。

《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试 A 卷参考答案、判断题:下面描述正确的打’/,错误的打‘X’(每小题1分,共10 分)1、为了表示104个信息,需7位二进制编码[V ]2、BCD码能表示0至15之间的任意整数[X ]3、余3码是有权码[X ]4、2421码是无权码[X ]5、二值数字逻辑中变量只能取值6、计算机主机与鼠标是并行通信7、计算机主机与键盘是串行通信8、占空比等于脉冲宽度除于周期0和1,且表示数的大小[X ][X ][V ][V ]9、上升时间和下降时间越长,器件速度越慢[V ]10、卡诺图可用来化简任意个变量的逻辑表达式[X ]、写出图中电路的逻辑函数表达式。

(每小题5分,共10分)1、F=A B2、F= AB CD2分,共20分)1、在图示电路中.能实现逻辑功能F = ATH 的电路是 A °TTL 电路(A) F = ABCD(B) F = AH ・ CD -(C) F= A + B + C + D(D) F = A + B • C + D (E) F= A BCD4 . 己知F 二ABC + CD ■可以肯定使F = 0的情况是 _°(A) A=0, BC= 1; (B) B= 1 , C= 1 } (C) AB= 1, CD=Q.(D) BC= 1 , D= 15、逻辑函数A B+BCD+A C+ B C 可化简为A,B,C,D 。

(A) AB + AC + BC (B) AB + C (A4-B)(C) AB + CABA — O ?=11 QA |— I1 F •-&1 Q AB L Il —(B)悬0----空。

—A — &Bo —Co- &BA3 •满足如图所示电路的输岀函数F 的表达式为丄3B 1 o — VOF(D) AB +C (E) 19.图示电路中,当各触发器的状态为C 时.再输入一个CP 脉冲,融发器的 状态为QiQ 严0 0。

数字逻辑考试题.(优选)

数字逻辑考试题.(优选)

数字逻辑考试题(一)一、填空(每空1分,共17分)1. (1011.11)B =( ) D =( )H2. (16)D =( )8421BCD 码。

3. 三态门的输出有 输出高电平 、输出低电平 、 输出高阻态 三种状态。

4. 试举出CMOS 三个电路的优点 、 、 。

5. )(CD B B A Y +=则其对偶式Y ’为 。

6. ABC C B A C AB C B A Y ++=),,( 的最简式为Y= 。

7. 由n 位寄存器组成的扭环型移位寄存器可以构成 进制计数器。

8. 半导体存储器对存储单元的寻址一般有 和矩阵译码两种方式。

9. 一片8K ×8位的ROM 存储器有 个字,字长为 位。

10. 四位环型计数器初始状态是1000,经过5个时钟后状态为 。

11. 在RS 、JK 、T 和D 触发器中, 触发器的逻辑功能最多。

12. 设一个包围圈所包围的方格数目为S ,消去的变量数目为N ,那么S 与N 的关系式应是 。

13. 在卡诺图化简逻辑函数时,圈1求得 的最简与或式,圈0求得 的最简与或式。

二、选择(5分) 1. DE BC A Y +=的反函数为Y =( )。

A. E D C B A Y +++⋅= B. E D C B A Y +++⋅=C. )(E D C B A Y +++⋅=D. )(E D C B A Y +++⋅=2. 下列哪个元件是CMOS 器件( )。

A. 74S00B. 74LS00C. 74HC00D. 74H003. 十进制数25用8421BCD 码表示为( )。

A. 10101B. 0010 0101C. 100101D. 101014. 若用1表示高电平,0表示低电平,则是( )。

A. 正逻辑B. 负逻辑C. 正、负逻辑D. 任意逻辑5. 下逻辑图的逻辑表达式为( )。

A. AC BC AB Y =B. BC AC AB Y ++=C. BC AC AB Y ++=D. BC AC AB Y =6. 三态门的逻辑值正确是指它有( )。

《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试A卷参考答案

《数字逻辑》期末考试A卷参考答案《数字逻辑》期末考试A卷参考答案一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)1、为了表示104个信息,需7位二进制编码[√]2、BCD码能表示0至15之间的任意整数[×]3、余3码是有权码[×]4、2421码是无权码[×]5、二值数字逻辑中变量只能取值0和1,且表示数的大小[×]6、计算机主机与鼠标是并行通信[×]7、计算机主机与键盘是串行通信[√]8、占空比等于脉冲宽度除于周期[√]9、上升时间和下降时间越长,器件速度越慢[√]10、卡诺图可用来化简任意个变量的逻辑表达式[×]二、写出图中电路的逻辑函数表达式。

(每小题5分,共10分)1、F=A B四、填空题(每空1分,共20分)1、一个触发器可表示__1__位二进制码,三个触发器串接起来,可表示__3__ 位二进制数。

2、欲表示十进制的十个数码,需要__4__个触发器。

3、寄存器中,与触发器相配合的控制电路通常由_门电路_(选择提示:门电路、触发器、晶体二极管)构成。

4、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为__01011_。

5、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过__3__个时钟周期。

6、_RS_触发器存在输入约束条件,_主从JK_触发器会出现一次翻转现象。

7、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP为_高电平_时输入信号要求稳定不变。

8、正跳沿触发翻转的D触发器的输入信号在CP _上升沿_前一瞬间加入。

9、由与非门组成的基本RS触发器当输入R=0,S=0时,同向输出端Q=__1__,反向输出端Q=__1__,当_R、S同时由0变1_时,输出不定状态。

10、T触发器是由_JK_触发器的数据输入端短接而成。

数字逻辑考题及答案

数字逻辑考题及答案

数字逻辑试题1答案一、填空:(每空1分,共20分)1、(20.57)8=(10.BC)162、(63.25)10=(111111.01)23、(FF)16=(255)104、[X]原=1.1101,真值X=-0.1101,[X]补=1.0011。

5、[X]反=0.1111,[X]补=0.1111。

6、-9/16的补码为1.0111,反码为1.0110。

7、已知葛莱码1000,其二进制码为1111,已知十进制数为92,余三码为110001018、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态。

9、逻辑代数的基本运算有三种,它们是_与_、_或__、_非_。

10、FAB1,其最小项之和形式为_。

FA B AB11、RS触发器的状态方程为_Q n1SRQ n_,约束条件为SR0。

12、已知F1AB、F2ABAB,则两式之间的逻辑关系相等。

13、将触发器的CP时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路。

二、简答题(20分)1、列出设计同步时序逻辑电路的步骤。

(5分)答:(1)、由实际问题列状态图(2)、状态化简、编码(3)、状态转换真值表、驱动表求驱动方程、输出方程(4)、画逻辑图(5)、检查自起动2、化简FABABCA(BAB)(5分)答:F03、分析以下电路,其中RCO为进位输出。

(5分)答:7进制计数器。

4、下图为PLD电路,在正确的位置添*,设计出FAB函数。

(5分)15分注:答案之一。

三、分析题(30分)1、分析以下电路,说明电路功能。

(10分)解:XY m(3,5,6,7)m(1,2,4,7)2分ABCiXY0000000101010010111010001101101101011111该组合逻辑电路是全加器。

以上8分2、分析以下电路,其中X为控制端,说明电路功能。

(10分)解:FXA B C XABCXABCXABCXABCXABC4分FX(ABC)X(A B C ABC)4分所以:X=0完成判奇功能。

数字逻辑题目及其答案和解析(1)一共60道题

数字逻辑题目及其答案和解析(1)一共60道题

第一部分:1.在二进制系统中,下列哪种运算符表示逻辑与操作?A) amp;B) |C) ^D) ~解析:正确答案是 A。

在二进制系统中,amp; 表示逻辑与操作,它仅在两个位都为1时返回1。

2.在数字逻辑中,Karnaugh 地图通常用于简化哪种类型的逻辑表达式?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是B。

Karnaugh 地图通常用于简化或门的逻辑表达式,以减少门电路的复杂性。

3.一个全加器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 C。

一个全加器有三个输入:两个加数位和一个进位位。

4.下列哪种逻辑门可以实现 NOT 操作?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 D。

与非门可以实现 NOT 操作,当且仅当输入为0时输出为1,输入为1时输出为0。

5.在数字逻辑中,Mux 是指什么?A) 多路复用器B) 解码器C) 编码器D) 多路分配器解析:正确答案是 A。

Mux 是指多路复用器,它可以选择输入中的一个,并将其发送到输出。

6.在二进制加法中,下列哪个条件表示进位?A) 0 + 0B) 0 + 1C) 1 + 0D) 1 + 1解析:正确答案是 D。

在二进制加法中,当两个位都为1时,会产生进位。

7.在数字逻辑中,一个 JK 触发器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 B。

一个 JK 触发器有两个输入:J 和 K。

8.下列哪种逻辑门具有两个输入,且输出为两个输入的逻辑与?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 A。

与门具有两个输入,只有当两个输入都为1时,输出才为1。

9.在数字逻辑中,下列哪种元件可用于存储单个位?A) 寄存器B) 计数器C) 锁存器D) 可编程逻辑门阵列解析:正确答案是 C。

锁存器可用于存储单个位,它可以保持输入信号的状态。

10.一个带有三个输入的逻辑门,每个输入可以是0或1,一共有多少种可能的输入组合?A) 3B) 6C) 8D) 12解析:正确答案是 C。

数字逻辑试题及答案

数字逻辑试题及答案

数字逻辑试题及答案# 数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字逻辑中,逻辑“与”操作的特点是:- A. 只要有一个输入为0,输出就为0- B. 所有输入为1时,输出才为1- C. 至少有一个输入为1,输出就为1- D. 所有选项都不正确答案:A2. 下列哪个不是组合逻辑电路的特点?- A. 输出只依赖于当前的输入- B. 输出可以延迟- C. 没有记忆功能- D. 具有固定的输出响应时间答案:B3. 触发器的主要用途是:- A. 存储一位二进制信息- B. 作为逻辑门使用- C. 进行算术运算- D. 以上都不是答案:A4. 以下哪个不是数字逻辑中的布尔代数基本运算?- A. 与(AND)- B. 或(OR)- C. 非(NOT)- D. 加(ADD)答案:D5. 一个4位二进制计数器在计数到15后,下一个状态是:- A. 0- B. 1- C. 16- D. 不确定答案:A...(此处省略其他选择题,以保持总字数约1000字)二、简答题(每题10分,共30分)1. 解释什么是“异或”(XOR)逻辑门,并给出其真值表。

答案:“异或”(XOR)逻辑门是一种二输入逻辑门,其输出仅当输入不相等时为1。

如果两个输入相同,输出为0。

其真值表如下:```A |B | Y--0 | 0 | 00 | 1 | 11 | 0 | 11 | 1 | 02. 什么是同步时序逻辑电路,与异步时序逻辑电路有何不同?答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,状态转换是同步进行的。

而异步时序逻辑电路中,触发器的状态转换不是由统一的时钟信号控制,可能存在不同的延迟,导致状态转换可能不同步。

3. 描述一个简单的数字逻辑电路设计,实现2位二进制加法器的功能。

答案:一个2位二进制加法器可以由两个全加器和一个进位逻辑构成。

每个全加器接收两个输入位和一个进位输入,产生一个和位和一个进位输出。

计算机科学与技术专业《数字逻辑电路》考试题及答案(A)试卷

计算机科学与技术专业《数字逻辑电路》考试题及答案(A)试卷

院系: 专业班级: 学号: 姓名: 座位号:A. 4B. 3C. 6D. 57. 下列电路中属于时序逻辑电路的是 【 】A. 加法器B. 数据分配器C. 计数器D. 译码器8. 下列关于门电路的使用,描述不正确的是 【 】A. TTL 与非门闲置输入端可以直接接电源B. 具有推拉输出结构的TTL 门电路的输出端可以直接并联使用C. CMOS 或门闲置输入端应接地D. CMOS 门电路的闲置输入端不允许悬空 9. 为了降低555定时器组成多谐振荡器的振荡频率,外接R 、C 值应为 【 】A. 同时增大R 、C 值B. 同时减小R 、C 值C. 同比增大R 值减小C 值D. 同比增大C 值减小R 值 10. 若停电数分钟后恢复供电,下列选项中信息能够保持不变的是 【 】A. ROMB. 动态RAMC. MUXD. 静态RAM1. 8位D/A 转换器的理论分辨率是_____________________。

2. 64个输入端的编码器按二进制数编码时,输出端的个数是__________________。

3. 变量数相同时,下标编号相同的最大项i M 和最小项i m 的关系是_____________。

4. 图2.1所示集成计数器的模M=_____________________。

图2.1 (题2.4图)5. 共阳极接法数码显示器需要配用输出 电平有效的译码器。

二、填空题(每小题2分,共20分)。

6. 对于T 触发器,当T=______时,触发器处于保持状态。

7. 逻辑函数C B AB F +=的反函数F 为_____________________。

8. 5个变量的逻辑函数全部最大项有_____________________个。

9. 二进制数()20110.101110转换成十进制数是___________________。

10. 同步RS 触发器的特性方程中,约束条件为RS=0,说明这两个输入信号不能同时为_____________________。

数字逻辑随堂练习答案

数字逻辑随堂练习答案

A. B. C.A. B. C.A. B. C.A. B. C.答题: A. B. C. D. 已提交参考答案:A问题解析:6.将十六进制数10116转换成二进制数是;A.00001001 B.100000001 C.100000001 D.10101000答题: A. B. C. D. 已提交参考答案:B问题解析:7.将二进制数1010011011002转换成十六进制数是;A.A6B B.A6C C.A6DD.E3B答题: A. B. C. D. 已提交参考答案:A问题解析:8.与十进制数127相应的二进制数是 B ;A.11111111 B.01111111 C.00111111 D.00011111答题: A. B. C. D. 已提交参考答案:B问题解析:9.一位十六进制数可以用位二进制数来表示;A. 1B. 2C. 4D. 16答题: A. B. C. D. 已提交参考答案:C问题解析:10.表示任意两位无符号十进制数需要二进制数;A.6 B.7 C.8 D.9答题: A. B. C. D. 已提交参考答案:B问题解析:1. 数字电路中的工作信号为;A.随时间连续变化的电信号B.脉冲信号C.直流信号D.交流信号答题: A. B. C. D. 已提交参考答案:B问题解析:2. 编码器的逻辑功能是;A.把某种二进制代码转换成某种输出状态B.将某种状态转换成相应的二进制代码C.把二进制数转换成十进制数D.把二进制数转换成十六进制数答题: A. B. C. D. 已提交参考答案:B问题解析:3. 用n位二进制数为信息编码,最多可以有个编码;A.2n-1 B.2n C.2n+1 D.n2答题: A. B. C. D. 已提交参考答案:B问题解析:4. 为35个信息编码,至少需要位二进制代码;A.4 B.5 C.6 D.7答题: A. B. C. D. 已提交参考答案:C问题解析:5. n位二进制数对应的最大十进制数为;A.2n+1-1 B.2n-1 C.2n D.2n-1-1答题: A. B. C. D. 已提交参考答案:B问题解析:1. 逻辑代数是研究逻辑关系的主要数学工具,逻辑代数中变量的取值是; A.“0”和“1”两个值B.0~9中的任意值C.普通代数中的任何值D.0~7中的任意值答题: A. B. C. D. 已提交参考答案:A问题解析:2. 组合逻辑电路的输出与输入的关系可直观用描述;A.真值表 B. 流程表C.逻辑表达式 D. 状态图答题: A. B. C. D. 已提交参考答案:A问题解析:3. 逻辑函数的表示方法中具有唯一性的是;A.真值表和卡诺图B.表达式和逻辑图C.逻辑图卡诺图D.卡诺图和表达式答题: A. B. C. D. 已提交参考答案:A问题解析:4. 逻辑变量的取值1和0可以表示;A.开关的闭合、断开B.电位的高、低C.真与假D.以上者可以答题: A. B. C. D. 已提交参考答案:D问题解析:5. 当逻辑函数有n个变量时,共有个变量取值组合A. nB. 2nC. n2D. 2n答题: A. B. C. D. 已提交参考答案:D问题解析:6. 当逻辑函数有n个变量时,在列真值表时应有行;A. nB. 2nC. n2D. 2n答题: A. B. C. D. 已提交参考答案:D问题解析:7. 如图所示逻辑电路的逻辑式为;答题: A. B. C. D. 已提交参考答案:A问题解析:8. 描述逻辑电路的真值表如表1-1所示,则其逻辑表达式是F= ;A.AB B.A+BC.B+A D.AB+BA答题: A. B. C. D. 已提交参考答案:C问题解析:9. 符合如表所示真值表的逻辑运算是F等于答题: A. B. C. D. 已提交参考答案:C问题解析:10.答题: A. B. C. D. 已提交1. 根据基本逻辑电路图,输出F为0的逻辑输入组合AB为;A. 00B. 01C. 10D. 11答题: A. B. C. D. 已提交参考答案:A问题解析:2. 根据基本逻辑电路图,输出F为1的逻辑输入组合AB为;A. 00B. 01C. 10D. 11答题: A. B. C. D. 已提交参考答案:D问题解析:3. 根据基本逻辑电路图,输入A=1,B=1时,则F为;A. 0B. 1C. 2D. 不确定答题: A. B. C. D. 已提交参考答案:B问题解析:4. 下列四种类型的逻辑门中,可以用实现三种基本运算;A. 与门B. 或门C. 非门 D. 与非门答题: A. B. C. D. 已提交参考答案:D问题解析:5. 设两输入或非门的输入为x和y,输出为z ,当z为高电平时,有; A.x和y同为高电平;B.x为高电平,y为低电平;C.x为低电平,y为高电平;D.x和y同为低电平.答题: A. B. C. D. 已提交参考答案:D问题解析:6. 设两输入与非门的输入为x和y,输出为z ,当z为低电平时,有; A.x和y同为高电平;B.x为高电平,y为低电平;C.x为低电平,y为高电平;D.x和y同为低电平.答题: A. B. C. D. 已提交参考答案:A问题解析:7. 在输入情况下,“与非”运算的结果是逻辑0;A.全部输入是0 B.任一输入是0C.仅一输入是0D.全部输入是1答题: A. B. C. D. 已提交参考答案:D8. 在种输入情况下,“或非”运算的结果不是逻辑0;A.全部输入是0 B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为1答题: A. B. C. D. 已提交参考答案:A问题解析:9. 只有输入变量A、B全为1时,输出F=1,则其输入与输出的关系是;A.与B.或C.与非D.或非答题: A. B. C. D. 已提交参考答案:A问题解析:10. 只有输入变量A、B不同时,输出F=1,则其输入与输出关系是;A.与B.异或C.或非D.与非答题: A. B. C. D. 已提交参考答案:B1.答题: A. B. C. D. 已提交参考答案:A问题解析:2.答题: A. B. C. D. 已提交参考答案:A问题解析:3.以下表达式中符合逻辑运算法则的是;A.C·C=C2B.1+1=10C.0<1D.A+1=1答题: A. B. C. D. 已提交参考答案:D4.下面逻辑式中,正确的是;A.A·A=0 B.A+A=0 C.A+A=1D.A·A=A答题: A. B. C. D. 已提交参考答案:D问题解析:5.下列逻辑式中,正确的是;A.AA+B=B B.A·A+B=AB C.A·A+B=A D.A+B·A+D=A+BC答题: A. B. C. D. 已提交参考答案:C问题解析:6. A+BC=A .A+B B.A+C C.A+BA+C D.B+C答题: A. B. C. D. 已提交参考答案:C问题解析:7.逻辑表达式A+B·A+C= ;A.AB+AC B.A+BC C.B+AC D.C+AB答题: A. B. C. D. 已提交参考答案:B问题解析:8.答题: A. B. C. D. 已提交参考答案:B问题解析:9.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A.A·A=0 B.A+A=0 C.A+A=1D.A·A=A答题: A. B. C. D. 已提交参考答案:D问题解析:5.下列逻辑式中,正确的是;A.AA+B=B B.A·A+B=AB C.A·A+B=A D.A+B·A+D=A+BC答题: A. B. C. D. 已提交参考答案:C问题解析:6. A+BC=A .A+B B.A+C C.A+BA+C D.B+C答题: A. B. C. D. 已提交参考答案:C问题解析:7.逻辑表达式A+B·A+C= ;A.AB+AC B.A+BC C.B+AC D.C+AB答题: A. B. C. D. 已提交参考答案:B问题解析:8.答题: A. B. C. D. 已提交参考答案:B问题解析:9.A.AB B.A+B C.AD.BA. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.问题解析:2. N个变量的最小项是;A.N个变量的积项,它包含全部n个变量,每个变量可用原变量或反变量;B.N个变量的和项,它包含全部n个变量,每个变量可用原变量或反变量C.N个变量的积项,它包含全部n个变量,每个变量仅为原变量;D.N个变量的积项,它包含全部n个变量,每个变量仅为反变量;答题: A. B. C. D. 已提交参考答案:A问题解析:3.答题: A. B. C. D. 已提交参考答案:A问题解析:4.答题: A. B. C. D. 已提交参考答案:A问题解析:5.答题: A. B. C. D. 已提交参考答案:B问题解析:6.答题: A. B. C. D. 已提交参考答案:C问题解析:7.答题: A. B. C. D. 已提交参考答案:B问题解析:8.答题: A. B. C. D. 已提交参考答案:C问题解析:9.答题: A. B. C. D. 已提交参考答案:A问题解析:10.答题: A. B. C. D. 已提交参考答案:D问题解析:A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.参考答案:A问题解析:5.已知某电路的逻辑特性表达式为H=A+B,J=AB,则该功能模块是;A.译码器B.加法器C.数据选择器D.计数器答题: A. B. C. D. 已提交参考答案:B问题解析:6.串行进位加法器的进位信号采用传送,而并行加法器的进位信号采用传递;A.超前,逐位B.逐位,超前C.逐位,逐位D.超前,超前答题: A. B. C. D. 已提交参考答案:B问题解析:7.不考虑低位来的进位的两个1位二进制数相加的电路叫做;A.加法器B.半加器C.全加器D.计数器答题: A. B. C. D. 已提交参考答案:B问题解析:8.二进制加法运算中:1+1= ;A.1 B.2 C.3D.10答题: A. B. C. D. 已提交参考答案:D问题解析:9.A.1111 1011 B.1110 1111 C.1111 1111 D.0000 0000答题: A. B. C. D. 已提交参考答案:A问题解析:A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.问题解析:15.答题: A. B. C. D. 已提交参考答案:A问题解析:16.答题: A. B. C. D. 已提交参考答案:B问题解析:17.答题: A. B. C. D. 已提交参考答案:A问题解析:18.答题: A. B. C. D. 已提交参考答案:A问题解析:19.答题: A. B. C. D. 已提交参考答案:A问题解析:20.一个8选一数据选择器的数据输入端有个;A.2B.4C.8D.16答题: A. B. C. D. 已提交参考答案:CA.1B.2C.3D.4答题: A. B. C. D. 已提交参考答案:C问题解析:22.一个16选一的数据选择器,其地址输入选择控制输入端有个;A.2B.4C.8D.16答题: A. B. C. D. 已提交参考答案:B问题解析:23.如果要在一条线路上传送多路信号,则最好选择来组成电路;A.两个数据分配器B.一个计数器和一个数据分配器C.两个数据选择器D.一个数据选择器和一个数据分配器答题: A. B. C. D. 已提交参考答案:D问题解析:24.在某些情况下,由于信号的,会导致电路输出端产生错误信号,使组合逻辑电路产生竞争-冒险现象;A.超前B.突变C.延时D.放大答题: A. B. C. D. 已提交参考答案:C问题解析:25.答题: A. B. C. D. 已提交参考答案:B问题解析:26.组合逻辑电路消除竞争冒险的方法有;A. 修改逻辑设计B.在输入端接入滤波电容C.后级加缓冲电路D.屏蔽输入信号的尖峰干扰A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A. B. C.A.置零B.置1C.Qn+1=Qn D.不确定答题: A. B. C. D. 已提交参考答案:C问题解析:5.逻辑电路如图所示,它具有;A.D触发器功能B.T触发器功能C.触发器功能D.RS触发器功能答题: A. B. C. D. 已提交参考答案:A问题解析:6.一个触发器可记录一位二进制代码,它有个稳态;A.0B.1C.2D.3答题: A. B. C. D. 已提交参考答案:C问题解析:7.边沿式D触发器是一种稳态电路;A.无B.单C.双D.多答题: A. B. C. D. 已提交参考答案:C问题解析:。

数字逻辑课程三套作业与答案

数字逻辑课程三套作业与答案

数字逻辑课程作业_A一、单选题。

1.(4分)如图x1-229(D)。

A. (A)B. (B)C. (C)D. (D)知识点:第五章解析第五章译码器2.(4分)如图x1-82(C)。

A. (A)B. (B)C. (C)D. (D)知识点:第二章解析第二章其他复合逻辑运算及描述3.(4分)N个触发器可以构成最大计数长度(进制数)为(D)的计数器。

A. NB. 2NC. N2次方D. 2N次方知识点:第九章解析第九章计数器4.(4分)n个触发器构成的扭环型计数器中,无效状态有(D)个。

A. A.nB. B.2nC. C.2n-1D. D.2n-2n知识点:第九章解析第九章集成计数器5.(4分)如图x1-293(A)。

A. (A)B. (B)C. (C)D. (D)知识点:第十一章解析第十一章数字系统概述6.(4分)如图x1-317(D)。

A. (A)B. (B)C. (C)D. (D)知识点:第二章解析第二章其他复合逻辑运算及描述7.(4分)EPROM是指(C)。

A. A、随机读写存储器B. B、只读存储器C. C、光可擦除电可编程只读存储器D. D、电可擦可编程只读存储器知识点:第十章解析第十章只读存储器8.(4分)如图x1-407(B)。

A. (A)B. (B)C. (C)D. (D)知识点:第十一章解析第十一章数字系统概述9.(4分)为实现将JK触发器转换为D触发器,应使(A)。

A. J=D,K=D非B. B. K=D,J=D非C. C.J=K=DD. D.J=K=D非知识点:第六章解析第六章各种触发器的比较10.(4分)一位8421BCD码计数器至少需要(B)个触发器。

A. 3B. B.4C. C.5D. D.10知识点:第九章解析第九章计数器11.(4分)为把50Hz的正弦波变成周期性矩形波,应当选用(A)。

A. A、施密特触发器B. B、单稳态电路C. C、多谐振荡器D. D、译码器知识点:第六章解析第六章集成触发器12.(4分)下列描述不正确的是(A)。

数字逻辑期末考试试卷含答案

数字逻辑期末考试试卷含答案

数字逻辑期末考试试卷含答案一、选择题(共10题,每题2分,共20分)在下列选项中选择正确答案,并在答题卡上填写对应答案的字母。

1. 逻辑门是数字电路中最基本的组成单元,它由多个电子器件组合而成,能够实现逻辑运算。

下列不属于逻辑门的是:A. 与门B. 或门C. 非门D. 电容门2. 在数字电路中,最简单的存储单元是:A. 寄存器B. 计数器C. 缓存器D. 锁存器3. 二进制数是由二个字符0和1组成的数,它在计算机中占有重要地位。

下面哪个是5的十进制表示?A. 101B. 0101C. 110D. 00001014. 半加器是指具有两个输入端和两个输出端的二进制加法器。

下列选项中,不属于半加器的是:A. 异或门B. 与门C. 或门D. 非门5. 在数字电路中,集成电路是指将多个电子器件集成到一个芯片上,以实现特定功能。

下列选项中不属于集成电路的是:A. 与门B. 或门C. 霍尔开关D. 计数器6. 在计算机中,ALU指的是运算器,负责进行各种算术和逻辑运算。

下面哪个选项不属于ALU的功能?A. 加法运算B. 乘法运算C. 与门逻辑运算D. 异或门逻辑运算7. 时钟信号是数字电路中常见的同步信号,用于控制电路的工作时间。

下列选项中,不属于时钟信号的是:A. 脉冲信号B. 方波信号C. 高电平信号D. 低电平信号8. 译码器是指将输入的数字代码转换为特定信号输出,用于对输入数字进行解码。

下面哪个选项不属于译码器?A. 74LS138B. 74LS74C. 74LS47D. 74LS869. 在数字电路中,多路选择器是一种常用的逻辑电路,具有多个输入和一个输出。

下列选项中不属于多路选择器的是:A. 2:1选择器B. 4:1选择器C. 8:1选择器D. 16:1选择器10. D触发器是一种常用的时序元件,能够存储一个比特的数据。

下列选项中,不属于D触发器的是:A. RS触发器B. JK触发器C. T触发器D. D触发器与门二、填空题(共5题,每题4分,共20分)根据题目所给条件,在答题卡上填写正确的答案。

数字逻辑电路期末试卷及答案 (3)

数字逻辑电路期末试卷及答案 (3)

第1页,共8页第2页,共8页院系: 专业班级: 学号: 姓名: 座位号:20 -20 学年第 学期期末考试试卷《数字逻辑电路》(A )卷一、选择题(每小题2分,共20分)1、下列数中最大的数是 【D 】 A 、(3C )16 B 、(57)8C 、(70)10D 、(1110010)22、8个输入端的编码器按二进制数编码时,输出端的个数是 【B 】 A 、2个 B 、3个C 、4个D 、8个3、逻辑电路中的晶体管一般工作在【B 】A 、放大区B 、饱和区或截至区C 、截至区D 、饱和区4、同步时序电路和异步时序电路比较,其差异在于后者 【B 】 A 、没有触发器; B 、没有统一的时钟脉冲控制; C 、没有稳定状态; D 、输出只与内部状态有关;5、n 个变量的逻辑函数全部最大项的个数有 【C 】 A 、n B 、2n C 、2nD 、2n -16、555定时器的结构如图1.1所示,如果芯片的5脚悬空;RD =V CC =5V ,6脚输入4V 电压,2脚输入2V 电压,下列关于555电路说法正确的是 【 A 】U CC U CO U 6(TH)(TR)U oR D U 2放电端图1.1(题1.6图)A 、U O 输出低电平,放电开关V 1导通;B 、U O 输出高电平,放电开关V 1截止;C 、U O 输出低电平,放电开关V 1截止;D 、U O 输出高电平,放电开关V 1导通; 7、图1.2所示用74LS161(同步16进制计数器,Cr 异步清零端、LD 同步置数端、OC 进位输出端,P 、T 计数允许端)构成的计数器正确的说法是 【D 】A 、同步置数法组成的9进制计数器;B 、异步置数法组成的8进制计数器;C 、同步置数法组成的10进制计数器;D 、异步复位法组成的9进制计数器; 图1.2( 题1.7图) 8、要使由与非门组成的基本RS 触发器保持原状态不变,D S 、D R 端输入的信号应取 【A 】 A 、1==D D S RB 、10==D D S R 、C 、01==D DS R 、 D 、0==D D S R9、为获得输出频率非常稳定的脉冲信号,应采用 【C 】A 、对称多谐振荡器B 、555定时器组成的对称多谐振荡器第3页,共8页第4页,共8页装订线内不许答题 C 、石英晶体振荡器 D 、单稳态触发器 10、下列关于TTL 与非门闲置输入端的处理不正确的是 【D 】 A 、直接接电源电压VccB 、与有用输入端并联使用C 、外界干扰小时,可以剪断或悬空D 、直接接地1、二进制数-110011的补码是 1001101 。

数字逻辑试卷及答案

数字逻辑试卷及答案

计算机学院 第二学期《数字逻辑》 期未考试试卷 A 卷学号 班级 姓名 成绩一、填空(每空1分,共14分)1、(21.5)10=( )2=( )8=( )162、若0.1101x =-,则[]x 补=( )3、十进制数809对应的8421BCD 码是( )4、若采用奇校验,当信息位为10011时,校验位应是( )5、数字逻辑电路分为( )和( )两大类6、电平异步时序逻辑电路的描述工具有( )、( )、( )7、函数()()F A B C D =+⋅+的反函数是( )8、与非门扇出系数N O 的含义是( )9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是( )二、选择题(每空2分,共16分)从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内1、数字系统采用( )可以将减法运算转化为加法运算A .原码B .余3码C .Gray 码D .补码2、欲使J-K 触发器在CP 脉冲作用下的次态与现态相反,JK 的取值应为( ) A .00 B .01 C .10 D .113、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进行比简,若有(A ,B ),(D 、E )等效,则最简状态表中只有( )个状态A .2B .4C .5D .6 4、下列集成电路芯片中,( )属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三一八译码器74138 D .集成定时器5G555 5、设计一个20进制同步计数器,至少需要( )个触发器 A .4 B .5 C .6 D .20 6、用5G555构成的多谐振荡器有( )A .两个稳态B .两个暂稳态C .一个稳态,一个暂稳态D .既没有稳态,也没有暂稳态 7、可编程逻辑阵列PLA 的与、或陈列是( )A .与阵列可编程、或阵列可编程B .与阵列不可编程、或阵列可编程C .与阵列可编程、或阵列不可编程D .与阵列不可编程、或阵列不可编程 8、最大项和最小项的关系是( )A .i i m M =B .i i m M =C .1i i m M ⋅=D .无关系 三、逻辑函数化简(6分)把(,,,)(0,1,5,14,15)(4,7,10,11,12)F A B C D m d =∑+∑化成最简与—或式 四、分析题(每小题12分,共24分)1、分析图1所示组合逻辑电路① 写出输出函数表达式 ② 列出真值表 ③ 说明电路功能2、分析图2所示脉冲异步时序逻辑电路① 写出输出函数和激励函数表达式 ② 列出次态真值表,作出状态表和状态图 ③ 说明电路功能④ 设初态2100y y =,作出x 输入4个异步脉冲后的状态y 2y 1和输出z 的波形图。

数字逻辑期末考试A卷参考答案

数字逻辑期末考试A卷参考答案

数字逻辑期末考试A卷参考答案Company number【1089WT-1898YT-1W8CB-9UUT-92108】《数字逻辑》期末考试A卷参考答案一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)1、为了表示104个信息,需7位二进制编码[√ ]2、BCD码能表示0至15之间的任意整数 [× ]3、余3码是有权码 [× ]4、2421码是无权码[× ]5、二值数字逻辑中变量只能取值0和1,且表示数的大小[× ]6、计算机主机与鼠标是并行通信[× ]7、计算机主机与键盘是串行通信[√ ]8、占空比等于脉冲宽度除于周期[√ ]9、上升时间和下降时间越长,器件速度越慢[√ ]10、卡诺图可用来化简任意个变量的逻辑表达式 [× ]二、写出图中电路的逻辑函数表达式。

(每小题5分,共10分)1、F=A⊕B2、F=CDAB+三、选择题:(多选题,多选或少选不得分,每小题2分,共20分)四、填空题(每空1分,共20分)1、一个触发器可表示__1__位二进制码,三个触发器串接起来,可表示__3__ 位二进制数。

2、欲表示十进制的十个数码,需要__4__个触发器。

3、寄存器中,与触发器相配合的控制电路通常由_门电路_(选择提示:门电路、触发器、晶体二极管)构成。

4、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为__01011_。

5、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过__3__个时钟周期。

6、_RS_触发器存在输入约束条件,_主从JK_触发器会出现一次翻转现象。

7、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP为_高电平_时输入信号要求稳定不变。

8、正跳沿触发翻转的D触发器的输入信号在CP _上升沿_前一瞬间加入。

《数字逻辑》题库及答案

《数字逻辑》题库及答案

《数字逻辑》题库及答案一、单项选择题1 .八进制数(573.4)的十六进制数是 _______ 。

8A. (17C .4)B. (16B .4)C. (17B .8)D. (17b .5)161616162 .用0,1两个符号对100个信息进行编码,则至少需要 。

A. 8位B. 7位C. 9位D. 6位3 .逻辑函数 F = AB + AB + BDEG + BA. F = BB. F = BC. F = 0 D, F = 1 4 .逻辑函数F (ABC ) = A ®C 的最小项标准式为。

A. F =Z (0,1,3,4,5)B, F = AC + AC5 .已知逻辑函数F =Z (0,1,3,4,5),则F 的最简反函数为A. F = AB + BCB, F = B + AC C. F = B + ACD, F = AB + BiC6 .在下列名组变量取值中,使函数F (ABCD ) = Z(0,1,3,4,6,12)的值为1的是A.1 1 0 1B.1 0 0 1C.0 1 0 1D. 1 1 0 07 .逻辑函数F = ABD + ACD + ABD + CD 的最简或非式是A. A + C + A + D B, A + C + A + D C. AC + ADD, A + C + A + D8.函数J F = Z (022,8,10,11,13,15)的最简与非式为 _________(ABD + BCD = 0(约束条件)A . AB - AD - BD B . BD - ADC . AD - BD、请根据真值表写出其最小项表达式1.C. F = m + m + m +mD. F = Z (0,1,6,7)2.三、用与非门实现L = A㊉ B = AB + AB四、用或非门实现L = A㊉ B = AB + AB五、逻辑电路如图所示,请分析出该电路的最简与或表达式,并画出其真值表。

华师18年9月课程考试《数字逻辑》作业考核试题答案

华师18年9月课程考试《数字逻辑》作业考核试题答案

华师18年9月课程考试《数字逻辑》作业考核试题1、D2、A3、C4、B5、C一、单选题共20题,40分1、题面见图片:AABBCCDD正确答案是:D2、组合型PLA是由()构成A与门阵列和或门阵列B一个计数器C一个或阵列D一个寄存器正确答案是:A3、EPROM是指()A随机读写存储器B只读存储器C可擦可编程只读存储器D电可擦可编程只读存储器正确答案是:C4、欲对全班53个同学以二进制代码编码表示,最少需要二进制的位数是( ) A5B6C10D53正确答案是:B5、74LS160十进制计数器它含有的触发器的个数是()A1个B2个C4个D6个正确答案是:C6、主从触发器的触发方式是()ACP=1BCP上升沿CCP下降沿D分两次处理正确答案是:D7、八路数据选择器应有()个选择控制器A2B3C6D8正确答案是:B8、一片四位二进制译码器,它的输出函数有()A1个B8个C10个D16个正确答案是:D9、构造一个模10同步计数器,需要()触发器A3个B4个C5个D10个正确答案是:B10、下列触发器中,()不可作为同步时序逻辑电路的存储元件。

A基本R-S触发器BD触发器CJ-K触发器DT触发器正确答案是:A11、设计一个8421码加1计数器,至少需要()触发器A3个B4个C6个D10个正确答案是:B12、一块数据选择器有三个地址输入端,则它的数据输入端应有()。

A3B6C8D1。

数字逻辑电路试卷(附答案)

数字逻辑电路试卷(附答案)

一、填空题(每空1分,共10分)1.逻辑函数 的两种标准形式分别为。

2.将2004个“1”异或起来得到的结果是(0)。

3.半导体存储器的结构主要包含三个部分,分别是( 译码器 )、(存储阵列)、( 控制逻辑)。

4.A/D 转换的四个过程是采样、保持 、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。

5.8位D/A 转换器当输入数字量10000000为5v 。

若只有最低位为高电平,则输出电压为(5/128)v ;当输入为10001000,则输出电压为(5*136/128)v 。

6.就逐次逼近型和双积分型两种A/D 转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。

7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD ;8.已知某74ls00为2输入4与非门,I OL =22mA ,I OH =2mA , I IL =2mA , I IH =40μA ,则其低电平输出的扇出系数N OL =(11),其高电平输出的扇出系数N OH =( 50);9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6)10. 根据对偶规则和反演规则,直接写出的对偶式和反函数,Fd =(), =(); 11.12.已知X=(-17),则X 的8位二进制原码为(10001001),其8位二进制补码为(11110111);13.T' 触发器的次态方程是(Qn+1 = ~Qn );14.D 触发器的次态方程是( );15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F=()的情形,则存在1型险象;二、单选题(每题2分,共20分)1.表示任意两位无符号十进制数需要(B )二进制数。

A.6 B.7 C.8 D.92. 一个多输入与非门,输出为0的条件是(C)A 只要有一个输入为1,其余输入无关B 只要有一个输入为0,其余输入无关C 全部输入均为1D 全部输入均为03.余3码10001000对应的2421码为( C )。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
1.根据给定的逻辑要求建立真值表。假设ABC表示参加表决的三个输入,F表示表决结果。
A B C
F
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
0
0
0
1
0
1
1
1
2.根据真值表写出逻辑函数表达式
F(A,B,C)=∑m(3,5,6,7)
3.将逻辑函数化简,并根据要求将函数3;BC
4.根据函数表达式画出逻辑电路图
四、时序逻辑(10分)
1.什么叫时序逻辑电路?根据输入输出关系划分,时序逻辑电路分为哪两类?
时序逻辑电路:电路在任何时刻产生的稳定输出值不但取决于该时刻各输入值的组合,还取决于过去的输入值。
根据输出是否与输入有关可以分为:mealy型电路(输出不仅与时序电路的输入有关,还与存储电路的输出有关)和moore型电路(输出仅与存储电路的输出有关)
,或者其他可行方法
3.卡诺图化简:
F=B
三、组合逻辑(30分,每题15分)
1.什么叫组合逻辑电路?分析下列组合逻辑电路,写出输出表达式,并画出简化图。
组合逻辑电路:电路在任何时刻产生的稳定输出值仅仅取决于该时刻各输入值的组合,而与过去的输入值无关。
2.设计三变量“多数表决器”,要求该电路输入1占多数时电路输出1。并总结组合逻辑电路设计的步骤。
6.[+1001000] =[01001000]反=[01001000]补
7.[00100110]8421=(11010)2=(26)10
8.F= , =
9. , =
10.JK触发器, ,则J=1,K=1时, 1;J=0,K=1时, 0
二、逻辑运算(30分,每题10分)
1.证明:
,或者其他可行方法
2.化简:
数字逻辑试题A答案
一、填空题(30分,每题3分)
1.机器数的符号是具有正负两种值的离散信息,用一位二进制数表示,一般用0表示正数,1表示负数。
2.10111+101.101=11100.101
3.(110101)2=(65)8=(53)10
4.(100)10=(144)8=(64)16
5.[+0.0000]=[0.0000]补,[-0.0000]=[0.0000]补
相关文档
最新文档