时序逻辑电路练习及答案(1)
时序逻辑电路练习答案
时序逻辑电路练习参考答案一、填空题1、时钟脉冲控制 同 异 异 时钟脉冲控制 同一时刻2、逻辑电路 输入 输出 功能 分析3、二进制 二进制 二进制 同步 异步 加减 加 减 可逆4、十进制 四 84215、莫尔 米莱6、驱动 输出 次态 异 时钟脉冲7、无效 有效循环体 无效 自启动 8、分频 控制 测量 三 6 2 9、数码 移位 双向 4 8 10、寄存 触发 触发 寄存 触发 11、TTL 左移和右移 保持数据 清除数据 12、回差 整形 变换 单 单 暂稳 稳 单稳 稳 暂稳 稳 13、预置 清零二、判断题对 对 错 错 错 对 错 对 错 对三、选择题BCACB DBACC四、简述题1、答:同步时序逻辑电路的各位触发器是由同一个时钟脉冲控制的;异步时序逻辑电路的各位触发器的时钟脉冲控制端各不相同,状态发生变化的时间通常也不相同。
2、答:移位寄存器除寄存数据外,还能将数据在寄存器内移位,因此钟控的RS 触发器不能用做这类寄存器,因为它具有“空翻”问题,若用于移位寄存器中,很可能造成一个CP 脉冲下多次移位现象。
用作移位寄存器的触发器只能是克服了“空翻”现象的边沿触发器。
3、答:所谓自启动能力:指时序逻辑电路中某计数器中的无效状态码,若在开机时出现,不用人工或其它设备的干预,计数器能够很快自行进入有效循环体,使无效状态码不再出现的能力。
4、答:施密特触发器的显著特征有两个:一是输出电压随输入电压变化的曲线不是单值的,具有回差特性;二是电路状态转换时,输出电压具有陡峭的跳变沿。
利用施密特触发器的上述两个特点,可对电路中的输入电信号进行波形整形、波形变换、幅度鉴别及脉冲展宽等。
五、分析题1、2、解:分析:(1)电路为同步的米莱型时序逻辑电路;(2)各触发器的驱动方程:J 1=D K 1 J 2=Q 1n K 2 J 3=Q 1n K 3各触发器的次态方程:n n D Q =+11 n n Q Q 112=+ n n Q Q 213=+3、解:状态转换关系为:101→010→011→000→100→001→110。
(完整版)时序逻辑电路习题与答案
第12章时序逻辑电路自测题一、填空题1.时序逻辑电路按状态转换情况可分为时序电路和时序电路两大类。
2.按计数进制的不同,可将计数器分为、和N进制计数器等类型。
3.用来累计和寄存输入脉冲个数的电路称为。
4.时序逻辑电路在结构方面的特点是:由具有控制作用的电路和具记忆作用电路组成。
、5.、寄存器的作用是用于、、数码指令等信息。
6.按计数过程中数值的增减来分,可将计数器分为为、和三种。
二、选择题1.如题图12.1所示电路为某寄存器的一位,该寄存器为。
A、单拍接收数码寄存器;B、双拍接收数码寄存器;C、单向移位寄存器;D、双向移位寄存器。
2.下列电路不属于时序逻辑电路的是。
A、数码寄存器;B、编码器;C、触发器;D、可逆计数器。
3.下列逻辑电路不具有记忆功能的是。
A、译码器;B、RS触发器;C、寄存器;D、计数器。
4.时序逻辑电路特点中,下列叙述正确的是。
A、电路任一时刻的输出只与当时输入信号有关;B、电路任一时刻的输出只与电路原来状态有关;C、电路任一时刻的输出与输入信号和电路原来状态均有关;D、电路任一时刻的输出与输入信号和电路原来状态均无关。
5.具有记忆功能的逻辑电路是。
A、加法器;B、显示器;C、译码器;D、计数器。
6.数码寄存器采用的输入输出方式为。
A、并行输入、并行输出;B、串行输入、串行输出;C、并行输入、串行输出;D、并行输出、串行输入。
三、判断下面说法是否正确,用“√"或“×"表示在括号1.寄存器具有存储数码和信号的功能。
( )2.构成计数电路的器件必须有记忆能力。
( )3.移位寄存器只能串行输出。
( )4.移位寄存器就是数码寄存器,它们没有区别。
( )5.同步时序电路的工作速度高于异步时序电路。
( )6.移位寄存器有接收、暂存、清除和数码移位等作用。
()思考与练习题12.1.1 时序逻辑电路的特点是什么?12.1.2 时序逻辑电路与组合电路有何区别?12.3.1 在图12.1电路作用下,数码寄存器的原始状态Q3Q2Q1Q0=1001,而输入数码D3D2D1D0=0110时,在CP的作用下,Q3Q2Q1Q0状态如何变化?12.3.2 题图12.2所示移位寄存器的初始状态为111,画出连续3个C P脉冲作用下Q2Q1Q0各端的波形和状态表。
第9章 时序逻辑电路部分习题解答
第9章时序逻辑电路习题解答9.1 d R端和d S端的输入信号如题9.1图所示,设基本RS触发器的初始状态分别为1和0两种情况,试画出Q端的输出波形。
题9.1图9.2 同步RS触发器的CP、R、S端的状态波形如题9.2图所示。
设初始状态为0和1两种情况,试画出Q端的状态波形。
题9.2图9.3 设主从型JK触发器的初始状态为0,J、K、CP端的输入波形如题9.3图所示。
试画出Q端的输出波形(下降沿触发翻转)。
解:9.4 设主从型JK触发器的初始状态为0,J、K、CP端输入波形如题9.4图所示。
试画出Q端的输出波形(下降沿触发翻转)。
如初始状态为1态,Q端的波形又如何?解:第9章时序逻辑电路2259.5 设维持阻塞型D触发器的初始状态为0,D端和CP端的输入波形如题9.5图所示,试画出Q端的输出波形(上升沿触发翻转)。
如初始状态为1态,Q端的波形又如何?题9.3图题9.4图题9.5图9.6 根据CP时钟脉冲,画出题9.6图所示各触发器Q端的波形。
(1)设初始状态为0;(2)设初始状态为1。
(各输入端悬空时相当于“1”)题9.6图第9章时序逻辑电路2269.7 题9.7图所示的逻辑电路中,有J和K两个输入端,试分析其逻辑功能,并说明它是何种触发器。
题9.7图9.8 根据题9.8图所示的逻辑图和相应的CP、d R、D的波形,试画出Q1和Q2端的输出波形。
设初始状态Q1=Q2=0。
题9.8图第9章 时序逻辑电路 2279.9 试用4个D 触发器组成一个四位右移移位寄存器。
设原存数码为“1101”,待存数码为“1001”。
试列出移位寄存器的状态变化表。
9.10 在题9.10图所示的逻辑电路中,试画出Q 1和Q 2端的输出波形,时钟脉冲是一连续的方波脉冲。
如果时钟脉冲频率是4000Hz ,那么Q 1和Q 2波形的频率各为多少?设初始状态Q 1=Q 2=0。
9.11 题9.11图是用主从JK 触发器组成的8421码异步十进制计数器,试分析其计数功能。
《时序逻辑电路》练习题及答案-推荐下载
图 A6-2
AQ1n Q2n
[6.3] 试分析图 P6-3 时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出 方程,画出电路的状态转换图,检查电路能否自启动。
图 P6-3 [解]
J1 Q2Q3 , K1 1 ; J 2 Q1 , K 2 Q1Q3 ;
状态转换图如图 A6-5 所示。
K 0Q0n
K 1Q1n
K 2Q2n
K 3Q3n
n1 n1 n1 n1
Q3 Q2 Q1 Q0
10011 10000 01110 01100 01010 01000 00110 00100
Q0n
Q2nQ1nQ0n
Q3nQ2nQ0n
Q3n Q2n Q1n Q0n
n1
Q2
n1
Q3
Q1nQ2n
Q3nQ2nQ1n ;
n1 n1 n1
Q3 Q2 Q1
0001 0111 0101 0011
Q1nQ2n
Y
Q2n
Q1n ;
驱动方程: D1 AQ2 , D2 AQ1Q 2
状态方程: Q1n1 AQ2n ,
输出方程: Y AQ1Q2
n1
Q2
由状态方程可得状态转换表,如表 6-2 所示;由状态转换表 可得状态转换图,如图 A6-2 所示。
对全部高中资料试卷电气设备,在安装过程中以及安装结束后进行高中资料试卷调整试验;通电检查所有设备高中资料电试力卷保相护互装作置用调与试相技互术关,系电通,力1根保过据护管生高线产中0不工资仅艺料可高试以中卷解资配决料置吊试技顶卷术层要是配求指置,机不对组规电在范气进高设行中备继资进电料行保试空护卷载高问与中题带资2负料2,荷试而下卷且高总可中体保资配障料置各试时类卷,管调需路控要习试在题验最到;大位对限。设度在备内管进来路行确敷调保设整机过使组程其高1在中正资,常料要工试加况卷强下安看与全22过,22度并22工且22作尽22下可护都能1关可地于以缩管正小路常故高工障中作高资;中料对资试于料卷继试连电卷接保破管护坏口进范处行围理整,高核或中对者资定对料值某试,些卷审异弯核常扁与高度校中固对资定图料盒纸试位,卷置编工.写况保复进护杂行层设自防备动腐与处跨装理接置,地高尤线中其弯资要曲料避半试免径卷错标调误高试高等方中,案资要,料求编试技5写、卷术重电保交要气护底设设装。备备置管4高调、动线中试电作敷资高气,设料中课并技3试资件且、术卷料中拒管试试调绝路包验卷试动敷含方技作设线案术,技槽以来术、及避管系免架统不等启必多动要项方高方案中式;资,对料为整试解套卷决启突高动然中过停语程机文中。电高因气中此课资,件料电中试力管卷高壁电中薄气资、设料接备试口进卷不行保严调护等试装问工置题作调,并试合且技理进术利行,用过要管关求线运电敷行力设高保技中护术资装。料置线试做缆卷到敷技准设术确原指灵则导活:。。在对对分于于线调差盒试动处过保,程护当中装不高置同中高电资中压料资回试料路卷试交技卷叉术调时问试,题技应,术采作是用为指金调发属试电隔人机板员一进,变行需压隔要器开在组处事在理前发;掌生同握内一图部线纸故槽资障内料时,、,强设需电备要回制进路造行须厂外同家部时出电切具源断高高习中中题资资电料料源试试,卷卷线试切缆验除敷报从设告而完与采毕相用,关高要技中进术资行资料检料试查,卷和并主检且要测了保处解护理现装。场置设。备高中资料试卷布置情况与有关高中资料试卷电气系统接线等情况,然后根据规范与规程规定,制定设备调试高中资料试卷方案。
电子技术——几种常用的时序逻辑电路习题及答案
第七章 几种常用的时序逻辑电路一、填空题1.(9-1易)与组合逻辑电路不同,时序逻辑电路的特点是:任何时刻的输出信号不仅与____________有关,还与____________有关,是______(a.有记忆性b.无记忆性)逻辑电路。
2.(9-1易)触发器是数字电路中______(a.有记忆b.非记忆)的基本逻辑单元。
3.(9-1易)在外加输入信号作用下,触发器可从一种稳定状态转换为另一种稳定状态,信号终止,稳态_________(a.不能保持下去 b. 仍能保持下去)。
4.(9-1中)JK 触发器是________(a.CP 为1有效b.CP 边沿有效)。
5.(9-1易)1n n n Q JQ KQ +=+是_______触发器的特性方程。
6.(9-1中)1n n Q S RQ +=+是________触发器的特性方程,其约束条件为___________。
7.(9-1易)1n n n Q TQ TQ +=+是_____触发器的特征方程。
8. (9-1中)在T 触发器中,若使T=____,则每输入一个CP ,触发器状态就翻转一次,这种具有翻转功能的触发器称为'T 触发器,它的特征方程是________________。
9.(9-1难)我们可以用JK 触发器转换成其他逻辑功能触发器,令 __________________,即转换成T 触发器;令_______________, 即转换为'T 触发器;令________________,即转换成D 触发器。
10.(9-1难)我们可以用D 触发器转换成其他逻辑功能触发器,令 __________________,即转换成T 触发器;令_______________, 即转换为'T 触发器。
11.(9-2易)寄存器存放数据的方式有____________和___________;取出数据的方式有____________和___________。
时序逻辑电路课后习题答案
第9章习题解答9.1 题9.1图所示电路由D 触发器构成的计数器,试说明其功能,并画出与CP 脉冲对应的各输出端波形。
Q CP题9.1图解:(1)写方程时钟方程:0CP CP =;10CPQ =;21CP Q = 驱动方程:00n D Q =;11n D Q =;22n D Q =状态方程:0100n n Q D Q CP +==↑;11110n n Q D Q Q +==↑;21221n nQ D Q Q +==↑(2)列状态转换表 (3)画状态转换图111210210n n n n n n CP Q Q Q Q Q Q +++0 0 0 0 1 1 11 1 1 1 1 1 02 1 1 0 1 0 13 1 0 1 1 0 04 1 0 0 0 1 15 0 1 1 0 1 06 0 1 0 0 0 17 0 0 1 0 0 0(4)画波形图CP 2Q 1Q 0Q(5)分析功能该电路为异步三位二进制减法计数器。
9.6 已知题9.6图电路中时钟脉冲CP 的频率为1MHz 。
假设触发器初状态均为0,试分析电路的逻辑功能,画出Q 1、Q 2、Q 3的波形图,输出端Z 波形的频率是多少?CP题9.6图解:(1)写方程时钟方程:123CP CP CP CP ===驱动方程:113n n D Q Q =;212n n D Q Q =⊕;312n n D Q Q =状态方程:11113n n n Q D Q Q CP +==↑;12212n n n Q D Q Q CP +==⊕↑;13312n n n Q D Q Q CP +==↑ 输出方程:3n Z Q =(2)列状态转换表 (3)画状态转换图111321321n n n n n n CP Q Q Q QQ Q Z+++0 0 0 0 0 0 1 01 0 0 1 0 1 0 02 0 1 0 0 1 1 03 0 1 1 1 0 0 04 1 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 0 0 1 0 1 1 1 0 0 1 0 1(4)画波形图(5)分析功能该电路为能够自启动的同步5进制加法计数器。
时序逻辑电路试题及答案
时序逻辑电路试题及答案一、单选题1.CP有效时,若JK触发器状态由1翻转为0,则此时JK输入端必定有A、J=0B、J=1C、K=0D、K=1【正确答案】:D2.主从RS触发器是在时钟脉冲CP的( ),根据输入信号改变状态。
A、低电平期间B、高电平期间C、上升沿时刻D、下降沿时刻【正确答案】:D3.仅具有置0和置1功能的触发器是A、RS触发器B、JK触发器C、D触发器D、T触发器【正确答案】:C4.关于JK触发器的错误表述是A、对于输入信号没有制约条件B、不允许JK同时为1C、允许JK同时为1D、允许JK同时为0【正确答案】:B5.D触发器当D=Q时,实现的逻辑功能是A、置0B、置1C、保持D、翻转【正确答案】:C6.JK触发器有( )触发信号输入端。
A、一个B、二个C、三个D、四个【正确答案】:B7.下列哪项表示基本RS触发器的符号A、B、C、D、【正确答案】:A8.D触发器在CP脉冲有效的情况下能实现的功能是A、置0和置1B、置1和保持C、置0和保持D、保持和翻转【正确答案】:A9.基本RS触发器是( )。
A、组合逻辑电路B、单稳态触发器C、双稳态触发器D、无稳态触发器10.双D集成触发器CD4013的时钟脉冲CP的引脚是A、14脚B、7脚C、3脚与11脚D、5脚与11脚【正确答案】:C11.与非型同步RS触发器,CP=1期间,( ),触发器维持原态。
A、R=0,S=0B、R=0,S=1C、R=1,S=0D、R=1,S=1【正确答案】:A12.主从JK触发器的初态为0,JK=01时,经过2021个触发脉冲后,其状态变化及输出状态为A、一直为0B、由0变为1,然后一直为1C、在01间翻转,最后为1D、在01间翻转,最后为013.对双JK集成触发器74LS112引脚功能叙述错误的是A、16脚是VccB、8脚是GNDC、1脚是CP1D、16脚是GND【正确答案】:D14.D触发器用作计数型触发器时,输入端D的正确接法是A、D=0B、D=1C、D=D=Q【正确答案】:C15.JK触发器中,当JK取值相同时,则Q等于A、J⊕QB、QC、1D、016.在RS触发器的逻辑符号中表示A、低电平时置1B、高电平时置1C、低电平时置0D、高电平时置0【正确答案】:C17.JK触发器,若J=,K= Q,则可实现的逻辑功能是A、置0B、置1C、保持D、翻转【正确答案】:D18.D触发器有( )触发信号输入端。
第6章 时序逻辑电路-习题答案
第六章 时序逻辑电路6-1 分析题图6-1所示的同步时序电路,画出状态图。
题图6-1解: 11221211n n n n J K Q T Q Z Q Q ====,,,,11111111212n n n n nn n nQ J Q K Q Q Q Q Q Q +=+=+=+122212n n n n Q T Q Q Q +=⊕=⊕,状态表入答案表6-1所示,状态图如图答案图6-1所示。
答案表6-1答案图6-16-2 分析题图6-2所示的同步时序电路,画出状态图。
题图6-2 解:按照题意,写出各触发器的状态方程入下:11J K A ==,21n J Q =,21K =,1212n n nQ Q Q +=,111n n Q A Q +=⊕状态表入答案表6-2所示,状态图如图答案图6-2所示。
答案表6-2答案图6-2Q 2n Q 1n Q 2n+1 Q 1n+1 Z0 0 0 1 1 0 1 1 0 1 1 1 1 1 0 0 0 0 0 1A Q 2n Q 1n Q 2n+1 Q 1n+1 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 1 0 0 0 1 0 1 1 0 0 1 0 0CLK D 1D 2D 3Q 3Q 2Q 1Q 2Q 3Q 1Q 1Q 2Q 3&6-3分析题图6-3所示的同步时序电路,画出状态图。
题图6-3解:按照题意,写出各触发器的状态方程入下:1112213232131n n n nn J K T J K Q Q T J Q Q K Q ========1,,, 133********n n n n n n n nQ J Q K Q Q Q Q Q Q +=+=+ 1222132n n n n nQ T Q Q Q Q +=⊕=⊕ 1111111n n n n Q T Q Q Q +=⊕=⊕=答案表6-3答案图6-36-4 在题图6-4所示的电路中,已知寄存器的初始状态Q 1Q 2Q 3=111。
数字电路与数字逻辑4时序逻辑电路习题解答
4 62习 题1.解:QQRS3.解: CP =0时,R D =S D =0,Q n+1=Q n ; CP =1时,S R R =D ,S D =S ;1D D n n n n Q S R Q S RSQ S RQ +=+=+=+不管S 、R 输入何种组合,锁存器均不会出现非正常态。
5.解:(1)系统的数据输入建立时间t SUsys =或门的传输延迟+异或门的传输延迟+锁存器的建立时间-与门的传输延迟=t pdOR +t pdXOR + t SU - t pdAND =18ns+22ns+20ns -16 ns =44ns 。
(2)4 63当C =1时, J =X X K = X Q K Q J Q n n n =+=+1 为D 触发器9. 解:当EN =0 ,Q n+1=Q n ;当EN =1,Q n+1=D ,则D EN Q EN Q n n ⋅+⋅=+11,令D EN Q EN D n ⋅+⋅=1即可。
10.解:根据电路波形,它是一个单发脉冲发生器,A 可以为随机信号,每一个A 信号的下降沿后;Q 1端输出一个脉宽周期的脉冲。
12.解:(1)(2)4 6415. 解:X =0时,计至9时置0000:03Q Q LD =,D 3D 2D 1D 0=0000X =1时,计至4时置1011:23Q Q LD =,D 3D 2D 1D 0=10112303Q Q X Q Q X LD +=,D 2=0,D 3=D 1=D 0=X16.解:当片1计数到1001时,置数信号LD 为低电平,这时,再来一个CP 脉冲,下一个状态就进入0000。
应该等到片0和片1的状态同时为1001时,片1的下一个状态才能进入0000。
改进后电路为:对改进后电路的仿真结果:17.解:4 6518.解:19. 解:从图所示电路图可知,S 1S 0=01,根据表4.8-3所示的74LS194功能表,电路处于右移功能。
右移数据输入端的逻辑表达式为:32IR Q Q D =。
21章 题库——时序逻辑电路+答案
第21章 触发器和时序逻辑电路一、填空题1、JK 触发器的特性方程为:=+1n Q ________________________。
2、时钟触发器按照结构和触发方式不同可分为:_________、__________、_________和主从式触发器四种。
3、T 触发器的特性方程为=+1n Q _________________。
4、4个触发器组成的寄存器可以存储__________位二进制数。
5、将JK 触发器的J 端连在Q 端上,K 端接高电平。
假设)(t Q =0,则经过50个CP 脉冲作用后,它的状态)50(+t Q =_____。
6、对于时钟RS 触发器,若要求其输出“0”状态保持不变,则输入的RS 信号应为________。
7、组成计数器的各个触发器的状态能在时钟信号到达时同时翻转,它属于__________ 计数器。
(填“同步”或“异步”)8、当JK 触发器的输入J=1,K=0时,触发器的次态Q n+1=____________。
9、若要构成十二进制计数器,最少要用__________个触发器。
10、构成一个模6的同步计数器最少要________个触发器。
11、一个 JK 触发器有____个稳态,它可存储____位二进制数。
二、选择题1、下列触发器中有空翻现象的是_________。
A 、同步式触发器B 、维持阻塞式触发器C 、主从式触发器D 、边沿式触发器 2、在以下各种电路中,属于时序电路的有__________。
A 、译码器B 、计数器C 、数据选择器D 、编码器 3、JK 触发器当J=K=1时,Q n+1=__________。
A 、0B 、1C 、Q nD 、 Q n4、下列触发器中逻辑功能最多是_______。
A 、J-K 触发器B 、D 触发器C 、T 触发器D 、T ′触发器 5、在CP 有效的情况下,当输入端D=0时,则D 触发器的输出端=+1n Q ________。
数字逻辑设计第6章 时序逻辑电路习题与解答
L’/C 为 1 时,装入无效,161 对输入的 CLK 进行计数。 L’/C 为 1 或为 O 时,装入有效,而装入值为 D3=Q2,D2=Q1,D1=Q0,D0=串 行输入数据,所以该电路的功能将数据左移,低位补的是串行输入数据。 6-11 试分析图 6-74 的计数器在 C=1 和 C=0 时各为几进制计数器?
第 6 章 习题
6-1 说明时序电路和组合电路在逻辑功能和电路结构上有何不同?
题 6-1 答:
逻辑功能上,时序电路任一时刻的输出不仅取决于当时的输入,而且与电路 的原状态有关。
结构上的特点有两点: (1)时序电路中包含存储元件,通常由触发器构成。 (2)时序电路的存储元件的输出和电路输入之间存在着反馈连接。
Q2Q1Q0
000
/0
/1
001
/0
010
/0
101
/0
100
/0
011
由状态转换图可画出 Q2Q1Q0 和输出 F 的状态卡诺图如下:
Q1Q0 Q2 00 01 11 10
00
0
10
Q1Q0
Q2
00
01 11 10
00
10
0 10
11 0 X X
(a)Q2 卡诺图
Q1Q0 Q2 00 01 11 10
6-3 试分析图 6-69 所示时序逻辑电路的逻辑功能,写出电路的驱动方程、状态 方程和输出方程,画出电路的状态转换图。
F
FF0
DQ >C 1 Q
CLK
FF1
DQ >C 1 Q
图 6-69
题 6-3 解:根据图 6-69 可写出如下驱动方程:
5时序逻辑电路答案
D 1 Q1
D 2
Q2
Z
CP
Q1
Q2
CP
图2 解: (1)写出各级的触发器的驱动方程和电路的输出方程: D1= Q1 Q 2 ,D2=Q1,Z=Q2CP ( 3 ) 电路状态转换表
Q2
0 0 1 1
Q1
0 1 0 1
D2
0 1 0 1
D1
1 0 0 0
Q2n 1
0 1 0 1
Q1n 1
1 0 0 0
(3)
(3)作电路状态转换表 方法 1 利用(3)式寻求状态之间的转换关系。设电路的初始状态为 000,代入
n 1 Q1n 1 =010,再以 010 作为初态,按同样的方法继 (3)求出电路的次态 Q3n 1 Q2
续进行,直至所求的次态返回设定的初始状态 000 为止。 检查得到的状态转换表 是否包含了电路所有可能出现的状态,若没有,还应将未包含的状态对应的次态 求出,得出完整的电路状态转换表,如表 1 所示。 表1 CP 脉冲顺序 0 1 2 3 4 Q3 Q2 Q1 0 0 0 0 1 0 0 1 1 0 0 1 0 1 0
D0 D1 D2 D3 C EP ET 74LS161 LD CP RD Q0 Q1 Q2 Q3
1 CP
&
图 (a)
(2) 置数法 按几进制几-1 置零,要组成七进制计数器,要利用状态 Q3Q2Q1Q0 =0110 产生置 数信号,即令 LD Q2Q1 。如下图(b)所示:
图 (b) 题 9:图 9 是用二-十进制优先编码器 74LS147 和同步十进制计数器 74LS160 组成的可控分频器,试说明当输入控制信号 A、B、C、D、E、F、G、H、 I 分别为低电平时由 Y 端输出的脉冲频率各为多少。已知 CP 端输入脉冲 的频率为 10kHz。
时序逻辑电路习题
触发器一、单项选择题:(1)对于D触发器,欲使Q n+1=Q n,应使输入D=。
A、0B、1C、QD、(2)对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。
A、0B、1C、Q(4)请选择正确的RS触发器特性方程式。
A、B、C、 (约束条件为)D、(5)请选择正确的T触发器特性方程式。
A、B、C、D、(6)试写出图所示各触发器输出的次态函数(Q)。
n+1A、B、C、D、(7)下列触发器中没有约束条件的是。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器二、多项选择题:(1)描述触发器的逻辑功能的方法有。
A、状态转换真值表B、特性方程C、状态转换图D、状态转换卡诺图(2)欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。
A、J=K=0B、J=Q,K=C、J=,K=QD、J=Q,K=0(3)欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。
A、J=K=1B、J=0,K=0C、J=1,K=0D、J=0,K=1(4)欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。
A、J=K=1B、J=1,K=0C、J=K=0D、J=0,K=1三、判断题:(1)D触发器的特性方程为Q n+1=D,与Q无关,所以它没有记忆功能。
()n(2)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
()(3)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。
()(8)同步RS触发器在时钟CP=0时,触发器的状态不改变( )。
(9)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能( )。
(10)对于边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次( )。
四、填空题:(1)触发器有()个稳态,存储8位二进制信息要()个触发器。
(2)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(),触发方式为()式或()式的触发器不会出现这种现象。
最新时序逻辑电路习题与答案
第12章时序逻辑电路自测题一、填空题1.时序逻辑电路按状态转换情况可分为时序电路和时序电路两大类。
2.按计数进制的不同,可将计数器分为、和N进制计数器等类型。
3.用来累计和寄存输入脉冲个数的电路称为。
4.时序逻辑电路在结构方面的特点是:由具有控制作用的电路和具记忆作用电路组成。
、5.、寄存器的作用是用于、、数码指令等信息。
6.按计数过程中数值的增减来分,可将计数器分为为、和三种。
二、选择题1.如题图12.1所示电路为某寄存器的一位,该寄存器为。
A、单拍接收数码寄存器;B、双拍接收数码寄存器;C、单向移位寄存器;D、双向移位寄存器。
2.下列电路不属于时序逻辑电路的是。
A、数码寄存器;B、编码器;C、触发器;D、可逆计数器。
3.下列逻辑电路不具有记忆功能的是。
A、译码器;B、RS触发器;C、寄存器;D、计数器。
4.时序逻辑电路特点中,下列叙述正确的是。
A、电路任一时刻的输出只与当时输入信号有关;B、电路任一时刻的输出只与电路原来状态有关;C、电路任一时刻的输出与输入信号和电路原来状态均有关;D、电路任一时刻的输出与输入信号和电路原来状态均无关。
5.具有记忆功能的逻辑电路是。
A、加法器;B、显示器;C、译码器;D、计数器。
6.数码寄存器采用的输入输出方式为。
A、并行输入、并行输出;B、串行输入、串行输出;C、并行输入、串行输出;D、并行输出、串行输入。
三、判断下面说法是否正确,用“√"或“×"表示在括号1.寄存器具有存储数码和信号的功能。
( )2.构成计数电路的器件必须有记忆能力。
( )3.移位寄存器只能串行输出。
( )4.移位寄存器就是数码寄存器,它们没有区别。
( )5.同步时序电路的工作速度高于异步时序电路。
( )6.移位寄存器有接收、暂存、清除和数码移位等作用。
()思考与练习题12.1.1 时序逻辑电路的特点是什么?12.1.2 时序逻辑电路与组合电路有何区别?12.3.1 在图12.1电路作用下,数码寄存器的原始状态Q3Q2Q1Q0=1001,而输入数码D3D2D1D0=0110时,在CP的作用下,Q3Q2Q1Q0状态如何变化?12.3.2 题图12.2所示移位寄存器的初始状态为111,画出连续3个C P脉冲作用下Q2Q1Q0各端的波形和状态表。
时序逻辑电路练习题
资料范本本资料为word版本,可以直接编辑和打印,感谢您的下载时序逻辑电路练习题地点:__________________时间:__________________说明:本资料适用于约定双方经过谈判,协商而共同承认,共同遵守的责任与义务,仅供参考,文档可直接下载或修改,不需要的部分可直接删除,使用时请详细阅读内容一、填空题1. 基本RS触发器,当、都接高电平时,该触发器具有____ ___功能。
2.D 触发器的特性方程为 ___ ;J-K 触发器的特性方程为______。
3.T触发器的特性方程为。
4.仅具有“置0”、“置1”功能的触发器叫。
5.时钟有效边沿到来时,输出状态和输入信号相同的触发器叫_________。
6. 若D 触发器的D 端连在Q端上,经100 个脉冲作用后,其次态为0,则现态应为。
7.JK触发器J与K相接作为一个输入时相当于触发器。
8. 触发器有个稳定状态,它可以记录位二进制码,存储8 位二进制信息需要个触发器。
9.时序电路的次态输出不仅与即时输入有关,而且还与有关。
10. 时序逻辑电路一般由和两部分组成的。
11. 计数器按内部各触发器的动作步调,可分为___ ___计数器和____ __计数器。
12. 按进位体制的不同,计数器可分为计数器和计数器两类;按计数过程中数字增减趋势的不同,计数器可分为计数器、计数器和计数器。
13.要构成五进制计数器,至少需要级触发器。
14.设集成十进制(默认为8421码)加法计数器的初态为Q4Q3Q2Q1=1001,则经过5个CP脉冲以后计数器的状态为。
15.将某时钟频率为32MHz的CP变为4MHz的CP,需要个二进制计数器。
16. 在各种寄存器中,存放 N 位二进制数码需要个触发器。
17. 有一个移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数乘上十进制数4,则需将该移位寄存器中的数移位,需要个移位脉冲。
18.某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此其稳态为态,暂稳态为态。
第十三章 时序逻辑电路习题及答案
第十三章时序逻辑电路习题及答案一、填空题1、数字逻辑电路常分为组合逻辑电路和两种类型。
2、时序逻辑电路是指任何时刻电路的稳定输出信号不仅与当时的输入信号有关,而且与有关。
3、时序逻辑电路由两大部分组成。
4、时序逻辑电路按状态转换来分,可分为两大类。
5、时序逻辑电路按输出的依从关系来分,可分为两种类型。
6、同步时序电路有两种分析方法,一种是另一种是。
7、同步时序电路的设计过程,实为同步时序电路分析过程的过程。
8、计数器种类繁多,若按计数脉冲的输入方式不同,可分两大类。
9、按计数器进制不同,可将计数器分为。
10、按计数器增减情况不同,可将计数器分。
11、二进制计数器是逢二进一的,如果把n个触发器按一定的方式链接起来,可枸成。
12、一个十进制加法计数器需要由 J-K触发器组成。
13、三个二进制计数器累计脉冲个数为;四个二进制计数器累计脉冲个数为。
14、寄存器可暂存各种数据和信息,从功能分类,通常将寄存器分为。
15、数码输入寄存器的方式有;从寄存器输出数码的方式有。
16、异步时序逻辑电路可分为和。
17、移位寄存器中,数码逐位输入的方式称为。
18、计数器可以从三个方面进行分类:按__ _ _方式,按_________________方式,按______________方式。
19、三位二进制加法计数器最多能累计__个脉冲。
若要记录12个脉冲需要___个触发器。
20、一个四位二进制异步加法计数器,若输入的频率为6400H Z,在3200个计数脉冲到来后,并行输出的频率分别为______H Z,_____ H Z,____ H Z,_____ H Z。
一个四位二进制加法计数器起始状态为1001,当最低位接收到4个脉冲时,各触发器的输出状态是:Q0为__;Q1为__;Q2为__;Q3为__。
21、时序逻辑电路的特点是:任意时刻的输出不仅取决于______________,而且与电路的______有关。
22、寄存器一般都是借助有________功能的触发器组合起来构成的,一个触发器存储____二进制信号,寄存N位二进制数码,就需要__个触发器。
时序逻辑电路课后答案
第六章时序逻辑电路【题】 分析图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方 程,画出电路的状态转换图,说明电路能否自启动。
电路能自启动。
状态转换图如图【题】分析图时序电路的逻辑功能,写出电路的驱动方程、 状态方程和输出方程,画出电路的状态转换图。
A 为输入逻辑变量。
【解】驱动 J i 二K i 二Q 3J 方程:J 2=K 3=Q1J 3= Q 1Q 2;K 3= Q3输出方程: Y Q 3将驱动方程带入 状态方程为:JK 触发器的特性方程后得到—n+1——Q iQ 3Q 1 Q 3Q 1Q 3 e Q i Q ; 1 Q 1Q 2 Q i Q 2Q 2Q i—n+1—Q 3 Q 3Q 2Q i图 A6.3Y图 P6.3图P6.5【解】D i AQ2驱动方程:一一D? AQ1Q2 A(Q i Q2)输出方程:Y AQ2Q1将驱动方程带入JK触发器的特性方程后得到状态方程为n+1Q i n 1 AQ2Q;+1 A(Q i Q2)电路的状态转换图如图图A6.5【题】分析图时序电路的逻辑功能,画出电路的状态转换图,检查电路能否自启动,说明电路能否自启动。
说明电路实现的功能。
A为输入变量。
输出方程:Y AQ 1Q 2 AQ 1Q 2将驱动方程带入JK 触发器的特性方程后得到状态方程为 :Q n+1 Q 1 Q 211 A Q 1 Q 2电路状态转换图如图。
A = 0时作二进制加法计数, A = 1时作二进制减法计数。
【题】 分析图时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方 程,画出电路的状态转换图,说明电路能否自启动。
【解】驱动方程J i K i 1J 2 K 2 AQ 1YCLK输出方程:Y Q o QQ z Q s将驱动方程带入JK触发器的特性方程后得到状态方程为Q o Q oQ1 Q0Q1 (Q2 Q3) Q0Q1Q;Q0Q2Q3 (Q0 Q1 )Q2Q3 Q0Q Q2Q3 Q0Q3 Y图P6.7【解】驱动方程J1 Q0 ? Q2Q3 ; K1 Q0Q0Q3;K2Q0Q1 Q0Q1Q2;KQ oCLK设初态QQQQ Q o=OOOO,由状态方程可得:状态转换表初态次态输出*** * * *Q3 Q Q Q Q Q Q Q Y0 0 0 0 10 0 1 10 0 0 1 0 0 0 0 00 0 10 0 0 0 1 00 0 11 0 0 10 00 10 0 0 0 11 00 10 1 0 10 0 00 110 0 10 1 00 111 0 110 010 0 0 0 111 010 0 1 10 0 0 010 10 0 10 1 010 11 10 10 0110 0 0 0 11 0110 1 110 0 01110 0 10 1 01111 1110 0状态转换图如图。
时序逻辑电路 习题答案
第十四章时序逻辑电路14.1 时序电路见图5—1起始状态Q0Q1Q2=000,画出电路的时序图。
14.2 画出图5—2所示电路的时序图和状态图,初始状态0001。
14.3 画出图5—3的状态图14.4 画出图5—4电路的状态图和时序图。
14.5 画出图5—5(a)电路中B、C端波形,输入端A、CP波形如图5—5(b)所示,触发器初始状态为零。
14.6 画出图5—6电路的状态图和时序图。
14.7 图5—7中,FF0为下降沿触发器的JK触发器,FF1为上升沿触发的D触发器,试对应给定的条件,画出Q0、Q1、的波形图。
14.8 试用下降沿触发器的JK触发器设计一个同步时序电路,其要求见图5—8。
14.9 试用上升沿触发的D触发器和与非门设计一个同步时序电路,要求见图5—9。
14.10 设计一个步进电机用的三相六状态脉冲分配器。
如用1表示线圈导通,用0表示线圈截止,则三个线圈ABC的状态转换图如图5—10所示。
在正转时控制输入端G为1,反转时为0。
14.11 用下降沿触发的边沿JK触发器和与非门,设计一个按自然态序进行计数的七进制同步加法计数器。
14.12 用主从JK触发器和与非门,设计一个按自然态序进行计数的九进制同步加法计数器。
14.13 用上升沿触发的边沿D触发器和与非门,设计一个按自然态序进行计数的十二进制同步加法计数器。
14.14 用上升沿触发的边沿D触发器和与非门,设计一个按自然态序进行计数的十进制同步加法计数器。
14.15 用下降沿触发的边沿JK触发器和与非门,设计一个按自然态序进行计数的七进制异步加法计数器。
14.16 用上升沿触发的边沿D触发器和与非门,设计一个按自然态序进行计数的十进制异步加法计数器。
时序逻辑电路练习及答案(1)
时序逻辑电路模块6-1一、填空题(每空2分,共18分)1、时序逻辑电路通常包含_______电路和_________电路两部分组成。
2、时序逻辑电路的基本构成单元是____________。
3、构造一个模6计数器,电路需要个状态,最少要用个触发器,它有个无效状态。
4、四位扭环形计数器的有效状态有个。
5、移位寄存器不但可_________ ,而且还能对数据进行 _________。
二、判断题(每题2分,共10分)1、时序逻辑电路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。
2、同步计数器的计数速度比异步计数器快。
3、移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理。
4、双向移位寄存器既可以将数码向左移,也可以向右移。
5、由四个触发器构成的计数器的容量是16三、选择题(每题3分,共18分)1、同步时序电路和异步时序电路比较,其差异在于后者()。
A.没有触发器 B.没有统一的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关2、时序逻辑电路中一定是含()A. 触发器B. 组合逻辑电路C. 移位寄存器D. 译码器3、8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.84、计数器可以用于实现()也可以实现()。
A .定时器B .寄存器C .分配器D .分频器5、用n个触发器构成扭环型计数器,可得到最大计数长度是()。
A、nB、2nC、2nD、2n-16、一个 4 位移位寄存器可以构成最长计数器的长度是()。
A.8B.12C.15D.16四、时序逻辑电路的分析(34分)分析下图所示时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路实现的的逻辑功能。
A为输入变量。
五、计数器的分析题(20分)集成4位二进制加法计数器74161的连接图如图所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
时序逻辑电路模块6-1
一、填空题(每空2分,共18分)
1、时序逻辑电路通常包含_______电路和_________电路两部分组成。
2、时序逻辑电路的基本构成单元是____________。
3、构造一个模6计数器,电路需要个状态,最少要用个触发器,
它有个无效状态。
4、四位扭环形计数器的有效状态有个。
5、移位寄存器不但可_________ ,而且还能对数据进行 _________。
二、判断题(每题2分,共10分)
1、时序逻辑电路的输出状态与前一刻电路的输出状态有关,还与电路当前的
输入变量组合有关。
2、同步计数器的计数速度比异步计数器快。
3、移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理。
4、双向移位寄存器既可以将数码向左移,也可以向右移。
5、由四个触发器构成的计数器的容量是16
三、选择题(每题3分,共18分)
1、同步时序电路和异步时序电路比较,其差异在于后者()。
A.没有触发器 B.没有统一的时钟脉冲控制
C.没有稳定状态 D.输出只与内部状态有关
2、时序逻辑电路中一定是含()
A. 触发器
B. 组合逻辑电路
C. 移位寄存器
D. 译码器
3、8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器
中。
A.1
B.2
C.4
D.8
4、计数器可以用于实现()也可以实现()。
A .定时器
B .寄存器
C .分配器
D .分频器
5、用n个触发器构成扭环型计数器,可得到最大计数长度是()。
A、n
B、2n
C、2n
D、2n-1
6、一个 4 位移位寄存器可以构成最长计数器的长度是()。
A.8
B.12
C.15
D.16
四、时序逻辑电路的分析(34分)
分析下图所示时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路实现的的逻辑功能。
A为输入变量。
五、计数器的分析题(20分)
集成4位二进制加法计数器74161的连接图如图所示,LD是预置控制端;
D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。
试分析电路的功能。
要求:
(1)画出状态转换图;(10分)
(2)检验自启动能力;(6分)
(3)说明计数模值。
(4分)
模块6-1 参考答案
一、填空题(每空2分,共18分)
1. 组合;存储
2. 触发器
3. 6;3;2
4. 8
5. 寄存数据;移位 二、判断题(每题2分,共10分)
T T T T F 三、选择题(每题3分,共18分)
1.B
2. A
3. D
4. AD
5.B
6. C 四、时序逻辑电路的分析(34分) 解:
(1)列写方程驱动方程:(5分)
触发器的驱动方程为: /11Q D =(2分)
212Q Q A D ⊕⊕=(3分)
(2)列写方程驱动方程:(6分)
触发器的特性方程为:D Q =*(2分)
将驱动方程代入特性方程可得状态方程为:
/11*1Q D Q ==(2分)
212*
2Q Q A D Q ⊕⊕==(2分)
(3)列写输出方程:(2分) /
2/121/Q AQ Q Q A Y +=
(4)列出状态转换表:(8分)
当A=1时:(4分)
根据:/1*1Q Q =;21/2/1*2Q Q Q Q Q +=;/
2
/1Q Q Y =得:
当A=0时:(4分)
根据:/1*1Q Q =;2/1/21*2Q Q Q Q Q +=;21Q Q Y =得:
(5)画状态转换图:(8分)
(6)说明电路实现的逻辑功能:(5分)
此电路是一个可逆4进制计数器,CLK 是计数脉冲输入端,A 是加减控制端,Y 是进位和借位输出端。
当控制输入端A 为低电平0时,对输入的脉冲进行加法计数,计满4个脉冲,Y 输出端输出一个高电平进位信号。
当控制输入端A 为高电平1时,对输入的脉冲进行减法计数,计满4个脉冲,Y 输出端输出一个高电平借位信号。
五、 计数器的分析题(20分) 解:
(1)状态转换图:(10分)
(2)可以自启动;(6分)(3)模=8;(4分)。