数字电子技术A第2次作业
西南交通大学22春“车辆工程”《数字电子技术A》作业考核题库高频考点版(参考答案)试题号2
西南交通大学22春“车辆工程”《数字电子技术A》作业考核题库高频考点版(参考答案)一.综合考核(共50题)1.要想把串行数据转换成并行数据,不应选()。
A.并行输入串行输出方式B.串行输入串行输出方式C.串行输入并行输出方式D.并行输入并行输出方式参考答案:ABD2.下列哪些信号不属于数字信号()。
A.正弦波信号B.时钟脉冲信号C.音频信号D.视频图像信号参考答案:ACD3.N个触发器可以构成最大计数长度(进制数)为()的计数器A.NB.2NC.N的平方D.2的N次方参考答案:D4.在下列逻辑部件中,不属于组合逻辑部件的是()A.译码器B.编码器C.全加器D.寄存器5.在下列逻辑电路中,不是时序逻辑电路特征的是()。
A.含有触发器B.由门电路构成C.有记忆功能D.有竞争冒险现象参考答案:AD6.改变()值,不会改变555构成的多谐振荡器电路的振荡频率。
A.电源VCCB.电阻R1C.电阻R2D.电容C参考答案:A7.用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为()A.3.33VB.5VC.6.66VD.10V参考答案:B8.数据选择器和数据分配器的功能正好相反,互为逆过程。
()A.错误B.正确参考答案:BT.对F.错参考答案:T10.CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。
()A.错误B.正确参考答案:B11.OC门,即集电极开路门,是一种能够实现线逻辑的电路。
()A.错误B.正确参考答案:B12.时序电路不含有记忆功能的器件。
()T.对F.错参考答案:F13.在双积分A/D转换器中,输入电压在取样时间T1内的平均值VI与参考电压VREF应满足的条件是()。
A.|VI|≥|VREF|B.|VI|≤|VREF|C.|VI|=|VREF|D.无任何要求参考答案:AA.传递性B.次态应满足的条件C.隐含表的作用D.最大等效类与最大相容类的确定参考答案:BCD15.以下表达式中不符合逻辑运算法则的是()。
川大《数字电子技术2390》20春学期在线作业2答案
22.在十六进制与十进制的转换中,FFH=256D。对吗?
答案:错误
23.8421码(自然二进制码)和8421BCD码都是四位二进制代码。对吗?
答案:错误
24.二进制代码1000和二进制代码1001都可以表示十进制数9。对吗?
答案:正确
25.TTL与非门与Βιβλιοθήκη MOS与非门的逻辑功能相同。对吗?
答案:错误
34.要改变触发器的状态,必须有CP脉冲的配合。对吗?
答案:错误
35.移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理。对吗?
答案:正确
36.若要构成七进制计数器,最少用3个触发器,并且有1个无效状态。对吗?
答案:正确
37.容量为256×4的存储器,每字4位,共计256字,1024个存储单元。对吗?
《数字电子技术2390》19秋学期在线作业2
试卷总分:100得分:97
一、单选题(共20道试题,共60分)
1.连续异或2014个1的结果是()。
A.0
B.1
C.不确定
D.逻辑关系错误
答案:A
2.在下列()的输入情况下,与非运算的结果等于逻辑0。
A.全部输入为1
B.任意输入为0
C.仅有一个输入为0
D.全部输入为0
答案:正确
答案:正确
30.正逻辑的与门是负逻辑的与非门。对吗?
答案:错误
31.普通编码器和优先编码器在某一时刻都只能输入一个有效的编码信号。对吗?
答案:错误
32.数值比较器在比较两个多位数的大小时,是按照从低位到高位的顺序逐位比较的。对吗?
答案:错误
33.基本SR锁存器电路只能由与非门组成,用或非门是不能实现的。对吗?
《数字电子技术》在线作业答案
一、单选题(共20道试题,共40分。
)1.一位8421BCD码计数器至少需要(B)个触发器A. 3B. 4C. 5D. 102.逻辑变量的取值1和0不可以表示(C).A. 开关的闭合、断开B. 电位的高、低C. 数量的多少D. 电流的有、3.描述触发器的逻辑功能的方法不包括(D)A. 状态转表B. 特性方程C. 状态转换图D. 状态方程满分:2分4.把一个五进制计数器与一个四进制计数器串联可得到(D)进制计数器A. 4B. 5C. 9D. 20满分:2分5.在下列逻辑电路中,不是组合逻辑电路的有(D)A. 译码器B. 编码器C. 全加器D. 寄存器满分:2分6.同步计数器和异步计数器比较,同步计数器的显著优点是(A)。
A. 工作速度高B. 触发器利用率高C. 电路简单D. 不受时钟CP控制满分:2分7.以下各电路中,(B)可以产生脉冲定时A. 多谐振荡器B. 单稳态触发器C. 施密特触发器D. 石英晶体多谐振荡器满分:2分8.五个D触发器构成环形计数器,其计数长度为(A)A. 5B. 10C. 25D. 32满分:2分9.不属于矩形脉冲信号的参数有(D).A. 周期B. 占空比C. 脉宽D. 扫描期满分:2分10.下列触发器中,有空翻现象的有(C)A. 边沿D触发器B. 主从RS触发器C. 同步RS触发器D. 主从JK触发器满分:2分11.4位倒T型电阻网络DAC的电阻网络的电阻取值有(B)种A. 1B. 2C. 4D. 8满分:2分12.以下电路中常用于总线应用的有(A).A. TSL门B. OC门C. 漏极开路门D. CMOS与非门满分:2分13.在一个8位的存储单元中,能够存储的最大无符号整数是(D).A. (256)10B. (127)10C. (FE)16D. (255)10满分:2分14.以下代码中为无权码的为(C).A. 8421BCD码B. 5421BCD码C. 余三码D. 2421码满分:2分15.欲使JK触发器按Qn+1=Qn工作,可使JK触发器的输入端(B)A. J=K=1B. J=Q,K=/QC. J=/Q ,K=Q满分:2分16.逻辑函数的表示方法中具有唯一性的是(A).A. 真值表B. 表达式C. 逻辑图D. 时序图满分:2分17.一位十六进制数可以用(C)位二进制数来表示A. 1B. 2C. 4D. 16满分:2分18.用555定时器组成施密特触发器,当输入控制端CO外接10V电压时,回差电压为(B)A. 3.33VB. 5VC. 6.66VD. 10V满分:2分19.以下代码中为恒权码的为(B).A. 循环码B. 5421BCD码C. 余三码D. 格雷码满分:2分20.边沿式D触发器是一种(C)稳态电路A. 无B. 单C. 双D. 多满分:2分二、多选题(共10道试题,共20分。
《数字电子技术》第二次作业答案
《数字电子技术》第二次作业答案说明:每道小题括号里的答案是您最高分那次所选的答案,标准答案将在本次作业结束(即2014年09月11日)后显示在题目旁边。
一、单项选择题。
本大题共20个小题,每小题 3.5 分,共70.0分。
在每小题给出的选项中,只有一项是符合题目要求的。
1.( D )A.B.C.D.2.( B )A.B.C.A+BD.3.( C )A.B.C.D.4.,则:()( A )A.不能确定B.A≠CC.A=CD.B=05.以下电路中常用于总线应用的有()。
( B )A.OC门B.TSL门C.漏极开路门D.CMOS与非门6.CMOS数字集成电路与TTL数字集成电路相比突出的优点是()。
( C )A.高抗干扰能力B.高速度C.微功耗7.( B )A.同步四进制计数器B.同步六进制计数器C.同步八进制计数器D.同步五进制计数器8.对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T()。
( B )A.0B. 19.( D )A.0B. 1C.D.10.下)。
( C )A.变量译码器B.加法器C.数码寄存器D.数据选择器11.石英晶体多谐振荡器的突出优点是()。
( B )A.速度高B.振荡频率稳定C.电路简单D.输出波形边沿陡峭12.一个容量为1K×8的存储器有()个存储单元。
( A )A.8192B.8KC.8000D.813.一个无符号8位数字量输入的DAC,其分辨率为()位。
( D )A. 1B. 3C. 4D.814.十进制数25用8421BCD码表示为()。
( B )A.10 101B.0010 0101C.100101D.1010115.与八进制数(47.3)8等值的数为()。
( A )A.(100111.011)2B.(27.8)16C.(27.3 )16D.(100111.11)216.( C )A.D0=D1=0,D2=D3=1B.D0=D2=1,D1=D3=0C.D0=D2=0,D1=D3=1D.D0=D1=1,D2=D3=017.( C )A.B.C.D.18.( C )A.B.C.D.( D )A.2位二进制同步加法计数器B.2位二进制同步减法计数器C. 2 位二进制异步可逆计数器( C )A.8进制计数器B.7进制计数器C.6进制计数器D.5进制计数器三、判断题。
数字电子技术基础试题二及答案共十页 - 副本
《数字电子技术》试卷(二)一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是()、()、()和()。
2.将2004个“1”异或起来得到的结果是()。
3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
4.TTL 器件输入脚悬空相当于输入()电平。
5.基本逻辑运算有: ()、()和()运算。
6.采用四位比较器对两个四位数比较时,先比较()位。
7.触发器按动作特点可分为基本型、()、()和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用()触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
10.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。
11.数字系统按组成方式可分为、两种;12.两二进制数相加时,不考虑低位的进位信号是()加器。
13.不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。
15.计数器按CP 脉冲的输入方式可分为___________和___________。
16.触发器根据逻辑功能的不同,可分为___________、___________、___________、___________、___________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用___________、___________、___________等方法可以实现任意进制的技术器。
18.4. 一个JK 触发器有个稳态,它可存储位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
20.把JK 触发器改成T 触发器的方法是。
21.N 个触发器组成的计数器最多可以组成进制的计数器。
22.基本RS 触发器的约束条件是。
23.对于JK 触发器,若K J ,则可完成T 触发器的逻辑功能;若K J ,则可完成 D 触发器的逻辑功能。
数字电子技术第二章(逻辑门电路)作业及答案
数字电子技术第二章(逻辑门电路)作业及答案第二章(逻辑门电路)作业及答案1.逻辑门电路如下图所示:(1)电路均为TTL电路,试写出各个输出信号的表达式。
(2)电路若改为CMOS电路,试写出各个输出信号的表达式。
答案:(1),,,(2),,,2、已知TTL反相器的电压参数为V IL(max)=0.8V,V OH(min)=3V,V TH=1.4V,V IH(min)=1.8V,V OL(max)=03V,V CC=5V,试计算其高电平噪声容限V NH和低电平噪声容限V NL。
答案:V NL= V IL(max) - V OL(max)=0.5V,V NH= V OH(min) - V IH(min) =1.2V。
3、试写出图2-1、图2-2所示逻辑电路的逻辑函数表达式。
解:(1)(2)4、试分析图2-3所示MOS电路的逻辑功能,写出Y端的逻辑函数式,并画出逻辑图。
5、试简要回答下列问题。
(1)有源(图腾柱)输出与集电极开路(OC)输出之间有什么区别?解:OC门输出端只能输出低电平和开路状态,其输出级需要上拉电阻才能输出高电平,且上拉电源可以与芯片电源不同,因此常用于不同电源电压芯片之间实现信号电平变换,OC门输出端可以并联实现线与;有源输出可以输出低电平与高电平,两个有源输出端连接在一起时,若是一个输出端输出高电平,另外一个输出端输出低电平时,可引起较大电流损坏输出级。
(2)TTL逻辑电路输入端悬空时,可视为输入高电平信号处理,而CMOS逻辑电路输入端则不允许悬空使用,试说明其原因。
解:因为CMOS电路的输入端具有非常高的输入阻抗,容易受到干扰,一旦受到干扰后,会使输出电平发生转换,产生功耗,因此输入端不能悬空,应该连接确定的逻辑电平。
6.请查阅74LS00芯片手册(常规温度范围的),回答如下问题:(1)电源电压范围;(2)输出高电平电压范围;(3)输出低电平电压范围;(4)输入高电平电压范围;(5)输入低电平电压范围;(6)该芯片的电源电流;(7)典型传播延迟时间;(8)扇出系数。
数字电子技术课后习题答案(全部)
第一章数制与编码1.1自测练习1.1.1、模拟量数字量1.1.2、(b)1.1.3、(c)1.1.4、(a)是数字量,(b)(c)(d)是模拟量1.2 自测练习1.2.1. 21.2.2.比特bit1.2.3.101.2.4.二进制1.2.5.十进制1.2.6.(a)1.2.7.(b)1.2.8.(c)1.2.9.(b)1.2.10.(b)1.2.11.(b)1.2.12.(a)1.2.13.(c)1.2.14.(c)1.2.15.(c)1.2.16.1.2.17.111.2.18.1.2.19.11011.2.20.8进制1.2.21.(a)1.2.22.0,1,2,3,4,5,6,71.2.23.十六进制1.2.24.0,1,2,3,4,5,6,7,8,9,A,B,C,D,E,F 1.2.25.(b)1.3自测练习1.3.1.1221.3.2.675.521.3.3..011.3.4.521.3.5.1BD.A81.3.6..11101.3.7.38551.3.8.28.3751.3.9..111.3.10.135.6251.3.11.570.11.3.12.120.51.3.13.2659.A1.4自测练习1.4.1.BCD Binary coded decimal 二—十进制码1.4.2.(a)1.4.3.(b)1.4.4.8421BCD码,4221BCD码,5421BCD1.4.5.(a)1.4.6. 1.10001.4.7.1.4.8.1.4.9.1.4.10.61.051.4.11..1.4.12.余3码1.4.13.XS31.4.14.XS31.4.15.1000.10111.4.16. 11.4.17.521.4.18.110101.4.19.1.4.20.(b)1.4.21.ASCII1.4.22.(a)1.4.23.ASCII American Standard Code for Information Interchange美国信息交换标准码EBCDIC Extended Binary Coded Decimal Interchange Code 扩展二-十进制交换吗1.4.24.1.4.25.ASCII1.4.26.(b)1.4.27.(b)1.4.28.1.4.29.-1131.4.30.+231.4.31.-231.4.32.-861.5 自测练习 1.5.1 略 1.5.2 1.5.31.5.4 补码形式 1.5.51.5.6 补码形式 1.5.7 补码形式 习题1.1 (a )(d )是数字量,(b )(c )是模拟量,用数字表时(e )是数字量,用模拟表时(e )是模拟量1.2 (a )7, (b )31, (c )127, (d )511, (e )40951.3 (a )22104108⨯+⨯+, (b )26108108⨯+⨯+,(c )321102105100⨯+⨯+⨯+(d )322104109105⨯+⨯+⨯+1.4 (a )212121⨯+⨯+, (b )4311212121⨯+⨯+⨯+, (c )64212+12+12+12+1⨯⨯⨯⨯(d )9843212+12+12+12+12⨯⨯⨯⨯⨯ 1.5 2201210327.15310210710110510--=⨯+⨯+⨯+⨯+⨯,3210-1-221011.0112+02+12+12+02+12=⨯⨯⨯⨯⨯⨯, 210-18437.448+38+78+48=⨯⨯⨯⨯, 10-1-2163A.1C 316+A 16+116+C 16=⨯⨯⨯⨯1.6 (a )11110, (b ),(c ), (d )1011 1.7 (a )00, (b )1.8 = 2610, 1011.0112 = 11.37510, 57.6438 = 71., 76.EB 16 = 118. 1.9 12 = 65118 = D4916,0. = 0.468 = 0.9816,. = 137.328 = 5F.6816 1.10 168 = 1410,1728 = 12210,61.538 = 49., 126.748 = 86.1.11 2A 16 = 4210 = = 528, B2F 16 = = 12 = 54578, D3.E 16 = 211.87510 = .11102 =323.78, 1C3.F916 = 451. = . = 703.7628 1.12 (a )E, (b )2E, (c )1B3, (d )349 1.13 (a )22, (b )110, (c )1053, (d )2063 1.14 (a )4094, (b )1386, (c )49282 1.15 (a )23, (b )440, (c )27771.16 = 2 = BCD , 67.31110 = . = .18421BCD , 1. = 1. = 0001.BCD , 0. = 0. =0000.BCD1.17 1310 = 1BCD = XS3 = 1011Gray , 6.2510 = 0110.1BCD = 1001. XS3 = 0101.01Gray ,0.12510 = 0000.18421BCD = 0011.0XS3 = 0.001 Gray 1.18 = 11101 Gray , = Gray1.19 = 18421BCD , 45610 = 08421BCD , 1748 =08421BCD , 2DA 16 = 08421BCD , 1BCD=,XS3 = 1BCD1BCD1.20 0.0000原= 0.0000反= 0.0000补,0.1001原= 0.1001反= 0.1001补,11001原= 10110反= 10111补1.21 原= 补,原= 补,原= 补,原= 补1.22 1310 = 补,11010 = 补,-2510 = 补,-90 = 补1.23 补= 11210,补= 3110,补= -3910,补= -56101.241.251.26 BEN SMITH1.271.28第二章逻辑门1.1 自测练习2.1.1. (b)2.1.2. 162.1.3. 32, 62.1.4. 与2.1.5. (b)2.1.6. 162.1.7. 32, 62.1.8. 或2.1.9. 非2.1.10. 12.2 自测练习2.2.1. F A B=⋅2.2.2. (b)2.2.3. 高2.2.4. 322.2.5. 16,52.2.6. 12.2.7. 串联2.2.8. (b)2.2.9. 不相同2.2.10. 高2.2.11. 相同2.2.12. (a)2.2.13. (c)2.2.14. 奇2.3 自测练习2.3.1. OC,上拉电阻2.3.2. 0,1,高阻2.3.3. (b)2.3.4. (c)2.3.5. F A B=⋅, 高阻2.3.6. 不能2.4 自测练习1.29 TTL,CMOS1.30 Transisitor Transistor Logic1.31 Complementary Metal Oxide Semicoductor1.32 高级肖特基TTL,低功耗和高级低功耗肖特基TTL1.33 高,强,小1.34 (c)1.35 (b)1.36 (c)1.37 大1.38 强1.39 (a)1.40 (a)1.41 (b)1.42 高级肖特基TTL1.43 (c)习题2.1 与,或,与2.2 与门,或门,与门2.3 (a)F=A+B, F=AB (b)F=A+B+C, F=ABC (c)F=A+B+C+D, F=ABCD 2.4 (a)0 (b)1 (c)0 (d)02.5 (a)0 (b)0 (c)1 (d)02.6 (a)1 (b)1 (c)1 (d)12.7 (a)4 (b)8 (c)16 (d)322.8 (a)3 (b)4 (c)5 (d)6A B C F0 0 0 00 0 1 10 1 0 10 1 1 01 0 0 12.9 (a )(b ) A B C D F 0 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 0 1 1 1 0 1 0 0 0 0 1 0 1 1 0 1 1 0 1 0 1 1 1 0 1 0 0 0 0 1 0 0 1 1 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 0 1 1 1 0 0 1 11112.10 Y AB AC =+2.11A B C Y 0 0 0 0 0 0 1 0 0 1 0 1 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 0 11111 0 1 0 1 1 0 0 11 1 12.122.13F1 = A(B+C), F2=A+BCA B C F1F20 0 0 0 00 0 1 0 00 1 0 0 00 1 1 0 11 0 1 1 11 0 0 0 11 1 0 1 11 1 1 1 12.142.15 (a)0 (b)1 (c)1 (d)02.16 (a)1 (b)0 (c)0 (d)12.17 (a)0 (b)02.182.19 Y AB BC DE F=⋅⋅⋅2.20 Y AB CD EF=⋅⋅2.21 102.22 402.23 当TTL反相器的输出为3V,输出是高电平,红灯亮。
《数字电子技术》作业答案
B) B:置“1”功能
C) C:不变(保持)功能
D) D:翻转(计数)功能
纠错
(10.0 分)13. 13.寄存器没有( )的功能。
A) A:移动
B) B:比较
C) C:并/串转换
D) D:计数
纠错
(10.0 分)14. 14.为了将正弦信号转换成与之频率相同的脉冲信号,可采用( )
A) A:施密特触发器
A) A:A
B) B:B
C) C:C
D) D:D
纠错
(10.0 分)7. 7.将 TTL 与非门作非门使用,则多余输入端应做( )处理。
A) A:全部接高电平
B) B:部分接高电平,部分接地 C) C:全部接地 D) D:部分接地,部分悬空
纠错
(10.0 分)8.
A) A:A
B) B:B
C) C:C
纠错
(10.0 分)12. 12.设计一个四位二进制寄存器,至少应该选用触发器的个数是( )
A) A:1
B) B:2
C) C:4
D) D:8
纠错
(10.0 分)13. 13.下列触发器中,具有回差特性的是( )。
A) A:基本 RS 触发器
B) B:施密特触发器
C) C:主从 JK 触发器
D) D:维持—阻塞 D 触发器
单
选
题
(10.0 分)1. 1.逻辑表达式(A+B)(A+C)可以等效为( )。
A) A:AB
B) B:A+BC
C) C:A+B
D) D:A+C
纠错
(10.0 分)2.
_______
2.函数 Y=A+B+C等价于()。
数字电子技术第二套复习题
数字电子技术第二套复习题一、单项选择题(5分,共 5 题,每小题 1 分)1. 主从RS触发器的触发方式是()。
A. 是直接触发 B. 电平触发 C. 边缘触发2. 欲使JK触发器按工作,可使JK触发器的输入端 ( )。
A. J=K=1 B. J=0,K=1 C. J=0,K=0 D. J=1,K=03. 数码寄存器的功能是()。
A. 寄存数码和清除原有数码 B. 寄存数码和实现移位 C. 清除数码和实现移位4. 下列电路中属于时序逻辑电路的是()。
A. 编码器 B. 计数器 C. 译码器 D. 数据选择器5. 电路如图所示,当A=0,B=1时,的正脉冲来到后D触发器()。
A. 具有计数功能B. 保持原状态C. 置“0”D. 置“1”二、填空题(5分,共 5 题,每小题 1 分)1. n位寄存器并行输入时,n位二进制代码通过 ______ 同时存入寄存器;而串行输入则是通过一条信号线 ______ 将n位二进制代码存入寄存器。
2. 在或非门基本RS触发器中,当输入信号R、S同时有效,即R=S= ______ 时,触发器的2个输出端同时为逻辑 ______ 。
3. 一位二-十进制计数器具有 ______ 状态,至少需要 ______ 触发器。
4. 按计数值的增减,计数器分为 ______ 、 ______ 和 ______ 。
5. 单稳态触发器主要用于 ______ 、 ______ 。
三、判断改错题(5分,共 5 题,每小题 1 分)1. 指出下列各种类型的触发器中哪些能组成移位寄存器,哪些不能组成移位寄存器。
(1)基本RS触发器;(2)同步RS触发器;(3)维持阻塞D触发器;(4)利用传输延迟时间的边沿触发器。
2. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态。
3. 构成一个五进制计数器最少需要5个触发器。
4. 移位寄存器不能存放数码,只能对数据进行移位操作。
5. 用集成计数器的异步复位端组成的N进制计数器将出现过渡状态,而用同步置数端组成的N进制计数器没有过渡状态。
数字电子技术第二次作业题及答案.doc
第2次作业一、单项选择题(本大题共40分,共20小题,每小题2分)1.4LS138译码器有(),74LS148编码器有()。
A.三个输入端,三个输出端B.八个输入端,八个输出端C.三个输入端,八个输出端D.八个输入端,三个输出端2.接通电源电压就能输岀矩形脉冲的电路是()。
A.单稳态触发器B.施密特触发器C. D触发器D.多谐振荡器3.如图所示的电路,输出F的状态是()。
A. AB. FC. 1D.04.函数F(A, B, C)二AB+BC+AC的最小项表达式为()。
A.F(A, B, C) = Lm (0, 2, 4)B.(A, B, C) = Sm (3, 5, 6, 7)C.F(A, B, C) = Zm (0, 2, 3, 4)D.F(A,B,C)二工m (2, 4, 6, 7)5.在下列逻辑电路屮,不是组合逻辑电路的是()。
A.译码器B.编码器C.全加器D.寄存器6.N个触发器可以构成最大计数长度(进制数)为()的计数器。
A. N B. 2N C. N2D. 2、7.0八(:输出范围为0〜1(^,当输入数字量为0110 (4位DAC),其输岀为()。
A.IVB.2VC.3VD.4V&十六路数据选择器的地址输入(选择控制)端有()个。
A.16B. 2C. 4D.89.电路和波形如下图,正确输出的波形是()。
A.①B・②C・③D・④10.对于钟控RS触发器,若要求其输出“0 “状态不变,则输入的RS信号应为()o A. RS=X0 B. RS=0X C. RS=X1 D. RS=1X11・已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是()Og—J"! JA.与门B.与非门C.或非门D.异或门12.为了把串行输入的数据转换为并行输出的数据,可以使用()。
A.寄存器B.移位寄存器C.计数器D.存储器13.存储8位二进制信息要()个触发器。
A. 2B. 3C・4D. 8 _14.欲使JK触发器按= Q n工作,可使JK触发器的输入端(J=K=1 B. J=0, K=1 C. J=0, K=0 D. J=l, K=015.在图1所示电路中,使Y二A一的电路是()。
离线作业3:《数字电子技术A》主观题参考答案
数字电子技术A第1次作业四、主观题(共15道小题)7.如图3所示,为检测水箱的液位,在A、B、C、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。
试用与非门设计一个水位状态显示电路,要求:当水面在A、B之间的正常状态时,仅绿灯G亮;水面在B、C 间或A以上的异常状态时,仅黄Y灯亮;水面在C以下的危险状态时,仅红灯R亮。
参考答案:8.电路如图7所示,图中74HC153为4选1数据选择器。
试问当MN为各种不同输入时,电路分别是那几种不同进制的计数器。
参考答案:MN=00 8进制计数器,MN=01 9进制计数器,MN=10 14进制计数器,MN=11 15进制计数器.9.发由全加器FA、2-4线译码器和门电路组成的逻辑电路如图3 a所示。
试在图b中填写输出逻辑函数L的卡诺图(不用化简)。
(a)(b)参考答案:输出逻辑函数L的卡诺图如图A3所示。
10.用逻辑代数证明下列不等式参考答案:11.将下列各式转换成与–或形式参考答案:12.利用与非门实现下列函数L=AB+AC参考答案:13.利用与非门实现下列函数参考答案:14.利用与非门实现下列函数参考答案:15.用卡诺图法化简下列各式参考答案:16.用卡诺图法化简下列各式参考答案:17.用卡诺图法化简下列各式参考答案:18.用卡诺图法化简下列各式参考答案:19.参考答案:20.参考答案:21.参考答案:数字电子技术A第2次作业四、主观题(共12道小题)4.参考答案:各电路输出端的波形如图A1所示。
5.参考答案:6.已知逻辑函数:画出逻辑函数F1、F2和F的卡诺图;用最少的与非门实现逻辑函数F,画出逻辑图。
参考答案:逻辑函数F1、F2和F的卡诺图如图A2所示。
化简并变换逻辑函数F得逻辑图略7.分析图3所示逻辑电路,写出输出端的逻辑函数表达式,列出真值表,说明电路能实现什么逻辑功能.参考答案:8.用数据选择器组成的多功能组合逻辑电路如图4所示。
数字电子技术A第3次作业
一、单项选择题(只有一个选项正确,共7道小题)1. 为将D触发器转换为T触发器,图9.4.2所示电路的虚线框内应是。
(A) 或非门(B) 与非门(C) 异或门(D) 同或门你选择的答案:B [错误]正确答案:D解答参考:2. 一位十进制计数器至少需要个触发器。
(A) 3(B) 4(C) 5(D) 10你选择的答案:未选择[错误]正确答案:B解答参考:3. 图1-4所示电路中,能完成Q n+1=逻辑功能的电路是()(A)(B)(C)(D)你选择的答案:未选择[错误]正确答案:B解答参考:4. 某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:(A) 与非(B) 同或(C) 异或(D) 或你选择的答案:未选择[错误]正确答案:B解答参考:5. 为了把串行输入的数据转换为并行输出的数据,可以使用()(A) 寄存器(B) 移位寄存器(C) 计数器(D) 存储器你选择的答案:未选择[错误]正确答案:B解答参考:6. 单稳态触发器的输出脉冲的宽度取决于()(A) 触发脉冲的宽度(B) 触发脉冲的幅度(C) 电路本身的电容、电阻的参数(D) 电源电压的数值你选择的答案:未选择[错误]正确答案:C解答参考:7. 已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()(A) 五进制计数器(B) 五位二进制计数器(C) 单稳态触发器(D) 多谐振荡器你选择的答案:未选择[错误]正确答案:A解答参考:(注意:若有主观题目,请按照题目,离线完成,完成后纸质上交学习中心,记录成绩。
在线只需提交客观题答案。
)二、主观题(共7道小题)8.已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。
设触发器的初态为0。
参考答案:主观题答案暂不公布,请先自行离线完成。
9.逻辑电路如图4所示,试画出Q0、Q1、Q2的波形。
设各触发器初态为0。
参考答案:主观题答案暂不公布,请先自行离线完成。
“数字电子技术”作业及答案
第1章作业1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?答:二进制代码最少需要10位,八进制最少需要4位,十六进制最少3位.1.4将下列二进制数转换为等值的十进制数。
(1)(101.011)2 ;(3)(1111.1111)2。
答:1、5.375 ; 3、15.93751.5将下列二进制数转换为等值的八进制数和十六进制数。
(2)(1001.1101)2;(4)(101100.110011)2。
答:2、11.64, 9 ; 4、54.63, 261.6将下列十六进制数转换为等值的二进制数。
(1)(8.C)16;(3)(8F.FF)16。
答:1、(10001100)2 ;3、(10001111.11111111)21.9将下列十进制数转换为等值的二进制数和十六进制数。
要求二进制数保留小数点以后4位有效数字。
(2)(188.875)10;(4)(174.06)10。
答:2、10111100.111 B=BC.EH ;4、10101110.0001 B=AE.1H1.14用二进制补码运算计算下列各式。
式中的4位二进制数是不带符号位的绝对值。
如果和为负数,请求出负数的绝对值。
(提示:所用补码的有效位数应足够表示代数和的最大绝对值。
)(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。
答: 2、补码取5位有效数字和1位符号位001101+001011=0110004、补码取4位有效数字和1位符号位01101+10101=000106、1011-11018、-1101-1011第2章作业2.4已知逻辑函数的真值表如表P2.4(a)、(b)所示,试写出对应的逻辑函数式。
表P2.4(a ) 表P2.4(b )2.7写出图P2.7(a )、(b )所示电路的输出逻辑函数式。
图P2.72.8已知逻辑函数Y 的波形图如图P2.8所示,试求Y 的真值表和逻辑函数式。
西南交《数字电子技术A》在线作业二【满分答案】
西南交《数字电子技术A》在线作业二---------------------------单选题1.A+BC= ( ).A. A+BB. A+CC.(A+B)(A+C)D. B+C正确答案:C2.十进制整数转换为二进制数能采用()。
A.除2取余法B.除2取整法C.除10取余法D.除10取整法正确答案:A3.一个无符号10位数字输入的DAC,其输出电平的级数为()A. 4B. 10D. 1023正确答案:C4.逻辑表达式Y=AB可以用()实现A.正或门B.正非门C.正与门D.或非门正确答案:C5.卡诺图上变量的取值顺序是采用( )的形式,以便能够用几何上的相邻关系表示逻辑上的相邻。
A.二进制码B.循环码C.ASCII码D.十进制码正确答案:B6.欲使JK触发器按Qn+1=0工作,可使JK触发器的输入端()A. J=K=1B.J=Q,K=QD.J=0,K=1 或B,C正确答案:D7.与十进制数(53.5)10等值的数或代码为( ).A.(0101 0011.0101)8421BCDB.(36.8)16C.(100101.1)2D.(65.7)8正确答案:A8.多谐振荡器可产生()A.正弦波B.矩形脉冲C.三角波D.锯齿波正确答案:B9.TTL单定时器型号的最后几位数字为()A. 555B. 556C. 7555D. 7556正确答案:A10.对于JK触发器,若J=K,则可完成()触发器的逻辑功能A. RSB. DC. TD. T'正确答案:C---------------------------多选题1.下列触发器中,克服了空翻现象的有( )。
A.边沿D触发器B.主从RS触发器C.同步RS触发器D.主从JK触发器正确答案:A2.下面代码中哪些是无权码()。
A.8421BCD码B.5421BCD码C.余三码D.格雷码正确答案:C3.在下列逻辑电路中,不是组合逻辑电路的有( )。
A.译码器B.编码器C.全加器D.寄存器正确答案:C4.在()的情况下,函数Y=AB运算的结果是逻辑“0”A.全部输入是“0”B.任一输入是“0”C.任一输入是“1”D.全部输入是“1”正确答案:A5.在()的情况下,异或运算的结果是逻辑“0”。
吉大18秋学期《数字电子技术》在线作业二满分答案
吉大18秋学期《数字电子技术》在线作业二
以下电路中,加以适当辅助门电路,()适于实现单输出组合逻辑电路。
A.奇偶校验器
B.数据选择器
C.数值比较器
D.七段显示译码器
正确答案:B
N个触发器可以构成最大计数长度(进制数)为()的计数器。
A.n
B.2N
C.N的平方
D.2的N次方
正确答案:D
组合逻辑电路消除竞争冒险的方法有()。
A.修改逻辑设计
B.在输出端接入缓冲电路
C.后级加缓冲电路
D.屏蔽输入信号的尖峰干扰
正确答案:A
下列触发器中,没有约束条件的是()。
A.基本RS触发器
B.主从RS触发器
C.同步RS触发器
D.边沿D触发器
正确答案:D
TTL单定时器型号的最后几位数字为()。
A.555
B.556
C.7555
D.7556
正确答案:A。
电子技术基础 第2次作业及答案
第2次作业(共3题)1.已知逻辑函数Y的真值表如下所示,试写输出Y的逻辑函数。
表1Y=ABC+ABC+ABC+ABC=BC+ACY=A(—)B(—)C(—)+AB(—)C(—)+AB(—)C+ABC=B(—)C(—)+AC2.用卡诺图化简逻辑函数:Y(A,B,C,D)=),9,7,5,4,3(。
m1315,,14 CD 00 01 11 10AB00 0 0 1 001 1 1 1 011 0 1 1 110 0 1 0 0化简为:BD+ 非AB非C + 非ACD + ABC + A非CD3.给定如下电路图(图1),DIS、INH为使能控制端,二者都接地(即取值均为0)时数据选择器正常工作。
CC4512为8选1数据选择器,它的逻辑功能图如表2所示。
写出输入Z的逻辑数式。
图1表2 CC4512逻辑功能表解题提示:第一步,由逻辑功能表写输出Y与A2、A1、A0、D7、D6、D5、D4、D3、D2、D1、D0的逻辑表达式;第二步,由电路图确定地址输入端A0、A1、A2与输入变量A、B、C的对应关系以及数据输入端与输入变量D、0、1的对应关系;第三步,把确定的对应关系代入第一步得出的逻辑表达式,得出输出变量Z与输入变量A、B、C、D的逻辑函数式;第四步,利用卡诺图进行函数化简。
Z=A(—)B(—)C(—)D0+A(—)B(—)CD1+A(—)BC(—)D2+A(—)BCD3 +AB(—)C(—)D4+AB(—)CD5+ABC(—)D6+ABCD7带入D3=D7=0,D2=1D0=D1=D4=D5=D,D6=D(—)得Z=A(—)B(—)C(—)D+A(—)B(——)CD+A(—)BC(—)+AB(—)C(—)D +AB(—)CD+ABC(—)D(—)第2次作业4.6AC CBAC CBACBAABCCBACBACBAY+ =+ +=+++=4.12∑=)15,14,13,9,7,5,4,3(),,,(mDCBAYD C A CD A ABC C B A Y +++=5.20 提示:第一步,由逻辑功能表写Y 与A 2、A 1、A 0、D 7、 D 6、 D 5、 D 4、 D 3、 D 2、 D 1、 D 0的逻辑表达式;第二步,由电路图确定地址输入端A 0、A 1、A 2与输入变量A 、B 、C 的对应关系以及数据输入端与输入变量D 、0、1的对应关系;第三步,把确定的对应关系代入第一步得出的逻辑表达式,得出输出变量Z 与输入变量A 、B 、C 、D 的逻辑函数式;第四步,进行函数化简。
第二章习题
《数字电子技术》第二章作业题
批次课程:班级:姓名:学号:
2.1 证明下列逻辑恒等式。
(1)AB′+B+A′B=A+B
(2)(A+C′)(B+D)(B+D′)=AB+BC′
2.2 已知逻辑函数的真值表如表所示,试写出Y的逻辑表达式。
2.3列出下列函数的真值表。
Y=A′B+BC+ACD′
2.4 将下列各函数化为最小项之和的形式。
(1)Y=A′BC+AC+B′C
(2)Y=AB′C′D+BCD+A′D
2.5 用逻辑代数的基本公式和常用公式将下列逻辑函数式化为最简与或形式。
(1)Y=AC′+ABC+ACD′+CD
(2)Y=BC′+ABC′E+B′(A′D′+AD) ′+B(AD′+A′D)
2.6用卡诺图将下列函数化为最简与或表达式的形式。
(1)Y=AB′+A′C+BC+C′D
(2)Y(A,B,C)=Σm(0,1,2,5,6,7)
(3)Y(A,B,C,D)=Σm(0,1,2,5,8,9,10,12,14)
2.7用卡诺图将下列具有约束项的逻辑函数化为最简与或形式。
(1)Y=CD′(A⊕B)+A′BC′+A′C′D,给定约束条件为AB+CD=0 (2)Y(A,B,C)= Σm(1,2,4,7)+d(3,6)
(3)Y(A,B,C,D)=Σm(2,3,7,8,11, 14)+ d(0,5,10,15)。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
本次作业是本门课程本学期的第2次作业,注释如下:
一、单项选择题(只有一个选项正确,共3道小题)
1. 在下列逻辑部件中,不属于组合逻辑部件的是
(A) 译码器
(B) 编码器
(C) 全加器
(D) 寄存器
正确答案:D
解答参考:
2. 八路数据选择器,其地址输入端(选择控制端)有个
(A) 8
(B) 2
(C) 3
(D) 4
正确答案:C
解答参考:
3. 和TTL电路相比,CMOS电路最突出的优点在于()
(A) 可靠性高
(B) 抗干扰能力强
(C) 速度快
(D) 功耗低
正确答案:D
解答参考:
(注意:若有主观题目,请按照题目,离线完成,完成后纸质上交学习中心,记录成绩。
在线只需提交客观题答案。
)
二、主观题(共12道小题)
4.
参考答案:
各电路输出端的波形如图A1所示。
5.
参考答案:
6.
已知逻辑函数:
画出逻辑函数F1、F2和F的卡诺图;用最少的与非门实现逻辑函数F,画出逻辑图。
参考答案:
逻辑函数F1、F2和F的卡诺图如图A2所示。
化简并变换逻辑函数F得
逻辑图略
7.
分析图3所示逻辑电路,写出输出端的逻辑函数表达式,列出真值表,说明电路能实现什么逻辑功能.
参考答案:
8.
用数据选择器组成的多功能组合逻辑电路如图4所示。
图中G1、G0为功能选择输入信号,X、Z为输入逻辑变量,F为输出逻辑函数。
分析该电路在不同的选择信号时,可获得哪几种逻辑功能,请将结果填入表4中。
参考答案:
9.
设计一个组合逻辑电路。
电路输入DCBA为8421BCD码,当输入代码所对应的十进制数能被4整除时,输出L为1,其他情况为0。
1.用或非门实现。
2.用3线-8线译码器74HC138和逻辑门实现。
(0可被任何数整除,要求有设计过程,最后画出电路图)
参考答案:
10.
将下列十进制数转换为二进制数、八进制数、十六进制数和8421BCD码(要求转换误差不大于2-4):
(1) 43 (2) 127 (3) 254.25 (4) 2.718
参考答案:
(1) 43D=101011B=53O=2BH; 43的BCD编码为0100 0011BCD。
(2) 127D=1111111B=177O=7FH; 127的BCD编码为0001 0010 0111BCD。
(3) 254.25D=11111110.01B=376.2O=FE.4H; 0010 0101 0100.0010 0101BCD。
(4) 2.718D=10.1011 0111B=2.56O=2.B7H; 0010.0111 0001 1000BCD。
11.
将下列每一二进制数转换为十六进制码:
(1) 101001B (2) 11.01101B
参考答案:(1) 101001B=29H (2) 11.01101B=3.68H
12.将下列十六进制数转换为二进制数:(1) 23F.45H (2) A040.51H
参考答案:
(1) 23F.45H=10 0011 1111.0100 0101B
(2) A040.51H=1010 0000 0100 0000.0101 0001B
13.
参考答案:
14.
试分析图题3.3.4所示逻辑电路的功能
参考答案:
全加器
15.某雷达站有3部雷达A、B、C,其中A和B功率消耗相等,C的功率是A的功率的两倍。
这些雷达由两台发电机X和Y供电,发电机X的最大输出功率等于雷达A的功率消耗,发电机Y的最大输出功率是X的3倍。
要求设计一个逻辑电路,能够根据各雷达的启动和关闭信号,以最节约电能的方式启、停发电机.
参考答案:。