电子科技大学成都学院实验报告册

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电子科技大学成都学院

实验报告册

课程名称:基于Cadence的电路板设计

姓名:许欢

学号:1230710129

院系:微电子技术系

专业:液晶显示与光电技术

教师:牟一卉

2014 年6 月14 日

实验一:原理图器件制作

一、实验目的:

1、掌握怎样阅读器件文档(手册)资料;

2、学习使用capture软件绘制电路图;

3、学会通过capture软件制作原理图器件。

二、实验原理和内容:

实验原理:根据USB2.0接口通信协议标准和MAX3232芯片手册,通过capture软件完成与实物器件电气特性对应的器件符号图。

实验内容:制作USB2.0通信接口原理图器件和MAX3232芯片原理图器件。

三、实验步骤:

(一)原理图设计工具软件打开

1、在程序文件夹打开原理图设计工具“OrCAD Capture CIS”,如下图1-1所示:

图1-1单击快捷键图标

2、弹出“Cadence Product Choices”对话框选择窗口,如下图1-2所示:

图1-2

3、面对不同的设计对象,“Cadence Product Choices”有多种功能模块可选择。选择工具“OrCAD Capture”,单击OK按钮,进入操作界面。如图1-3所示:

图1-3

菜单栏包括:文件菜单、查看、工具、编辑、设置以及窗口和帮助。

(二)新建器件库

A、直接创建元器库

1、执行菜单命令“Flie”“New”“Library”,创建新的元器件库。如图1-4所示:

图1-4

2、弹出窗口最大化,如图1-5所示:

图1-5

3、选择新建器件库保存路径(默认路径如图中所示e:\cadence\spb_16.5\tools\capture\library4.olb),从弹出菜单栏中选择“New Part”选项,并弹出“New Part Properties”对话框,在“Name”行输入“USB”,同时在“Part Reference Prefix”行输入“J”,点击“OK”。如图1-6,图1-7所示:

图1-6

图1-7

4、器件管脚放置。点击图1-8中的“OK”选项,讲鼠标移光标移到到器件边框上,器件引脚以游动的状态随着鼠标的移到而移到,如图1-9所示:

图1-8

图1-9

5、创建好的元器件后选择工程操作界面中的器件库路径(如:D:\学习资料\实验\Cadence实验\data\mydata),点击鼠标右键,选择命令“Save As”,点击“保存”。如图1-10所示:

图1-10

B、用电子表格新建元器件

1、选择元器件库libary6.olb,单击右键,弹出菜单选择“New Part From Spreadsheet”,打开其对话框,如图1-11所示:

图1-11

2、在电子表格创建好的MAX3232芯片原理图器件如图1-12所示:

图1-12

四、实验数据和结果:

1、创建好的“USB”元器件如图1-13所示:

2、创建好的“MAX3232芯片”元器件如图1-14所示:

图1-14

五、实验总结:

1、设置引脚名时,若引线名称带有横线。则设置时应在每个字母后面加“\”。

2、使用“New Part”选项时不适合创建包含大量数目引脚的元器件,对于引脚数目较多的元器件,手动·添加引脚和设置属性不仅费时而且效率低,所以用电子表格新建元器件最合适。

3、创建单个新元器件有直接新建元器件和电子表格新建元器件两种方法。

实验二:电路原理图设计

一、实验目的:

1、学习使用Design Entry CIS软件绘制电路图;

2、按统一的要求选择图纸幅面、图框格式、电路图中的图形符号和文字符号;

3、根据该产品的电工作原理,将各元器件自右到左,自上而下的排成一列或数列;

4、掌握绘制原理图的基本方法,能绘制比较简单的原理图。

二、实验原理和内容:

实验原理:根据STM32F103RE芯片手册,Design Entry CIS软件完成与实物器件电气特性对应的电路原理设计图。

实验内容:1、8MHz晶振并联一个1M电阻;

2、对wakup引脚接上了按键控制电路;

3、添加了JTAG接口电路;

4、删除了STM32F103RET6多电源地线的0欧姆电阻;

5、电源指示灯改接到了3.3V电源输出端口;

6、对同一电源的网络标号统一为VCC33,将液晶电源标号统一

为VCC33;

7、删除部分不需要耦合电容;

8、IC卡的中断信号从PA13改到PC13引脚,用一个跳冒实现

连接和断开功能;

9、USB通信D+端口加上拉倒VCC33;

10、器件编号重新整理排序;

11、STM32F103RET6控制外设的I/O端口引脚做了修改。

三、实验步骤:

1、在程序文件夹打开原理图设计工具“Design Entry CIS”,如下图2-1所示:

图2-1

2、弹出“Cadence Product Choices”对话框选择窗口,默认选择“OrCAD Capture”,点击“OK”。如下图2-2所示:

图2-2

3、进入操作界面,在“capture”窗口点击“File”菜单选项,依次选择“New”“Design”,弹出新建工程窗口。如图2-3所示:

图2-3

相关文档
最新文档